Add support for coreboot tables
authorRonald G. Minnich <rminnich@google.com>
Thu, 6 Feb 2014 16:20:18 +0000 (08:20 -0800)
committerRonald G. Minnich <rminnich@google.com>
Thu, 6 Feb 2014 16:20:18 +0000 (08:20 -0800)
This is handy on chromebooks and other coreboot-based systems.
Not complete.

Signed-off-by: Ronald G. Minnich <rminnich@google.com>
kern/drivers/dev/Kbuild
kern/drivers/dev/coreboot.c [new file with mode: 0644]
kern/include/coreboot_tables.h [new file with mode: 0644]
kern/include/ip.h
kern/src/init.c
kern/src/net/ip.c

index eda41b6..13de845 100644 (file)
@@ -1,4 +1,5 @@
 obj-y                                          += alarm.o
+obj-y                                          += coreboot.o
 obj-y                                          += cons.o
 obj-y                                          += ether.o
 obj-y                                          += mnt.o
diff --git a/kern/drivers/dev/coreboot.c b/kern/drivers/dev/coreboot.c
new file mode 100644 (file)
index 0000000..2d8021e
--- /dev/null
@@ -0,0 +1,339 @@
+/*
+ * This file is part of the libpayload project.
+ *
+ * Copyright (C) 2008 Advanced Micro Devices, Inc.
+ * Copyright (C) 2009 coresystems GmbH
+ *
+ * Redistribution and use in source and binary forms, with or without
+ * modification, are permitted provided that the following conditions
+ * are met:
+ * 1. Redistributions of source code must retain the above copyright
+ *    notice, this list of conditions and the following disclaimer.
+ * 2. Redistributions in binary form must reproduce the above copyright
+ *    notice, this list of conditions and the following disclaimer in the
+ *    documentation and/or other materials provided with the distribution.
+ * 3. The name of the author may not be used to endorse or promote products
+ *    derived from this software without specific prior written permission.
+ *
+ * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
+ * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
+ * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
+ * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
+ * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
+ * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
+ * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
+ * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
+ * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
+ * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
+ * SUCH DAMAGE.
+ */
+
+#include <vfs.h>
+#include <kfs.h>
+#include <slab.h>
+#include <kmalloc.h>
+#include <kref.h>
+#include <string.h>
+#include <stdio.h>
+#include <assert.h>
+#include <error.h>
+#include <cpio.h>
+#include <pmap.h>
+#include <smp.h>
+#include <ip.h>
+#include <umem.h>
+#include <coreboot_tables.h>
+
+/*
+ * Some of this is x86 specific, and the rest of it is generic. Right now,
+ * since we only support x86, we'll avoid trying to make lots of infrastructure
+ * we don't need. If in the future, we want to use coreboot on some other
+ * architecture, then take out the generic parsing code and move it elsewhere.
+ */
+
+/* === Parsing code === */
+/* This is the generic parsing code. */
+
+static void cb_parse_memory(void *ptr, struct sysinfo_t *info)
+{
+       struct cb_memory *mem = ptr;
+       int count = MEM_RANGE_COUNT(mem);
+       int i;
+
+       if (count > SYSINFO_MAX_MEM_RANGES)
+               count = SYSINFO_MAX_MEM_RANGES;
+
+       info->n_memranges = 0;
+
+       for (i = 0; i < count; i++) {
+               struct cb_memory_range *range = MEM_RANGE_PTR(mem, i);
+
+#ifdef CONFIG_LP_MEMMAP_RAM_ONLY
+               if (range->type != CB_MEM_RAM)
+                       continue;
+#endif
+
+               info->memrange[info->n_memranges].base =
+                   cb_unpack64(range->start);
+
+               info->memrange[info->n_memranges].size =
+                   cb_unpack64(range->size);
+
+               info->memrange[info->n_memranges].type = range->type;
+
+               info->n_memranges++;
+       }
+}
+
+static void cb_parse_serial(void *ptr, struct sysinfo_t *info)
+{
+       info->serial = ((struct cb_serial *)ptr);
+}
+
+#ifdef CONFIG_LP_CHROMEOS
+static void cb_parse_vboot_handoff(unsigned char *ptr, struct sysinfo_t *info)
+{
+       struct cb_range *vbho = (struct cb_range *)ptr;
+
+       info->vboot_handoff = (void *)(uintptr_t)vbho->range_start;
+       info->vboot_handoff_size = vbho->range_size;
+}
+
+static void cb_parse_vbnv(unsigned char *ptr, struct sysinfo_t *info)
+{
+       struct cb_range *vbnv = (struct cb_range *)ptr;
+
+       info->vbnv_start = vbnv->range_start;
+       info->vbnv_size = vbnv->range_size;
+}
+
+static void cb_parse_gpios(unsigned char *ptr, struct sysinfo_t *info)
+{
+       int i;
+       struct cb_gpios *gpios = (struct cb_gpios *)ptr;
+
+       info->num_gpios = (gpios->count < SYSINFO_MAX_GPIOS) ?
+                               (gpios->count) : SYSINFO_MAX_GPIOS;
+
+       for (i = 0; i < info->num_gpios; i++)
+               info->gpios[i] = gpios->gpios[i];
+}
+
+static void cb_parse_vdat(unsigned char *ptr, struct sysinfo_t *info)
+{
+       struct cb_range *vdat = (struct cb_range *) ptr;
+
+       info->vdat_addr = phys_to_virt(vdat->range_start);
+       info->vdat_size = vdat->range_size;
+}
+#endif
+
+static void cb_parse_tstamp(unsigned char *ptr, struct sysinfo_t *info)
+{
+       struct cb_cbmem_tab *const cbmem = (struct cb_cbmem_tab *)ptr;
+       info->tstamp_table = KADDR(cbmem->cbmem_tab);
+}
+
+static void cb_parse_cbmem_cons(unsigned char *ptr, struct sysinfo_t *info)
+{
+       struct cb_cbmem_tab *const cbmem = (struct cb_cbmem_tab *)ptr;
+       info->cbmem_cons = KADDR(cbmem->cbmem_tab);
+}
+
+static void cb_parse_mrc_cache(unsigned char *ptr, struct sysinfo_t *info)
+{
+       struct cb_cbmem_tab *const cbmem = (struct cb_cbmem_tab *)ptr;
+       info->mrc_cache = KADDR(cbmem->cbmem_tab);
+}
+
+static void cb_parse_acpi_gnvs(unsigned char *ptr, struct sysinfo_t *info)
+{
+       struct cb_cbmem_tab *const cbmem = (struct cb_cbmem_tab *)ptr;
+       info->acpi_gnvs = KADDR(cbmem->cbmem_tab);
+}
+
+#ifdef CONFIG_LP_NVRAM
+static void cb_parse_optiontable(void *ptr, struct sysinfo_t *info)
+{
+       /* ptr points to a coreboot table entry and is already virtual */
+       info->option_table = ptr;
+}
+
+static void cb_parse_checksum(void *ptr, struct sysinfo_t *info)
+{
+       struct cb_cmos_checksum *cmos_cksum = ptr;
+       info->cmos_range_start = cmos_cksum->range_start;
+       info->cmos_range_end = cmos_cksum->range_end;
+       info->cmos_checksum_location = cmos_cksum->location;
+}
+#endif
+
+#ifdef CONFIG_LP_COREBOOT_VIDEO_CONSOLE
+static void cb_parse_framebuffer(void *ptr, struct sysinfo_t *info)
+{
+       /* ptr points to a coreboot table entry and is already virtual */
+       info->framebuffer = ptr;
+}
+#endif
+
+static void cb_parse_x86_rom_var_mtrr(void *ptr, struct sysinfo_t *info)
+{
+       struct cb_x86_rom_mtrr *rom_mtrr = ptr;
+       info->x86_rom_var_mtrr_index = rom_mtrr->index;
+}
+
+static void cb_parse_string(unsigned char *ptr, char **info)
+{
+       *info = (char *)((struct cb_string *)ptr)->string;
+}
+
+static int cb_parse_header(void *addr, int len, struct sysinfo_t *info)
+{
+       struct cb_header *header;
+       unsigned char *ptr = addr;
+       void *forward;
+       int i;
+
+       for (i = 0; i < len; i += 16, ptr += 16) {
+               header = (struct cb_header *)ptr;
+               if (!strncmp((const char *)header->signature, "LBIO", 4))
+                       break;
+       }
+
+       /* We walked the entire space and didn't find anything. */
+       if (i >= len)
+               return -1;
+
+       if (!header->table_bytes)
+               return 0;
+
+       /* Make sure the checksums match. */
+       if (ipchecksum((uint8_t *) header, sizeof(*header)) != 0)
+               return -1;
+
+       if (ipchecksum((uint8_t *) (ptr + sizeof(*header)),
+                    header->table_bytes) != header->table_checksum)
+               return -1;
+
+       info->header = header;
+
+       /* Now, walk the tables. */
+       ptr += header->header_bytes;
+
+       for (i = 0; i < header->table_entries; i++) {
+               struct cb_record *rec = (struct cb_record *)ptr;
+
+               /* We only care about a few tags here (maybe more later). */
+               switch (rec->tag) {
+               case CB_TAG_FORWARD:
+                       forward = KADDR((void *)(unsigned long)((struct cb_forward *)rec)->forward);
+                       return cb_parse_header(forward, len, info);
+                       continue;
+               case CB_TAG_MEMORY:
+                       cb_parse_memory(ptr, info);
+                       break;
+               case CB_TAG_SERIAL:
+                       cb_parse_serial(ptr, info);
+                       break;
+               case CB_TAG_VERSION:
+                       cb_parse_string(ptr, &info->cb_version);
+                       break;
+               case CB_TAG_EXTRA_VERSION:
+                       cb_parse_string(ptr, &info->extra_version);
+                       break;
+               case CB_TAG_BUILD:
+                       cb_parse_string(ptr, &info->build);
+                       break;
+               case CB_TAG_COMPILE_TIME:
+                       cb_parse_string(ptr, &info->compile_time);
+                       break;
+               case CB_TAG_COMPILE_BY:
+                       cb_parse_string(ptr, &info->compile_by);
+                       break;
+               case CB_TAG_COMPILE_HOST:
+                       cb_parse_string(ptr, &info->compile_host);
+                       break;
+               case CB_TAG_COMPILE_DOMAIN:
+                       cb_parse_string(ptr, &info->compile_domain);
+                       break;
+               case CB_TAG_COMPILER:
+                       cb_parse_string(ptr, &info->compiler);
+                       break;
+               case CB_TAG_LINKER:
+                       cb_parse_string(ptr, &info->linker);
+                       break;
+               case CB_TAG_ASSEMBLER:
+                       cb_parse_string(ptr, &info->assembler);
+                       break;
+#ifdef CONFIG_LP_NVRAM
+               case CB_TAG_CMOS_OPTION_TABLE:
+                       cb_parse_optiontable(ptr, info);
+                       break;
+               case CB_TAG_OPTION_CHECKSUM:
+                       cb_parse_checksum(ptr, info);
+                       break;
+#endif
+#ifdef CONFIG_LP_COREBOOT_VIDEO_CONSOLE
+               // FIXME we should warn on serial if coreboot set up a
+               // framebuffer buf the payload does not know about it.
+               case CB_TAG_FRAMEBUFFER:
+                       cb_parse_framebuffer(ptr, info);
+                       break;
+#endif
+               case CB_TAG_MAINBOARD:
+                       info->mainboard = (struct cb_mainboard *)ptr;
+#ifdef CONFIG_LP_CHROMEOS
+               case CB_TAG_GPIO:
+                       cb_parse_gpios(ptr, info);
+                       break;
+               case CB_TAG_VDAT:
+                       cb_parse_vdat(ptr, info);
+                       break;
+               case CB_TAG_VBNV:
+                       cb_parse_vbnv(ptr, info);
+                       break;
+               case CB_TAG_VBOOT_HANDOFF:
+                       cb_parse_vboot_handoff(ptr, info);
+                       break;
+#endif
+               case CB_TAG_TIMESTAMPS:
+                       cb_parse_tstamp(ptr, info);
+                       break;
+               case CB_TAG_CBMEM_CONSOLE:
+                       cb_parse_cbmem_cons(ptr, info);
+                       break;
+               case CB_TAG_MRC_CACHE:
+                       cb_parse_mrc_cache(ptr, info);
+                       break;
+               case CB_TAG_ACPI_GNVS:
+                       cb_parse_acpi_gnvs(ptr, info);
+                       break;
+               case CB_TAG_X86_ROM_MTRR:
+                       cb_parse_x86_rom_var_mtrr(ptr, info);
+                       break;
+               }
+
+               ptr += rec->size;
+       }
+
+       return 1;
+}
+
+/* == Architecture specific == */
+/* This is the x86 specific stuff. */
+
+int get_coreboot_info(struct sysinfo_t *info)
+{
+       int ret;
+
+       /* Ensure the variable range MTRR index covering the ROM is set to
+        * an invalid value. */
+       info->x86_rom_var_mtrr_index = -1;
+
+       ret = cb_parse_header(KADDR(0x00000000), 0x1000, info);
+
+       if (ret != 1)
+               ret = cb_parse_header(KADDR(0x000f0000), 0x1000, info);
+       printk("get_coreboot_info: ret %d\n", ret);
+       return (ret == 1) ? 0 : -1;
+}
diff --git a/kern/include/coreboot_tables.h b/kern/include/coreboot_tables.h
new file mode 100644 (file)
index 0000000..bb5d2a9
--- /dev/null
@@ -0,0 +1,376 @@
+/*
+ * This file is part of the libpayload project.
+ *
+ * Copyright (C) 2008 Advanced Micro Devices, Inc.
+ *
+ * Redistribution and use in source and binary forms, with or without
+ * modification, are permitted provided that the following conditions
+ * are met:
+ * 1. Redistributions of source code must retain the above copyright
+ *    notice, this list of conditions and the following disclaimer.
+ * 2. Redistributions in binary form must reproduce the above copyright
+ *    notice, this list of conditions and the following disclaimer in the
+ *    documentation and/or other materials provided with the distribution.
+ * 3. The name of the author may not be used to endorse or promote products
+ *    derived from this software without specific prior written permission.
+ *
+ * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
+ * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
+ * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
+ * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
+ * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
+ * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
+ * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
+ * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
+ * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
+ * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
+ * SUCH DAMAGE.
+ */
+
+#ifndef _COREBOOT_TABLES_H
+#define _COREBOOT_TABLES_H
+
+#include <arch/types.h>
+
+/* Maximum number of memory range definitions. */
+#define SYSINFO_MAX_MEM_RANGES 32
+/* Allow a maximum of 8 GPIOs */
+#define SYSINFO_MAX_GPIOS 8
+
+struct cb_serial;
+
+struct sysinfo_t {
+       unsigned int cpu_khz;
+       struct cb_serial *serial;
+       unsigned short ser_ioport;
+       unsigned long ser_base; // for mmapped serial
+
+       int n_memranges;
+
+       struct memrange {
+               unsigned long long base;
+               unsigned long long size;
+               unsigned int type;
+       } memrange[SYSINFO_MAX_MEM_RANGES];
+
+       struct cb_cmos_option_table *option_table;
+       uint32_t cmos_range_start;
+       uint32_t cmos_range_end;
+       uint32_t cmos_checksum_location;
+#ifdef CONFIG_CHROMEOS
+       uint32_t vbnv_start;
+       uint32_t vbnv_size;
+#endif
+
+       char *version;
+       char *extra_version;
+       char *build;
+       char *compile_time;
+       char *compile_by;
+       char *compile_host;
+       char *compile_domain;
+       char *compiler;
+       char *linker;
+       char *assembler;
+
+       char *cb_version;
+
+       struct cb_framebuffer *framebuffer;
+
+#ifdef CONFIG_CHROMEOS
+       int num_gpios;
+       struct cb_gpio gpios[SYSINFO_MAX_GPIOS];
+#endif
+
+       unsigned long *mbtable; /** Pointer to the multiboot table */
+
+       struct cb_header *header;
+       struct cb_mainboard *mainboard;
+
+       /* these are chromeos specific and may or may not be valid. */
+       void    *vboot_handoff;
+       uint32_t        vboot_handoff_size;
+       void    *vdat_addr;
+       uint32_t        vdat_size;
+
+#ifdef CONFIG_X86
+       int x86_rom_var_mtrr_index;
+#endif
+
+       void    *tstamp_table;
+       void    *cbmem_cons;
+       void    *mrc_cache;
+       void    *acpi_gnvs;
+};
+
+extern struct sysinfo_t lib_sysinfo;
+
+struct cbuint64 {
+       uint32_t lo;
+       uint32_t hi;
+};
+
+struct cb_header {
+       uint8_t signature[4];
+       uint32_t header_bytes;
+       uint32_t header_checksum;
+       uint32_t table_bytes;
+       uint32_t table_checksum;
+       uint32_t table_entries;
+};
+
+struct cb_record {
+       uint32_t tag;
+       uint32_t size;
+};
+
+#define CB_TAG_UNUSED     0x0000
+#define CB_TAG_MEMORY     0x0001
+
+struct cb_memory_range {
+       struct cbuint64 start;
+       struct cbuint64 size;
+       uint32_t type;
+};
+
+#define CB_MEM_RAM          1
+#define CB_MEM_RESERVED     2
+#define CB_MEM_ACPI         3
+#define CB_MEM_NVS          4
+#define CB_MEM_UNUSABLE     5
+#define CB_MEM_VENDOR_RSVD  6
+#define CB_MEM_TABLE       16
+
+struct cb_memory {
+       uint32_t tag;
+       uint32_t size;
+       struct cb_memory_range map[0];
+};
+
+#define CB_TAG_HWRPB      0x0002
+
+struct cb_hwrpb {
+       uint32_t tag;
+       uint32_t size;
+       uint64_t hwrpb;
+};
+
+#define CB_TAG_MAINBOARD  0x0003
+
+struct cb_mainboard {
+       uint32_t tag;
+       uint32_t size;
+       uint8_t vendor_idx;
+       uint8_t part_number_idx;
+       uint8_t strings[0];
+};
+
+#define CB_TAG_VERSION        0x0004
+#define CB_TAG_EXTRA_VERSION  0x0005
+#define CB_TAG_BUILD          0x0006
+#define CB_TAG_COMPILE_TIME   0x0007
+#define CB_TAG_COMPILE_BY     0x0008
+#define CB_TAG_COMPILE_HOST   0x0009
+#define CB_TAG_COMPILE_DOMAIN 0x000a
+#define CB_TAG_COMPILER       0x000b
+#define CB_TAG_LINKER         0x000c
+#define CB_TAG_ASSEMBLER      0x000d
+
+struct cb_string {
+       uint32_t tag;
+       uint32_t size;
+       uint8_t string[0];
+};
+
+#define CB_TAG_SERIAL         0x000f
+
+struct cb_serial {
+       uint32_t tag;
+       uint32_t size;
+#define CB_SERIAL_TYPE_IO_MAPPED     1
+#define CB_SERIAL_TYPE_MEMORY_MAPPED 2
+       uint32_t type;
+       uint32_t baseaddr;
+       uint32_t baud;
+};
+
+#define CB_TAG_CONSOLE       0x00010
+
+struct cb_console {
+       uint32_t tag;
+       uint32_t size;
+       uint16_t type;
+};
+
+#define CB_TAG_CONSOLE_SERIAL8250 0
+#define CB_TAG_CONSOLE_VGA        1 // OBSOLETE
+#define CB_TAG_CONSOLE_BTEXT      2 // OBSOLETE
+#define CB_TAG_CONSOLE_LOGBUF     3 // OBSOLETE
+#define CB_TAG_CONSOLE_SROM       4 // OBSOLETE
+#define CB_TAG_CONSOLE_EHCI       5
+
+#define CB_TAG_FORWARD       0x00011
+
+struct cb_forward {
+       uint32_t tag;
+       uint32_t size;
+       uint64_t forward;
+};
+
+#define CB_TAG_FRAMEBUFFER      0x0012
+struct cb_framebuffer {
+       uint32_t tag;
+       uint32_t size;
+
+       uint64_t physical_address;
+       uint32_t x_resolution;
+       uint32_t y_resolution;
+       uint32_t bytes_per_line;
+       uint8_t bits_per_pixel;
+        uint8_t red_mask_pos;
+       uint8_t red_mask_size;
+       uint8_t green_mask_pos;
+       uint8_t green_mask_size;
+       uint8_t blue_mask_pos;
+       uint8_t blue_mask_size;
+       uint8_t reserved_mask_pos;
+       uint8_t reserved_mask_size;
+};
+
+#define CB_TAG_GPIO 0x0013
+#define CB_GPIO_ACTIVE_LOW 0
+#define CB_GPIO_ACTIVE_HIGH 1
+#define CB_GPIO_MAX_NAME_LENGTH 16
+struct cb_gpio {
+       uint32_t port;
+       uint32_t polarity;
+       uint32_t value;
+       uint8_t name[CB_GPIO_MAX_NAME_LENGTH];
+};
+
+struct cb_gpios {
+       uint32_t tag;
+       uint32_t size;
+
+       uint32_t count;
+       struct cb_gpio gpios[0];
+};
+
+#define CB_TAG_VDAT            0x0015
+#define CB_TAG_VBNV            0x0019
+#define CB_TAG_VBOOT_HANDOFF   0x0020
+#define CB_TAG_DMA             0x0022
+struct cb_range {
+       uint32_t tag;
+       uint32_t size;
+       uint64_t range_start;
+       uint32_t range_size;
+};
+
+#define CB_TAG_TIMESTAMPS      0x0016
+#define CB_TAG_CBMEM_CONSOLE   0x0017
+#define CB_TAG_MRC_CACHE       0x0018
+#define CB_TAG_ACPI_GNVS       0x0024
+struct cb_cbmem_tab {
+       uint32_t tag;
+       uint32_t size;
+       uint64_t cbmem_tab;
+};
+
+#define CB_TAG_X86_ROM_MTRR    0x0021
+struct cb_x86_rom_mtrr {
+       uint32_t tag;
+       uint32_t size;
+       /* The variable range MTRR index covering the ROM. If one wants to
+        * enable caching the ROM, the variable MTRR needs to be set to
+        * write-protect. To disable the caching after enabling set the
+        * type to uncacheable. */
+       uint32_t index;
+};
+
+
+#define CB_TAG_CMOS_OPTION_TABLE 0x00c8
+struct cb_cmos_option_table {
+       uint32_t tag;
+       uint32_t size;
+       uint32_t header_length;
+};
+
+#define CB_TAG_OPTION         0x00c9
+#define CB_CMOS_MAX_NAME_LENGTH    32
+struct cb_cmos_entries {
+       uint32_t tag;
+       uint32_t size;
+       uint32_t bit;
+       uint32_t length;
+       uint32_t config;
+       uint32_t config_id;
+       uint8_t name[CB_CMOS_MAX_NAME_LENGTH];
+};
+
+
+#define CB_TAG_OPTION_ENUM    0x00ca
+#define CB_CMOS_MAX_TEXT_LENGTH 32
+struct cb_cmos_enums {
+       uint32_t tag;
+       uint32_t size;
+       uint32_t config_id;
+       uint32_t value;
+       uint8_t text[CB_CMOS_MAX_TEXT_LENGTH];
+};
+
+#define CB_TAG_OPTION_DEFAULTS 0x00cb
+#define CB_CMOS_IMAGE_BUFFER_SIZE 128
+struct cb_cmos_defaults {
+       uint32_t tag;
+       uint32_t size;
+       uint32_t name_length;
+       uint8_t name[CB_CMOS_MAX_NAME_LENGTH];
+       uint8_t default_set[CB_CMOS_IMAGE_BUFFER_SIZE];
+};
+
+#define CB_TAG_OPTION_CHECKSUM 0x00cc
+#define CB_CHECKSUM_NONE       0
+#define CB_CHECKSUM_PCBIOS     1
+struct cb_cmos_checksum {
+       uint32_t tag;
+       uint32_t size;
+       uint32_t range_start;
+       uint32_t range_end;
+       uint32_t location;
+       uint32_t type;
+};
+
+/* Helpful inlines */
+
+static inline uint64_t cb_unpack64(struct cbuint64 val)
+{
+       return (((uint64_t) val.hi) << 32) | val.lo;
+}
+
+static inline uint16_t cb_checksum(const void *ptr, unsigned len)
+{
+       return ipchecksum((uint8_t *)ptr, len);
+}
+
+static inline const char *cb_mb_vendor_string(const struct cb_mainboard *cbm)
+{
+       return (char *)(cbm->strings + cbm->vendor_idx);
+}
+
+static inline const char *cb_mb_part_string(const struct cb_mainboard *cbm)
+{
+       return (char *)(cbm->strings + cbm->part_number_idx);
+}
+
+/* Helpful macros */
+
+#define MEM_RANGE_COUNT(_rec) \
+       (((_rec)->size - sizeof(*(_rec))) / sizeof((_rec)->map[0]))
+
+#define MEM_RANGE_PTR(_rec, _idx) \
+       (void *)(((uint8_t *) (_rec)) + sizeof(*(_rec)) \
+               + (sizeof((_rec)->map[0]) * (_idx)))
+
+int get_coreboot_info(struct sysinfo_t *info);
+#endif
index 55436eb..8c802e1 100644 (file)
@@ -592,7 +592,9 @@ extern void iprouting(struct Fs *, int);
 extern void icmpnoconv(struct Fs *, struct block *);
 extern void icmpcantfrag(struct Fs *, struct block *, int);
 extern void icmpttlexceeded(struct Fs *, uint8_t * unused_uint8_p_t,
-                                                       struct block *);
+                                       struct block *);
+
+uint16_t ipchecksum(uint8_t *addr, int len);
 extern uint16_t ipcsum(uint8_t * unused_uint8_p_t);
 extern void ipiput4(struct Fs *, struct Ipifc *unused_ipifc, struct block *);
 extern void ipiput6(struct Fs *, struct Ipifc *unused_ipifc, struct block *);
index 0f9870e..31d7ab7 100644 (file)
 #include <kthread.h>
 #include <console.h>
 #include <linker_func.h>
+#include <ip.h>
+#include <coreboot_tables.h>
 
 // zra: flag for Ivy
 int booting = 1;
-
+struct sysinfo_t sysinfo;
 static void run_linker_funcs(void);
 
 void kernel_init(multiboot_info_t *mboot_info)
@@ -98,7 +100,7 @@ void kernel_init(multiboot_info_t *mboot_info)
 #ifdef CONFIG_ETH_AUDIO
        eth_audio_init();
 #endif /* CONFIG_ETH_AUDIO */
-
+       get_coreboot_info(&sysinfo);
        // zra: let's Ivy know we're done booting
        booting = 0;
 
index a22986b..eb06414 100644 (file)
@@ -792,6 +792,31 @@ struct fragment4 *ipfragallo4(struct IP *ip)
        return f;
 }
 
+/* coreboot.c among other things needs this
+ * type of checksum.
+ */
+uint16_t ipchecksum(uint8_t *addr, int len)
+{
+       uint16_t sum = 0;
+
+       while (len > 0) {
+               sum += addr[0] << 8 | addr[1];
+               len -= 2;
+               addr += 2;
+       }
+
+       sum = (sum & 0xffff) + (sum >> 16);
+       sum = (sum & 0xffff) + (sum >> 16);
+
+       return (sum ^ 0xffff);
+
+}
+
+/* change this to call ipchecksum later.
+ * but we have to be sure we're not doing something bad
+ * that violates some ip stack assumption (such as
+ * boundaries etc.)
+ */
 uint16_t ipcsum(uint8_t * addr)
 {
        int len;