VMMCP: upgrade for newer cpu.
[akaros.git] / kern / arch / x86 / apic.h
index b0fbaa2..b275c38 100644 (file)
  */
 #include <arch/mmu.h>
 #include <arch/x86.h>
+#include <ros/trapframe.h>
 #include <atomic.h>
-
-/* PIC (8259A)
- * When looking at the specs, A0 is our CMD line, and A1 is the DATA line.  This
- * means that blindly writing to PIC1_DATA is an OCW1 (interrupt masks).  When
- * writing to CMD (A0), the chip can determine betweeb OCW2 and OCW3 by the
- * setting of a few specific bits (OCW2 has bit 3 unset, OCW3 has it set). */
-#define PIC1_CMD                                       0x20
-#define PIC1_DATA                                      0x21
-#define PIC2_CMD                                       0xA0
-#define PIC2_DATA                                      0xA1
-// These are also hardcoded into the IRQ_HANDLERs of kern/trapentry.S
-#define PIC1_OFFSET                                    0x20
-#define PIC2_OFFSET                                    0x28
-#define PIC1_SPURIOUS                          (7 + PIC1_OFFSET)
-#define PIC2_SPURIOUS                          (7 + PIC2_OFFSET)
-#define PIC_EOI                                                0x20    /* OCW2 EOI */
-/* These set the next CMD read to return specific values.  Note that the chip
- * remembers what setting we had before (IRR or ISR), if you do other reads of
- * CMD. (not tested, written in the spec sheet) */
-#define PIC_READ_IRR                           0x0a    /* OCW3 irq ready next CMD read */
-#define PIC_READ_ISR                           0x0b    /* OCW3 irq service next CMD read */
+#include <endian.h>
 
 // Local APIC
 /* PBASE is the physical address.  It is mapped in at the VADDR LAPIC_BASE.
 #define LAPIC_LOGICAL_ID                       (LAPIC_BASE + 0x0d0)
 // LAPIC Local Vector Table
 #define LAPIC_LVT_TIMER                                (LAPIC_BASE + 0x320)
+#define LAPIC_LVT_THERMAL                      (LAPIC_BASE + 0x330)
+#define LAPIC_LVT_PERFMON                      (LAPIC_BASE + 0x340)
 #define LAPIC_LVT_LINT0                                (LAPIC_BASE + 0x350)
 #define LAPIC_LVT_LINT1                                (LAPIC_BASE + 0x360)
 #define LAPIC_LVT_ERROR                                (LAPIC_BASE + 0x370)
-#define LAPIC_LVT_PERFMON                      (LAPIC_BASE + 0x340)
-#define LAPIC_LVT_THERMAL                      (LAPIC_BASE + 0x330)
 #define LAPIC_LVT_MASK                         0x00010000
 // LAPIC Timer
 #define LAPIC_TIMER_INIT                       (LAPIC_BASE + 0x380)
 #define LAPIC_TIMER_CURRENT                    (LAPIC_BASE + 0x390)
 #define LAPIC_TIMER_DIVIDE                     (LAPIC_BASE + 0x3e0)
-#define LAPIC_TIMER_DEFAULT_VECTOR     0xeb    /* Aka 235, IRQ203 */
 /* Quick note on the divisor.  The LAPIC timer ticks once per divisor-bus ticks
  * (system bus or APIC bus, depending on the model).  Ex: A divisor of 128 means
  * 128 bus ticks results in 1 timer tick.  The divisor increases the time range
 #define LAPIC_ISR                                      (LAPIC_BASE + 0x100)
 #define LAPIC_IRR                                      (LAPIC_BASE + 0x200)
 
-// PIT (Programmable Interval Timer)
-#define        TIMER_REG_CNTR0 0       /* timer counter 0 port */
-#define        TIMER_REG_CNTR1 1       /* timer counter 1 port */
-#define        TIMER_REG_CNTR2 2       /* timer counter 2 port */
-#define        TIMER_REG_MODE  3       /* timer mode port */
-#define        TIMER_SEL0      0x00    /* select counter 0 */
-#define        TIMER_SEL1      0x40    /* select counter 1 */
-#define        TIMER_SEL2      0x80    /* select counter 2 */
-#define        TIMER_INTTC     0x00    /* mode 0, intr on terminal cnt */
-#define        TIMER_ONESHOT   0x02    /* mode 1, one shot */
-#define        TIMER_RATEGEN   0x04    /* mode 2, rate generator */
-#define        TIMER_SQWAVE    0x06    /* mode 3, square wave */
-#define        TIMER_SWSTROBE  0x08    /* mode 4, s/w triggered strobe */
-#define        TIMER_HWSTROBE  0x0a    /* mode 5, h/w triggered strobe */
-#define        TIMER_LATCH     0x00    /* latch counter for reading */
-#define        TIMER_LSB       0x10    /* r/w counter LSB */
-#define        TIMER_MSB       0x20    /* r/w counter MSB */
-#define        TIMER_16BIT     0x30    /* r/w counter 16 bits, LSB first */
-#define        TIMER_BCD       0x01    /* count in BCD */
-
-#define PIT_FREQ                                       1193182
-
-#define IO_TIMER1   0x40       /* 8253 Timer #1 */
-#define TIMER_CNTR0 (IO_TIMER1 + TIMER_REG_CNTR0)
-#define TIMER_CNTR1 (IO_TIMER1 + TIMER_REG_CNTR1)
-#define TIMER_CNTR2 (IO_TIMER1 + TIMER_REG_CNTR2)
-#define TIMER_MODE  (IO_TIMER1 + TIMER_REG_MODE)
-
-typedef struct system_timing {
-       uint64_t tsc_freq;
-       uint64_t bus_freq;
-       uint64_t timing_overhead;
-       uint16_t pit_divisor;
-       uint8_t pit_mode;
-} system_timing_t;
-
-extern system_timing_t system_timing;
-
-/* Tracks whether it is safe to execute core_id() or not.  If we're using the
- * LAPIC, we need to have the LAPIC mapped into VM.  vm_init() sets this to
- * TRUE.
- *
- * If we're using rdtscp, if the instruction is supported, we can call core_id()
- * without rebooting.  cpuinfo should have panic'd if we're running on a machine
- * that doesn't support rdtscp, before vm_init().
- *
- * If we're using something else (like segmentation), then that will need to get
- * set up before vm_init(), at least for core 0.
- *
- * Note that core_id() will return 0 (or possibly another wrong answer) on cores
- * other than core 0 when it is called before smp_boot completes. */
-extern bool core_id_ready;
-
-void pic_remap(void);
-void pic_mask_irq(int trap_nr);
-void pic_unmask_irq(int trap_nr);
-void pic_mask_all(void);
-uint16_t pic_get_mask(void);
-uint16_t pic_get_irr(void);
-uint16_t pic_get_isr(void);
-bool pic_check_spurious(int trap_nr);
-void pic_send_eoi(int trap_nr);
+struct irq_handler;    /* include loops */
+
 bool lapic_check_spurious(int trap_nr);
 bool lapic_get_isr_bit(uint8_t vector);
 bool lapic_get_irr_bit(uint8_t vector);
 void lapic_print_isr(void);
+void lapic_mask_irq(struct irq_handler *unused, int apic_vector);
+void lapic_unmask_irq(struct irq_handler *unused, int apic_vector);
 bool ipi_is_pending(uint8_t vector);
 void __lapic_set_timer(uint32_t ticks, uint8_t vec, bool periodic, uint8_t div);
 void lapic_set_timer(uint32_t usec, bool periodic);
 uint32_t lapic_get_default_id(void);
-// PIT related
-void pit_set_timer(uint32_t freq, uint32_t mode);
-void timer_init(void);
-void udelay_pit(uint64_t usec);
-// TODO: right now timer defaults to TSC
-uint64_t gettimer(void);
-uint64_t getfreq(void);
+int apiconline(void);
+void handle_lapic_error(struct hw_trapframe *hw_tf, void *data);
 
 static inline void lapic_send_eoi(int unused);
 static inline uint32_t lapic_get_version(void);
@@ -182,6 +99,7 @@ static inline void __send_ipi(uint8_t hw_coreid, uint8_t vector);
 static inline void send_group_ipi(uint8_t hw_groupid, uint8_t vector);
 static inline void __send_nmi(uint8_t hw_coreid);
 
+/* XXX: remove these */
 #define mask_lapic_lvt(entry) \
        write_mmreg32(entry, read_mmreg32(entry) | LAPIC_LVT_MASK)
 #define unmask_lapic_lvt(entry) \
@@ -332,21 +250,15 @@ struct ioapic {
        uintptr_t addr;                         /* IOAPIC: register base */
        uintptr_t paddr;                        /* register base */
        int nrdt;                                       /* IOAPIC: size of RDT */
-       int gsib;                                       /* IOAPIC: global RDT index */
        int ibase;                                      /* global interrupt base */
 };
 
 struct lapic {
-       int machno;                                     /* APIC */
+       int machno;                                     /* similar to os_coreid, unused */
 
-       uint32_t lvt[6];
+       uint32_t lvt[8];
        int nlvt;
        int ver;
-
-       int64_t hz;                                     /* APIC Timer frequency */
-       int64_t max;
-       int64_t min;
-       int64_t div;
 };
 
 struct apic {
@@ -399,19 +311,10 @@ enum {
 extern struct apic xlapic[Napic];
 extern struct apic xioapic[Napic];
 
-#define l16get(p)      (((p)[1]<<8)|(p)[0])
-#define        l32get(p)       (((uint32_t)l16get(p+2)<<16)|l16get(p))
-#define        l64get(p)       (((uint64_t)l32get(p+4)<<32)|l32get(p))
-
 #include <arch/ioapic.h>
 
 char *apicdump(char *, char *);
 void apictimerenab(void);
 void apicinit(int apicno, uintptr_t pa, int isbp);
 
-/*
-extern int pcimsienable(Pcidev*, uint64_t);
-extern int pcimsimask(Pcidev*, int);
-*/
-
 #endif /* ROS_KERN_APIC_H */