Bus space barriers (XCC)
[akaros.git] / kern / arch / riscv / trap.h
index fe53eb5..64af828 100644 (file)
@@ -2,9 +2,9 @@
 #define ROS_ARCH_TRAP_H
 
 #ifdef __riscv64
-# define SIZEOF_TRAPFRAME_T (36*8)
+# define SIZEOF_HW_TRAPFRAME (36*8)
 #else
-# define SIZEOF_TRAPFRAME_T (36*4)
+# define SIZEOF_HW_TRAPFRAME (36*4)
 #endif
 
 #ifndef __ASSEMBLER__
 
 /* Kernel message interrupt vector.  ignored, for the most part */
 #define I_KERNEL_MSG 255
+#warning "make sure this poke vector is okay"
+/* this is for an ipi that just wakes a core, but has no handler (for now) */
+#define I_POKE_CORE 254
 
 static inline bool in_kernel(struct hw_trapframe *hw_tf)
 {
        return hw_tf->sr & SR_PS;
 }
 
+static inline uintptr_t get_hwtf_pc(struct hw_trapframe *hw_tf)
+{
+       #warning "fix me"
+       return 0;
+       //return hw_tf->tf_rip;
+}
+
+static inline uintptr_t get_hwtf_fp(struct hw_trapframe *hw_tf)
+{
+       /* do you even have frame pointers?  this is used for backtrace, but if you
+        * don't use FPs, we'll need to change up our parameters or something. */
+       #warning "fix me"
+       return 0;
+       //return hw_tf->tf_rbp;
+}
+
 static inline void __attribute__((always_inline))
 set_stack_pointer(uintptr_t sp)
 {
        asm volatile("move sp, %0" : : "r"(sp) : "memory");
 }
 
-/* Save's the current kernel context into tf, setting the PC to the end of this
- * function.  Note the kernel doesn't need to save a lot.
- * Implemented with extern function to cause compiler to clobber most regs. */
-static inline void save_kernel_ctx(struct kernel_ctx *ctx)
+static inline void __attribute__((always_inline))
+set_frame_pointer(uintptr_t fp)
 {
-  extern void save_kernel_tf_asm(struct hw_trapframe*);
-       save_kernel_tf_asm(&ctx->hw_tf);
+       #warning "brho is just guessing here."
+       asm volatile("move fp, %0" : : "r"(fp) : "memory");
 }
 
 void handle_trap(struct hw_trapframe *hw_tf);