VMM: Added header for virtio_lguest_console functions
[akaros.git] / user / vmm / apic.c
1 /*
2  * APIC emulation
3  *
4  * Copyright 2015 Google Inc.
5  *
6  * See LICENSE for details.
7  */
8
9 #include <stdio.h>
10 #include <sys/types.h>
11 #include <pthread.h>
12 #include <sys/stat.h>
13 #include <fcntl.h>
14 #include <parlib/arch/arch.h>
15 #include <parlib/ros_debug.h>
16 #include <unistd.h>
17 #include <errno.h>
18 #include <stdlib.h>
19 #include <string.h>
20 #include <sys/uio.h>
21 #include <stdint.h>
22 #include <err.h>
23 #include <sys/mman.h>
24 #include <vmm/vmm.h>
25 #include <vmm/virtio.h>
26 #include <vmm/virtio_mmio.h>
27 #include <vmm/virtio_ids.h>
28 #include <vmm/virtio_config.h>
29 #include <vmm/sched.h>
30
31
32 #define APIC_CONFIG 0x100
33
34 int debug_apic = 1;
35 #define DPRINTF(fmt, ...) \
36         if (debug_apic) { fprintf(stderr, "apic: " fmt , ## __VA_ARGS__); }
37
38
39 static struct apicinfo apicinfo;
40
41 enum {
42         reserved,
43         readonly = 1,
44         readwrite = 3,
45         writeonly = 2
46 };
47
48 struct {
49         char *name;
50         int mode;
51         uint32_t value;
52 } apicregs[256] = {
53 [0x00] {.name = "Reserved", .mode =  reserved},
54 [0x01] {.name = "Reserved", .mode =  reserved},
55 [0x02] {.name = "Local APIC ID Register Read/Write.", .mode = readwrite},
56 [0x03] {.name = "Local APIC Version Register Read Only.", .mode = readonly},
57 [0x04] {.name = "Reserved", .mode =  reserved},
58 [0x05] {.name = "Reserved", .mode =  reserved},
59 [0x06] {.name = "Reserved", .mode =  reserved},
60 [0x07] {.name = "Reserved", .mode =  reserved},
61 [0x08] {.name = "Task Priority Register (TPR) Read/Write.", .mode = readwrite},
62 [0x09] {.name = "Arbitration Priority Register1 (APR) Read Only.", .mode = readonly},
63 [0x0A] {.name = "Processor Priority Register (PPR) Read Only.", .mode = readonly},
64 [0x0B] {.name = "EOI Register Write Only.", .mode = writeonly},
65 [0x0C] {.name = "Remote Read Register1 (RRD) Read Only", .mode = readonly},
66 [0x0D] {.name = "Logical Destination Register Read/Write.", .mode = readwrite},
67 [0x0E] {.name = "Destination Format Register Read/Write (see Section", .mode = readwrite},
68 [0x0F] {.name = "Spurious Interrupt Vector Register Read/Write (see Section 10.9.", .mode = readwrite},
69 [0x10] {.name = "In-Service Register (ISR); bits 31:0 Read Only.", .mode = readonly},
70 [0x11] {.name = "In-Service Register (ISR); bits 63:32 Read Only.", .mode = readonly},
71 [0x12] {.name = "In-Service Register (ISR); bits 95:64 Read Only.", .mode = readonly},
72 [0x13] {.name = "In-Service Register (ISR); bits 127:96 Read Only.", .mode = readonly},
73 [0x14] {.name = "In-Service Register (ISR); bits 159:128 Read Only.", .mode = readonly},
74 [0x15] {.name = "In-Service Register (ISR); bits 191:160 Read Only.", .mode = readonly},
75 [0x16] {.name = "In-Service Register (ISR); bits 223:192 Read Only.", .mode = readonly},
76 [0x17] {.name = "In-Service Register (ISR); bits 255:224 Read Only.", .mode = readonly},
77 [0x18] {.name = "Trigger Mode Register (TMR); bits 31:0 Read Only.", .mode = readonly},
78 [0x19] {.name = "Trigger Mode Register (TMR); bits 63:32 Read Only.", .mode = readonly},
79 [0x1A] {.name = "Trigger Mode Register (TMR); bits 95:64 Read Only.", .mode = readonly},
80 [0x1B] {.name = "Trigger Mode Register (TMR); bits 127:96 Read Only.", .mode = readonly},
81 [0x1C] {.name = "Trigger Mode Register (TMR); bits 159:128 Read Only.", .mode = readonly},
82 [0x1D] {.name = "Trigger Mode Register (TMR); bits 191:160 Read Only.", .mode = readonly},
83 [0x1E] {.name = "Trigger Mode Register (TMR); bits 223:192 Read Only.", .mode = readonly},
84 [0x1F] {.name = "Trigger Mode Register (TMR); bits 255:224 Read Only.", .mode = readonly},
85 [0x20] {.name = "Interrupt Request Register (IRR); bits 31:0 Read Only.", .mode = readonly},
86 [0x21] {.name = "Interrupt Request Register (IRR); bits 63:32 Read Only.", .mode = readonly},
87 [0x22] {.name = "Interrupt Request Register (IRR); bits 95:64 Read Only.", .mode = readonly},
88 [0x23] {.name = "Interrupt Request Register (IRR); bits 127:96 Read Only.", .mode = readonly},
89 [0x24] {.name = "Interrupt Request Register (IRR); bits 159:128 Read Only.", .mode = readonly},
90 [0x25] {.name = "Interrupt Request Register (IRR); bits 191:160 Read Only.", .mode = readonly},
91 [0x26] {.name = "Interrupt Request Register (IRR); bits 223:192 Read Only.", .mode = readonly},
92 [0x27] {.name = "Interrupt Request Register (IRR); bits 255:224 Read Only.", .mode = readonly},
93 [0x28] {.name = "Error Status Register Read Only.", .mode = readonly},
94 [0x29 ] {.name = "Reserved", .mode =  reserved},
95 [0x2a] {.name = "Reserved", .mode =  reserved},
96 [0x2b] {.name = "Reserved", .mode =  reserved},
97 [0x2c] {.name = "Reserved", .mode =  reserved},
98 [0x2d] {.name = "Reserved", .mode =  reserved},
99 [0x2E] {.name = "Reserved", .mode =  reserved},
100 [0x2F] {.name = "LVT CMCI Register Read/Write.", .mode = readwrite},
101 [0x30] {.name = "Interrupt Command Register (ICR); bits 0-31 Read/Write.", .mode = readwrite},
102 [0x31] {.name = "Interrupt Command Register (ICR); bits 32-63 Read/Write.", .mode = readwrite},
103 [0x32] {.name = "LVT Timer Register Read/Write.", .mode = readwrite},
104 [0x33] {.name = "LVT Thermal Sensor Register2 Read/Write.", .mode = readwrite},
105 [0x34] {.name = "LVT Performance Monitoring Counters Register3 Read/Write.", .mode = readwrite},
106 [0x35] {.name = "LVT LINT0 Register Read/Write.", .mode = readwrite},
107 [0x36] {.name = "LVT LINT1 Register Read/Write.", .mode = readwrite},
108 [0x37] {.name = "LVT Error Register Read/Write.", .mode = readwrite},
109 [0x38] {.name = "Initial Count Register (for Timer) Read/Write.", .mode = readwrite},
110 [0x39] {.name = "Current Count Register (for Timer) Read Only.", .mode = readonly},
111 [0x3A] {.name = "Reserved", .mode =  reserved},
112 [0x3a]{.name = "Reserved", .mode =  reserved},
113 [0x3b]{.name = "Reserved", .mode =  reserved},
114 [0x3c]{.name = "Reserved", .mode =  reserved},
115 [0x3D]{.name = "Reserved", .mode =  reserved},
116 [0x3E] {.name = "Divide Configuration Register (for Timer) Read/Write.", .mode = readwrite},
117 [0x3F] {.name = "Reserved", .mode =  reserved},
118 };
119
120 static uint32_t apic_read(uint64_t offset)
121 {
122
123         uint32_t low;
124
125         DPRINTF("apic_read offset %s 0x%x\n", apicregs[offset].name, (int)offset);
126
127         if (! apicregs[offset].mode & 1) {
128                 fprintf(stderr, "Attempt to read %s, which is %s\n", apicregs[offset].name,
129                         apicregs[offset].mode == 0 ?  "reserved" : "writeonly");
130                 // panic? what to do?
131                 return (uint32_t) -1;
132         }
133
134         // no special cases yet.
135         switch (offset) {
136         default:
137                 DPRINTF("%s: return %08x\n", apicregs[offset].name, apicregs[offset].value);
138                 return apicregs[offset].value;
139                 break;
140         }
141         return 0;
142 }
143
144 static void apic_write(uint64_t offset, uint32_t value)
145 {
146         uint64_t val64;
147         uint32_t low, high;
148
149         DPRINTF("apic_write offset %s 0x%x value 0x%x\n", apicregs[offset].name, (int)offset, value);
150
151         if (! apicregs[offset].mode & 2) {
152                 fprintf(stderr, "Attempt to write %s, which is %s\n", apicregs[offset].name,
153                         apicregs[offset].mode == 0 ?  "reserved" : "readonly");
154                 // panic? what to do?
155                 return;
156         }
157
158         switch (offset) {
159         default:
160                 DPRINTF("%s: Set to %08x\n", apicregs[offset].name, value);
161                 apicregs[offset].value = value;
162                 break;
163         }
164
165 }
166
167 int __apic_access(struct guest_thread *vm_thread, uint64_t gpa, int destreg,
168                   uint64_t *regp, int store)
169 {
170         uint32_t offset = gpa & 0xfffff;
171         /* basic sanity tests. */
172         // TODO: Should be minus the base but FIXME
173
174         //fprintf(stderr, "WE SHOULD NEVER BE HERE: user/vmm/apic.c");
175         //exit(1);
176
177         offset = gpa & 0xfffff;
178         if (offset & 0xf) {
179                 DPRINTF("bad register offset; low nibl is non-zero\n");
180                 return -1;
181         }
182         offset >>= 4;
183         if (offset > APIC_CONFIG) {
184                 DPRINTF("Bad register offset: 0x%x and max is 0x%x\n", gpa, gpa + APIC_CONFIG);
185                 return -1;
186         }
187
188         if (store) {
189                 apic_write(offset, *regp);
190                 DPRINTF("Write: mov %s to %s @%p val %p\n", regname(destreg), apicregs[offset].name, gpa, *regp);
191         } else {
192                 *regp = apic_read(offset);
193                 DPRINTF("Read: Set %s from %s @%p to %p\n", regname(destreg), apicregs[offset].name, gpa, *regp);
194         }
195
196 }
197
198 void vapic_status_dump(FILE *f, void *vapic)
199 {
200         uint32_t *p = (uint32_t *)vapic;
201         int i;
202         fprintf(f, "-- BEGIN APIC STATUS DUMP --\n");
203         for (i = 0x100/sizeof(*p); i < 0x180/sizeof(*p); i+=4) {
204                 fprintf(f, "VISR : 0x%x: 0x%08x\n", i, p[i]);
205         }
206         for (i = 0x200/sizeof(*p); i < 0x280/sizeof(*p); i+=4) {
207                 fprintf(f, "VIRR : 0x%x: 0x%08x\n", i, p[i]);
208         }
209         i = 0x0B0/sizeof(*p);
210         fprintf(f, "EOI FIELD : 0x%x, 0x%08x\n", i, p[i]);
211
212         fprintf(f, "-- END APIC STATUS DUMP --\n");
213 }