vmm: Fix use-after-free in load_elf()
[akaros.git] / user / perfmon / events / intel_wsm_events.h
1 /*
2  * Copyright (c) 2011 Google, Inc
3  * Contributed by Stephane Eranian <eranian@gmail.com>
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a copy
6  * of this software and associated documentation files (the "Software"), to deal
7  * in the Software without restriction, including without limitation the rights
8  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies
9  * of the Software, and to permit persons to whom the Software is furnished to do so,
10  * subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice shall be included in all
13  * copies or substantial portions of the Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR IMPLIED,
16  * INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS FOR A
17  * PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT
18  * HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF
19  * CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE
20  * OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * This file is part of libpfm, a performance monitoring support library for
23  * applications on Linux.
24  *
25  * This file has been automatically generated.
26  *
27  * PMU: wsm (Intel Westmere (single-socket))
28  */
29
30 static const intel_x86_umask_t wsm_uops_decoded[]={
31    { .uname  = "ESP_FOLDING",
32      .udesc  = "Stack pointer instructions decoded",
33      .ucode = 0x400,
34      .uflags= INTEL_X86_NCOMBO,
35    },
36    { .uname  = "ESP_SYNC",
37      .udesc  = "Stack pointer sync operations",
38      .ucode = 0x800,
39      .uflags= INTEL_X86_NCOMBO,
40    },
41    { .uname  = "MS",
42      .udesc  = "Counts the number of uops decoded by the Microcode Sequencer (MS). The MS delivers uops when the instruction is more than 4 uops long or a microcode assist is occurring.",
43      .ucode = 0x200,
44      .uflags= INTEL_X86_NCOMBO,
45    },
46    { .uname  = "MS_CYCLES_ACTIVE",
47      .udesc  = "Uops decoded by Microcode Sequencer",
48      .uequiv = "MS:c=1",
49      .ucode = 0x200 | (0x1 << INTEL_X86_CMASK_BIT),
50      .uflags= INTEL_X86_NCOMBO,
51    },
52    { .uname  = "STALL_CYCLES",
53      .udesc  = "Cycles no Uops are decoded",
54      .ucode = 0x100 | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
55      .uflags= INTEL_X86_NCOMBO,
56    },
57 };
58
59 static const intel_x86_umask_t wsm_bpu_clears[]={
60    { .uname  = "EARLY",
61      .udesc  = "Early Branch Prediction Unit clears",
62      .ucode = 0x100,
63      .uflags= INTEL_X86_NCOMBO,
64    },
65    { .uname  = "LATE",
66      .udesc  = "Late Branch Prediction Unit clears",
67      .ucode = 0x200,
68      .uflags= INTEL_X86_NCOMBO,
69    },
70 };
71
72 static const intel_x86_umask_t wsm_uops_retired[]={
73    { .uname  = "ANY",
74      .udesc  = "Uops retired (Precise Event)",
75      .ucode = 0x100,
76      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_DFL,
77    },
78    { .uname  = "MACRO_FUSED",
79      .udesc  = "Macro-fused Uops retired (Precise Event)",
80      .ucode = 0x400,
81      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
82    },
83    { .uname  = "RETIRE_SLOTS",
84      .udesc  = "Retirement slots used (Precise Event)",
85      .ucode = 0x200,
86      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
87    },
88    { .uname  = "STALL_CYCLES",
89      .udesc  = "Cycles Uops are not retiring (Precise Event)",
90      .uequiv = "ANY:c=1:i=1",
91      .ucode = 0x100 | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
92      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
93    },
94    { .uname  = "TOTAL_CYCLES",
95      .udesc  = "Total cycles using precise uop retired event (Precise Event)",
96      .uequiv = "ANY:c=16:i=1",
97      .ucode = 0x100 | INTEL_X86_MOD_INV | (0x10 << INTEL_X86_CMASK_BIT),
98      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
99    },
100    { .uname  = "ACTIVE_CYCLES",
101      .udesc  = "Alias for TOTAL_CYCLES (Precise Event)",
102      .uequiv = "ANY:c=16:i=1",
103      .ucode = 0x100 | INTEL_X86_MOD_INV | (0x10 << INTEL_X86_CMASK_BIT),
104      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
105    },
106 };
107
108 static const intel_x86_umask_t wsm_br_misp_retired[]={
109    { .uname  = "ALL_BRANCHES",
110      .udesc  = "Mispredicted retired branch instructions (Precise Event)",
111      .ucode = 0x0,
112      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
113    },
114    { .uname  = "NEAR_CALL",
115      .udesc  = "Mispredicted near retired calls (Precise Event)",
116      .ucode = 0x200,
117      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
118    },
119    { .uname  = "CONDITIONAL",
120      .udesc  = "Mispredicted conditional branches retired (Precise Event)",
121      .ucode = 0x100,
122      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
123    },
124 };
125
126 static const intel_x86_umask_t wsm_ept[]={
127    { .uname  = "WALK_CYCLES",
128      .udesc  = "Extended Page Table walk cycles",
129      .ucode = 0x1000,
130      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
131    },
132 };
133
134 static const intel_x86_umask_t wsm_uops_executed[]={
135    { .uname  = "PORT0",
136      .udesc  = "Uops executed on port 0 (integer arithmetic, SIMD and FP add uops)",
137      .ucode = 0x100,
138      .uflags= INTEL_X86_NCOMBO,
139    },
140    { .uname  = "PORT1",
141      .udesc  = "Uops executed on port 1 (integer arithmetic, SIMD, integer shift, FP multiply, FP divide uops)",
142      .ucode = 0x200,
143      .uflags= INTEL_X86_NCOMBO,
144    },
145    { .uname  = "PORT2_CORE",
146      .udesc  = "Uops executed on port 2 on any thread (load uops) (core count only)",
147      .ucode = 0x400 | INTEL_X86_MOD_ANY,
148      .modhw = _INTEL_X86_ATTR_T,
149      .uflags= INTEL_X86_NCOMBO,
150    },
151    { .uname  = "PORT3_CORE",
152      .udesc  = "Uops executed on port 3 on any thread (store uops) (core count only)",
153      .ucode = 0x800 | INTEL_X86_MOD_ANY,
154      .modhw = _INTEL_X86_ATTR_T,
155      .uflags= INTEL_X86_NCOMBO,
156    },
157    { .uname  = "PORT4_CORE",
158      .udesc  = "Uops executed on port 4 on any thread (handle store values for stores on port 3) (core count only)",
159      .ucode = 0x1000 | INTEL_X86_MOD_ANY,
160      .modhw = _INTEL_X86_ATTR_T,
161      .uflags= INTEL_X86_NCOMBO,
162    },
163    { .uname  = "PORT5",
164      .udesc  = "Uops executed on port 5",
165      .ucode = 0x2000,
166      .uflags= INTEL_X86_NCOMBO,
167    },
168    { .uname  = "PORT015",
169      .udesc  = "Uops issued on ports 0, 1 or 5",
170      .ucode = 0x4000,
171      .uflags= INTEL_X86_NCOMBO,
172    },
173    { .uname  = "PORT234_CORE",
174      .udesc  = "Uops issued on ports 2, 3 or 4 on any thread (core count only)",
175      .ucode = 0x8000 | INTEL_X86_MOD_ANY,
176      .modhw = _INTEL_X86_ATTR_T,
177      .uflags= INTEL_X86_NCOMBO,
178    },
179    { .uname  = "PORT015_STALL_CYCLES",
180      .udesc  = "Cycles no Uops issued on ports 0, 1 or 5",
181      .uequiv = "PORT015:c=1:i=1",
182      .ucode = 0x4000 | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
183      .uflags= INTEL_X86_NCOMBO,
184    },
185    { .uname  = "CORE_ACTIVE_CYCLES_NO_PORT5",
186      .udesc  = "Cycles in which uops are executed only on port0-4 on any thread (core count only)",
187      .ucode = 0x1f00 | INTEL_X86_MOD_ANY | (0x1 << INTEL_X86_CMASK_BIT),
188      .modhw = _INTEL_X86_ATTR_C | _INTEL_X86_ATTR_T,
189      .uflags= INTEL_X86_NCOMBO,
190    },
191    { .uname  = "CORE_ACTIVE_CYCLES",
192      .udesc  = "Cycles in which uops are executed on any port any thread (core count only)",
193      .ucode = 0x3f00 | INTEL_X86_MOD_ANY | (0x1 << INTEL_X86_CMASK_BIT),
194      .modhw = _INTEL_X86_ATTR_C | _INTEL_X86_ATTR_T,
195      .uflags= INTEL_X86_NCOMBO,
196    },
197    { .uname  = "CORE_STALL_CYCLES",
198      .udesc  = "Cycles in which no uops are executed on any port any thread (core count only)",
199      .ucode = 0x3f00 | INTEL_X86_MOD_ANY | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
200      .modhw = _INTEL_X86_ATTR_I | _INTEL_X86_ATTR_C | _INTEL_X86_ATTR_T,
201      .uflags= INTEL_X86_NCOMBO,
202    },
203    { .uname  = "CORE_STALL_CYCLES_NO_PORT5",
204      .udesc  = "Cycles in which no uops are executed on any port0-4 on any thread (core count only)",
205      .ucode = 0x1f00 | INTEL_X86_MOD_ANY | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
206      .modhw = _INTEL_X86_ATTR_I | _INTEL_X86_ATTR_C | _INTEL_X86_ATTR_T,
207      .uflags= INTEL_X86_NCOMBO,
208    },
209    { .uname  = "CORE_STALL_COUNT",
210      .udesc  = "Number of transitions from stalled to uops to execute on any port any thread (core count only)",
211      .uequiv = "CORE_STALL_CYCLES:e=1",
212      .ucode = 0x3f00 | INTEL_X86_MOD_EDGE | INTEL_X86_MOD_ANY | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
213      .uflags= INTEL_X86_NCOMBO,
214    },
215    { .uname  = "CORE_STALL_COUNT_NO_PORT5",
216      .udesc  = "Number of transitions from stalled to uops to execute on port0-4 on any thread (core count only)",
217      .uequiv = "CORE_STALL_CYCLES_NO_PORT5:e=1",
218      .ucode = 0x1f00 | INTEL_X86_MOD_EDGE | INTEL_X86_MOD_ANY | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
219      .uflags= INTEL_X86_NCOMBO,
220    },
221 };
222
223 static const intel_x86_umask_t wsm_inst_retired[]={
224    { .uname  = "ANY_P",
225      .udesc  = "Instructions Retired (Precise Event)",
226      .ucode = 0x0,
227      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_DFL,
228    },
229    { .uname  = "X87",
230      .udesc  = "Retired floating-point operations (Precise Event)",
231      .ucode = 0x200,
232      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
233    },
234    { .uname  = "MMX",
235      .udesc  = "Retired MMX instructions (Precise Event)",
236      .ucode = 0x400,
237      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
238    },
239    { .uname  = "TOTAL_CYCLES",
240      .udesc  = "Total cycles (Precise Event)",
241      .uequiv = "ANY_P:c=16:i=1",
242      .ucode = 0x100 | INTEL_X86_MOD_INV | (0x10 << INTEL_X86_CMASK_BIT),
243      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
244    },
245 };
246
247 static const intel_x86_umask_t wsm_ild_stall[]={
248    { .uname  = "ANY",
249      .udesc  = "Any Instruction Length Decoder stall cycles",
250      .uequiv = "IQ_FULL:LCP:MRU:REGEN",
251      .ucode = 0xf00,
252      .uflags= INTEL_X86_DFL,
253    },
254    { .uname  = "IQ_FULL",
255      .udesc  = "Instruction Queue full stall cycles",
256      .ucode = 0x400,
257    },
258    { .uname  = "LCP",
259      .udesc  = "Length Change Prefix stall cycles",
260      .ucode = 0x100,
261    },
262    { .uname  = "MRU",
263      .udesc  = "Stall cycles due to BPU MRU bypass",
264      .ucode = 0x200,
265    },
266    { .uname  = "REGEN",
267      .udesc  = "Regen stall cycles",
268      .ucode = 0x800,
269    },
270 };
271
272 static const intel_x86_umask_t wsm_dtlb_load_misses[]={
273    { .uname  = "ANY",
274      .udesc  = "DTLB load misses",
275      .ucode = 0x100,
276      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
277    },
278    { .uname  = "PDE_MISS",
279      .udesc  = "DTLB load miss caused by low part of address",
280      .ucode = 0x2000,
281      .uflags= INTEL_X86_NCOMBO,
282    },
283    { .uname  = "STLB_HIT",
284      .udesc  = "DTLB second level hit",
285      .ucode = 0x1000,
286      .uflags= INTEL_X86_NCOMBO,
287    },
288    { .uname  = "WALK_COMPLETED",
289      .udesc  = "DTLB load miss page walks complete",
290      .ucode = 0x200,
291      .uflags= INTEL_X86_NCOMBO,
292    },
293    { .uname  = "WALK_CYCLES",
294      .udesc  = "DTLB load miss page walk cycles",
295      .ucode = 0x400,
296      .uflags= INTEL_X86_NCOMBO,
297    },
298 };
299
300 static const intel_x86_umask_t wsm_l2_lines_in[]={
301    { .uname  = "ANY",
302      .udesc  = "L2 lines allocated",
303      .ucode = 0x700,
304      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
305    },
306    { .uname  = "E_STATE",
307      .udesc  = "L2 lines allocated in the E state",
308      .ucode = 0x400,
309      .uflags= INTEL_X86_NCOMBO,
310    },
311    { .uname  = "S_STATE",
312      .udesc  = "L2 lines allocated in the S state",
313      .ucode = 0x200,
314      .uflags= INTEL_X86_NCOMBO,
315    },
316 };
317
318 static const intel_x86_umask_t wsm_ssex_uops_retired[]={
319    { .uname  = "PACKED_DOUBLE",
320      .udesc  = "SIMD Packed-Double Uops retired (Precise Event)",
321      .ucode = 0x400,
322      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
323    },
324    { .uname  = "PACKED_SINGLE",
325      .udesc  = "SIMD Packed-Single Uops retired (Precise Event)",
326      .ucode = 0x100,
327      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
328    },
329    { .uname  = "SCALAR_DOUBLE",
330      .udesc  = "SIMD Scalar-Double Uops retired (Precise Event)",
331      .ucode = 0x800,
332      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
333    },
334    { .uname  = "SCALAR_SINGLE",
335      .udesc  = "SIMD Scalar-Single Uops retired (Precise Event)",
336      .ucode = 0x200,
337      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
338    },
339    { .uname  = "VECTOR_INTEGER",
340      .udesc  = "SIMD Vector Integer Uops retired (Precise Event)",
341      .ucode = 0x1000,
342      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
343    },
344 };
345
346 static const intel_x86_umask_t wsm_store_blocks[]={
347    { .uname  = "AT_RET",
348      .udesc  = "Loads delayed with at-Retirement block code",
349      .ucode = 0x400,
350      .uflags= INTEL_X86_NCOMBO,
351    },
352    { .uname  = "L1D_BLOCK",
353      .udesc  = "Cacheable loads delayed with L1D block code",
354      .ucode = 0x800,
355      .uflags= INTEL_X86_NCOMBO,
356    },
357 };
358
359 static const intel_x86_umask_t wsm_fp_mmx_trans[]={
360    { .uname  = "ANY",
361      .udesc  = "All Floating Point to and from MMX transitions",
362      .ucode = 0x300,
363      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
364    },
365    { .uname  = "TO_FP",
366      .udesc  = "Transitions from MMX to Floating Point instructions",
367      .ucode = 0x100,
368      .uflags= INTEL_X86_NCOMBO,
369    },
370    { .uname  = "TO_MMX",
371      .udesc  = "Transitions from Floating Point to MMX instructions",
372      .ucode = 0x200,
373      .uflags= INTEL_X86_NCOMBO,
374    },
375 };
376
377 static const intel_x86_umask_t wsm_cache_lock_cycles[]={
378    { .uname  = "L1D",
379      .udesc  = "Cycles L1D locked",
380      .ucode = 0x200,
381      .uflags= INTEL_X86_NCOMBO,
382    },
383    { .uname  = "L1D_L2",
384      .udesc  = "Cycles L1D and L2 locked",
385      .ucode = 0x100,
386      .uflags= INTEL_X86_NCOMBO,
387    },
388 };
389
390 static const intel_x86_umask_t wsm_l3_lat_cache[]={
391    { .uname  = "MISS",
392      .udesc  = "Last level cache miss",
393      .ucode = 0x100,
394      .uflags= INTEL_X86_NCOMBO,
395    },
396    { .uname  = "REFERENCE",
397      .udesc  = "Last level cache reference",
398      .ucode = 0x200,
399      .uflags= INTEL_X86_NCOMBO,
400    },
401 };
402
403 static const intel_x86_umask_t wsm_simd_int_64[]={
404    { .uname  = "PACK",
405      .udesc  = "SIMD integer 64 bit pack operations",
406      .ucode = 0x400,
407      .uflags= INTEL_X86_NCOMBO,
408    },
409    { .uname  = "PACKED_ARITH",
410      .udesc  = "SIMD integer 64 bit arithmetic operations",
411      .ucode = 0x2000,
412      .uflags= INTEL_X86_NCOMBO,
413    },
414    { .uname  = "PACKED_LOGICAL",
415      .udesc  = "SIMD integer 64 bit logical operations",
416      .ucode = 0x1000,
417      .uflags= INTEL_X86_NCOMBO,
418    },
419    { .uname  = "PACKED_MPY",
420      .udesc  = "SIMD integer 64 bit packed multiply operations",
421      .ucode = 0x100,
422      .uflags= INTEL_X86_NCOMBO,
423    },
424    { .uname  = "PACKED_SHIFT",
425      .udesc  = "SIMD integer 64 bit shift operations",
426      .ucode = 0x200,
427      .uflags= INTEL_X86_NCOMBO,
428    },
429    { .uname  = "SHUFFLE_MOVE",
430      .udesc  = "SIMD integer 64 bit shuffle/move operations",
431      .ucode = 0x4000,
432      .uflags= INTEL_X86_NCOMBO,
433    },
434    { .uname  = "UNPACK",
435      .udesc  = "SIMD integer 64 bit unpack operations",
436      .ucode = 0x800,
437      .uflags= INTEL_X86_NCOMBO,
438    },
439 };
440
441 static const intel_x86_umask_t wsm_br_misp_exec[]={
442    { .uname  = "ANY",
443      .udesc  = "Mispredicted branches executed",
444      .ucode = 0x7f00,
445      .uflags= INTEL_X86_NCOMBO,
446    },
447    { .uname  = "COND",
448      .udesc  = "Mispredicted conditional branches executed",
449      .ucode = 0x100,
450      .uflags= INTEL_X86_NCOMBO,
451    },
452    { .uname  = "DIRECT",
453      .udesc  = "Mispredicted unconditional branches executed",
454      .ucode = 0x200,
455      .uflags= INTEL_X86_NCOMBO,
456    },
457    { .uname  = "DIRECT_NEAR_CALL",
458      .udesc  = "Mispredicted non call branches executed",
459      .ucode = 0x1000,
460      .uflags= INTEL_X86_NCOMBO,
461    },
462    { .uname  = "INDIRECT_NEAR_CALL",
463      .udesc  = "Mispredicted indirect call branches executed",
464      .ucode = 0x2000,
465      .uflags= INTEL_X86_NCOMBO,
466    },
467    { .uname  = "INDIRECT_NON_CALL",
468      .udesc  = "Mispredicted indirect non call branches executed",
469      .ucode = 0x400,
470      .uflags= INTEL_X86_NCOMBO,
471    },
472    { .uname  = "NEAR_CALLS",
473      .udesc  = "Mispredicted call branches executed",
474      .ucode = 0x3000,
475      .uflags= INTEL_X86_NCOMBO,
476    },
477    { .uname  = "NON_CALLS",
478      .udesc  = "Mispredicted non call branches executed",
479      .ucode = 0x700,
480      .uflags= INTEL_X86_NCOMBO,
481    },
482    { .uname  = "RETURN_NEAR",
483      .udesc  = "Mispredicted return branches executed",
484      .ucode = 0x800,
485      .uflags= INTEL_X86_NCOMBO,
486    },
487    { .uname  = "TAKEN",
488      .udesc  = "Mispredicted taken branches executed",
489      .ucode = 0x4000,
490      .uflags= INTEL_X86_NCOMBO,
491    },
492 };
493
494 static const intel_x86_umask_t wsm_baclear[]={
495    { .uname  = "BAD_TARGET",
496      .udesc  = "BACLEAR asserted with bad target address",
497      .ucode = 0x200,
498      .uflags= INTEL_X86_NCOMBO,
499    },
500    { .uname  = "CLEAR",
501      .udesc  = "BACLEAR asserted, regardless of cause",
502      .ucode = 0x100,
503      .uflags= INTEL_X86_NCOMBO,
504    },
505 };
506
507 static const intel_x86_umask_t wsm_dtlb_misses[]={
508    { .uname  = "ANY",
509      .udesc  = "DTLB misses",
510      .ucode = 0x100,
511      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
512    },
513    { .uname  = "LARGE_WALK_COMPLETED",
514      .udesc  = "DTLB miss large page walks",
515      .ucode = 0x8000,
516      .uflags= INTEL_X86_NCOMBO,
517    },
518    { .uname  = "STLB_HIT",
519      .udesc  = "DTLB first level misses but second level hit",
520      .ucode = 0x1000,
521      .uflags= INTEL_X86_NCOMBO,
522    },
523    { .uname  = "WALK_COMPLETED",
524      .udesc  = "DTLB miss page walks",
525      .ucode = 0x200,
526      .uflags= INTEL_X86_NCOMBO,
527    },
528    { .uname  = "WALK_CYCLES",
529      .udesc  = "DTLB miss page walk cycles",
530      .ucode = 0x400,
531      .uflags= INTEL_X86_NCOMBO,
532    },
533 };
534
535 static const intel_x86_umask_t wsm_mem_inst_retired[]={
536    { .uname  = "LATENCY_ABOVE_THRESHOLD",
537      .udesc  = "Memory instructions retired above programmed clocks, minimum threshold value is 3, (Precise Event and ldlat required)",
538      .ucode = 0x1000,
539      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_LDLAT,
540    },
541    { .uname  = "LOADS",
542      .udesc  = "Instructions retired which contains a load (Precise Event)",
543      .ucode = 0x100,
544      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
545    },
546    { .uname  = "STORES",
547      .udesc  = "Instructions retired which contains a store (Precise Event)",
548      .ucode = 0x200,
549      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
550    },
551 };
552
553 static const intel_x86_umask_t wsm_uops_issued[]={
554    { .uname  = "ANY",
555      .udesc  = "Uops issued",
556      .ucode = 0x100,
557      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
558    },
559    { .uname  = "STALL_CYCLES",
560      .udesc  = "Cycles stalled no issued uops",
561      .uequiv = "ANY:c=1:i=1",
562      .ucode = 0x100 | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
563      .uflags= INTEL_X86_NCOMBO,
564    },
565    { .uname  = "FUSED",
566      .udesc  = "Fused Uops issued",
567      .ucode = 0x200,
568      .uflags= INTEL_X86_NCOMBO,
569    },
570    { .uname  = "CYCLES_ALL_THREADS",
571      .udesc  = "Cycles uops issued on either threads (core count)",
572      .uequiv = "ANY:c=1:t=1",
573      .ucode = 0x100 | INTEL_X86_MOD_ANY | (0x1 << INTEL_X86_CMASK_BIT),
574      .uflags= INTEL_X86_NCOMBO,
575    },
576    { .uname  = "CORE_STALL_CYCLES",
577      .udesc  = "Cycles no uops issued on any threads (core count)",
578      .uequiv = "ANY:c=1:i=1:t=1",
579      .ucode = 0x100 | INTEL_X86_MOD_ANY | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
580      .uflags= INTEL_X86_NCOMBO,
581    },
582 };
583
584 static const intel_x86_umask_t wsm_l2_rqsts[]={
585    { .uname  = "IFETCH_HIT",
586      .udesc  = "L2 instruction fetch hits",
587      .ucode = 0x1000,
588      .uflags= INTEL_X86_NCOMBO,
589    },
590    { .uname  = "IFETCH_MISS",
591      .udesc  = "L2 instruction fetch misses",
592      .ucode = 0x2000,
593      .uflags= INTEL_X86_NCOMBO,
594    },
595    { .uname  = "IFETCHES",
596      .udesc  = "L2 instruction fetches",
597      .ucode = 0x3000,
598      .uflags= INTEL_X86_NCOMBO,
599    },
600    { .uname  = "LD_HIT",
601      .udesc  = "L2 load hits",
602      .ucode = 0x100,
603      .uflags= INTEL_X86_NCOMBO,
604    },
605    { .uname  = "LD_MISS",
606      .udesc  = "L2 load misses",
607      .ucode = 0x200,
608      .uflags= INTEL_X86_NCOMBO,
609    },
610    { .uname  = "LOADS",
611      .udesc  = "L2 requests",
612      .ucode = 0x300,
613      .uflags= INTEL_X86_NCOMBO,
614    },
615    { .uname  = "MISS",
616      .udesc  = "All L2 misses",
617      .ucode = 0xaa00,
618      .uflags= INTEL_X86_NCOMBO,
619    },
620    { .uname  = "PREFETCH_HIT",
621      .udesc  = "L2 prefetch hits",
622      .ucode = 0x4000,
623      .uflags= INTEL_X86_NCOMBO,
624    },
625    { .uname  = "PREFETCH_MISS",
626      .udesc  = "L2 prefetch misses",
627      .ucode = 0x8000,
628      .uflags= INTEL_X86_NCOMBO,
629    },
630    { .uname  = "PREFETCHES",
631      .udesc  = "All L2 prefetches",
632      .ucode = 0xc000,
633      .uflags= INTEL_X86_NCOMBO,
634    },
635    { .uname  = "REFERENCES",
636      .udesc  = "All L2 requests",
637      .ucode = 0xff00,
638      .uflags= INTEL_X86_NCOMBO,
639    },
640    { .uname  = "RFO_HIT",
641      .udesc  = "L2 RFO hits",
642      .ucode = 0x400,
643      .uflags= INTEL_X86_NCOMBO,
644    },
645    { .uname  = "RFO_MISS",
646      .udesc  = "L2 RFO misses",
647      .ucode = 0x800,
648      .uflags= INTEL_X86_NCOMBO,
649    },
650    { .uname  = "RFOS",
651      .udesc  = "L2 RFO requests",
652      .ucode = 0xc00,
653      .uflags= INTEL_X86_NCOMBO,
654    },
655 };
656
657 static const intel_x86_umask_t wsm_load_dispatch[]={
658    { .uname  = "ANY",
659      .udesc  = "All loads dispatched",
660      .ucode = 0x700,
661      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
662    },
663    { .uname  = "RS",
664      .udesc  = "Number of loads dispatched from the Reservation Station (RS) that bypass the Memory Order Buffer",
665      .ucode = 0x100,
666      .uflags= INTEL_X86_NCOMBO,
667    },
668    { .uname  = "RS_DELAYED",
669      .udesc  = "Number of delayed RS dispatches at the stage latch",
670      .ucode = 0x200,
671      .uflags= INTEL_X86_NCOMBO,
672    },
673    { .uname  = "MOB",
674      .udesc  = "Number of loads dispatched from Reservation Station (RS)",
675      .ucode = 0x400,
676      .uflags= INTEL_X86_NCOMBO,
677    },
678 };
679
680 static const intel_x86_umask_t wsm_snoopq_requests[]={
681    { .uname  = "CODE",
682      .udesc  = "Snoop code requests",
683      .ucode = 0x400,
684      .uflags= INTEL_X86_NCOMBO,
685    },
686    { .uname  = "DATA",
687      .udesc  = "Snoop data requests",
688      .ucode = 0x100,
689      .uflags= INTEL_X86_NCOMBO,
690    },
691    { .uname  = "INVALIDATE",
692      .udesc  = "Snoop invalidate requests",
693      .ucode = 0x200,
694      .uflags= INTEL_X86_NCOMBO,
695    },
696 };
697
698 static const intel_x86_umask_t wsm_offcore_requests[]={
699    { .uname  = "ANY",
700      .udesc  = "All offcore requests",
701      .ucode = 0x8000,
702      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
703    },
704    { .uname  = "ANY_READ",
705      .udesc  = "Offcore read requests",
706      .ucode = 0x800,
707      .uflags= INTEL_X86_NCOMBO,
708    },
709    { .uname  = "ANY_RFO",
710      .udesc  = "Offcore RFO requests",
711      .ucode = 0x1000,
712      .uflags= INTEL_X86_NCOMBO,
713    },
714    { .uname  = "DEMAND_READ_CODE",
715      .udesc  = "Offcore demand code read requests",
716      .ucode = 0x200,
717      .uflags= INTEL_X86_NCOMBO,
718    },
719    { .uname  = "DEMAND_READ_DATA",
720      .udesc  = "Offcore demand data read requests",
721      .ucode = 0x100,
722      .uflags= INTEL_X86_NCOMBO,
723    },
724    { .uname  = "DEMAND_RFO",
725      .udesc  = "Offcore demand RFO requests",
726      .ucode = 0x400,
727      .uflags= INTEL_X86_NCOMBO,
728    },
729    { .uname  = "L1D_WRITEBACK",
730      .udesc  = "Offcore L1 data cache writebacks",
731      .ucode = 0x4000,
732      .uflags= INTEL_X86_NCOMBO,
733    },
734 };
735
736 static const intel_x86_umask_t wsm_load_block[]={
737    { .uname  = "OVERLAP_STORE",
738      .udesc  = "Loads that partially overlap an earlier store",
739      .ucode = 0x200,
740      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
741    },
742 };
743
744 static const intel_x86_umask_t wsm_misalign_memory[]={
745    { .uname  = "STORE",
746      .udesc  = "Store referenced with misaligned address",
747      .ucode = 0x200,
748      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
749    },
750 };
751
752 static const intel_x86_umask_t wsm_machine_clears[]={
753    { .uname  = "MEM_ORDER",
754      .udesc  = "Execution pipeline restart due to Memory ordering conflicts ",
755      .ucode = 0x200,
756      .uflags= INTEL_X86_NCOMBO,
757    },
758    { .uname  = "CYCLES",
759      .udesc  = "Cycles machine clear is asserted",
760      .ucode = 0x100,
761      .uflags= INTEL_X86_NCOMBO,
762    },
763    { .uname  = "SMC",
764      .udesc  = "Self-modifying code detected",
765      .ucode = 0x400,
766      .uflags= INTEL_X86_NCOMBO,
767    },
768 };
769
770 static const intel_x86_umask_t wsm_fp_comp_ops_exe[]={
771    { .uname  = "MMX",
772      .udesc  = "MMX Uops",
773      .ucode = 0x200,
774      .uflags= INTEL_X86_NCOMBO,
775    },
776    { .uname  = "SSE_DOUBLE_PRECISION",
777      .udesc  = "SSE FP double precision Uops",
778      .ucode = 0x8000,
779      .uflags= INTEL_X86_NCOMBO,
780    },
781    { .uname  = "SSE_FP",
782      .udesc  = "SSE and SSE2 FP Uops",
783      .ucode = 0x400,
784      .uflags= INTEL_X86_NCOMBO,
785    },
786    { .uname  = "SSE_FP_PACKED",
787      .udesc  = "SSE FP packed Uops",
788      .ucode = 0x1000,
789      .uflags= INTEL_X86_NCOMBO,
790    },
791    { .uname  = "SSE_FP_SCALAR",
792      .udesc  = "SSE FP scalar Uops",
793      .ucode = 0x2000,
794      .uflags= INTEL_X86_NCOMBO,
795    },
796    { .uname  = "SSE_SINGLE_PRECISION",
797      .udesc  = "SSE FP single precision Uops",
798      .ucode = 0x4000,
799      .uflags= INTEL_X86_NCOMBO,
800    },
801    { .uname  = "SSE2_INTEGER",
802      .udesc  = "SSE2 integer Uops",
803      .ucode = 0x800,
804      .uflags= INTEL_X86_NCOMBO,
805    },
806    { .uname  = "X87",
807      .udesc  = "Computational floating-point operations executed",
808      .ucode = 0x100,
809      .uflags= INTEL_X86_NCOMBO,
810    },
811 };
812
813 static const intel_x86_umask_t wsm_br_inst_retired[]={
814    { .uname  = "ALL_BRANCHES",
815      .udesc  = "Retired branch instructions (Precise Event)",
816      .ucode = 0x0,
817      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_DFL,
818    },
819    { .uname  = "CONDITIONAL",
820      .udesc  = "Retired conditional branch instructions (Precise Event)",
821      .ucode = 0x100,
822      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
823    },
824    { .uname  = "NEAR_CALL",
825      .udesc  = "Retired near call instructions (Precise Event)",
826      .ucode = 0x200,
827      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
828    },
829 };
830
831 static const intel_x86_umask_t wsm_large_itlb[]={
832    { .uname  = "HIT",
833      .udesc  = "Large ITLB hit",
834      .ucode = 0x100,
835      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
836    },
837 };
838
839 static const intel_x86_umask_t wsm_lsd[]={
840    { .uname  = "UOPS",
841      .udesc  = "Counts the number of micro-ops delivered by LSD",
842      .ucode = 0x100,
843      .uflags= INTEL_X86_NCOMBO,
844    },
845    { .uname  = "ACTIVE",
846      .udesc  = "Cycles is which at least one micro-op delivered by LSD",
847      .uequiv = "UOPS:c=1",
848      .ucode = 0x100 | (0x1 << INTEL_X86_CMASK_BIT),
849      .uflags= INTEL_X86_NCOMBO,
850    },
851    { .uname  = "INACTIVE",
852      .udesc  = "Cycles is which no micro-op is delivered by LSD",
853      .uequiv = "UOPS:c=1:i=1",
854      .ucode = 0x100 | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
855      .uflags= INTEL_X86_NCOMBO,
856    },
857 };
858
859 static const intel_x86_umask_t wsm_l2_lines_out[]={
860    { .uname  = "ANY",
861      .udesc  = "L2 lines evicted",
862      .ucode = 0xf00,
863      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
864    },
865    { .uname  = "DEMAND_CLEAN",
866      .udesc  = "L2 lines evicted by a demand request",
867      .ucode = 0x100,
868      .uflags= INTEL_X86_NCOMBO,
869    },
870    { .uname  = "DEMAND_DIRTY",
871      .udesc  = "L2 modified lines evicted by a demand request",
872      .ucode = 0x200,
873      .uflags= INTEL_X86_NCOMBO,
874    },
875    { .uname  = "PREFETCH_CLEAN",
876      .udesc  = "L2 lines evicted by a prefetch request",
877      .ucode = 0x400,
878      .uflags= INTEL_X86_NCOMBO,
879    },
880    { .uname  = "PREFETCH_DIRTY",
881      .udesc  = "L2 modified lines evicted by a prefetch request",
882      .ucode = 0x800,
883      .uflags= INTEL_X86_NCOMBO,
884    },
885 };
886
887 static const intel_x86_umask_t wsm_itlb_misses[]={
888    { .uname  = "ANY",
889      .udesc  = "ITLB miss",
890      .ucode = 0x100,
891      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
892    },
893    { .uname  = "WALK_COMPLETED",
894      .udesc  = "ITLB miss page walks",
895      .ucode = 0x200,
896      .uflags= INTEL_X86_NCOMBO,
897    },
898    { .uname  = "WALK_CYCLES",
899      .udesc  = "ITLB miss page walk cycles",
900      .ucode = 0x400,
901      .uflags= INTEL_X86_NCOMBO,
902    },
903    { .uname  = "LARGE_WALK_COMPLETED",
904      .udesc  = "Number of completed large page walks due to misses in the STLB",
905      .ucode = 0x8000,
906      .uflags= INTEL_X86_NCOMBO,
907    },
908    { .uname  = "STLB_HIT",
909      .udesc  = "ITLB misses hitting second level TLB",
910      .ucode = 0x1000,
911      .uflags= INTEL_X86_NCOMBO,
912    },
913 };
914
915 static const intel_x86_umask_t wsm_l1d_prefetch[]={
916    { .uname  = "MISS",
917      .udesc  = "L1D hardware prefetch misses",
918      .ucode = 0x200,
919      .uflags= INTEL_X86_NCOMBO,
920    },
921    { .uname  = "REQUESTS",
922      .udesc  = "L1D hardware prefetch requests",
923      .ucode = 0x100,
924      .uflags= INTEL_X86_NCOMBO,
925    },
926    { .uname  = "TRIGGERS",
927      .udesc  = "L1D hardware prefetch requests triggered",
928      .ucode = 0x400,
929      .uflags= INTEL_X86_NCOMBO,
930    },
931 };
932
933 static const intel_x86_umask_t wsm_sq_misc[]={
934    { .uname  = "LRU_HINTS",
935      .udesc  = "Super Queue LRU hints sent to LLC",
936      .ucode = 0x400,
937      .uflags= INTEL_X86_NCOMBO,
938    },
939    { .uname  = "SPLIT_LOCK",
940      .udesc  = "Super Queue lock splits across a cache line",
941      .ucode = 0x1000,
942      .uflags= INTEL_X86_NCOMBO,
943    },
944 };
945
946 static const intel_x86_umask_t wsm_fp_assist[]={
947    { .uname  = "ALL",
948      .udesc  = "All X87 Floating point assists (Precise Event)",
949      .ucode = 0x100,
950      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_DFL,
951    },
952    { .uname  = "INPUT",
953      .udesc  = "X87 Floating point assists for invalid input value (Precise Event)",
954      .ucode = 0x400,
955      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
956    },
957    { .uname  = "OUTPUT",
958      .udesc  = "X87 Floating point assists for invalid output value (Precise Event)",
959      .ucode = 0x200,
960      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
961    },
962 };
963
964 static const intel_x86_umask_t wsm_simd_int_128[]={
965    { .uname  = "PACK",
966      .udesc  = "128 bit SIMD integer pack operations",
967      .ucode = 0x400,
968      .uflags= INTEL_X86_NCOMBO,
969    },
970    { .uname  = "PACKED_ARITH",
971      .udesc  = "128 bit SIMD integer arithmetic operations",
972      .ucode = 0x2000,
973      .uflags= INTEL_X86_NCOMBO,
974    },
975    { .uname  = "PACKED_LOGICAL",
976      .udesc  = "128 bit SIMD integer logical operations",
977      .ucode = 0x1000,
978      .uflags= INTEL_X86_NCOMBO,
979    },
980    { .uname  = "PACKED_MPY",
981      .udesc  = "128 bit SIMD integer multiply operations",
982      .ucode = 0x100,
983      .uflags= INTEL_X86_NCOMBO,
984    },
985    { .uname  = "PACKED_SHIFT",
986      .udesc  = "128 bit SIMD integer shift operations",
987      .ucode = 0x200,
988      .uflags= INTEL_X86_NCOMBO,
989    },
990    { .uname  = "SHUFFLE_MOVE",
991      .udesc  = "128 bit SIMD integer shuffle/move operations",
992      .ucode = 0x4000,
993      .uflags= INTEL_X86_NCOMBO,
994    },
995    { .uname  = "UNPACK",
996      .udesc  = "128 bit SIMD integer unpack operations",
997      .ucode = 0x800,
998      .uflags= INTEL_X86_NCOMBO,
999    },
1000 };
1001
1002 static const intel_x86_umask_t wsm_offcore_requests_outstanding[]={
1003    { .uname  = "ANY_READ",
1004      .udesc  = "Outstanding offcore reads",
1005      .ucode = 0x800,
1006      .uflags= INTEL_X86_NCOMBO,
1007    },
1008    { .uname  = "DEMAND_READ_CODE",
1009      .udesc  = "Outstanding offcore demand code reads",
1010      .ucode = 0x200,
1011      .uflags= INTEL_X86_NCOMBO,
1012    },
1013    { .uname  = "DEMAND_READ_DATA",
1014      .udesc  = "Outstanding offcore demand data reads",
1015      .ucode = 0x100,
1016      .uflags= INTEL_X86_NCOMBO,
1017    },
1018    { .uname  = "DEMAND_RFO",
1019      .udesc  = "Outstanding offcore demand RFOs",
1020      .ucode = 0x400,
1021      .uflags= INTEL_X86_NCOMBO,
1022    },
1023 };
1024
1025 static const intel_x86_umask_t wsm_mem_store_retired[]={
1026    { .uname  = "DTLB_MISS",
1027      .udesc  = "Retired stores that miss the DTLB (Precise Event)",
1028      .ucode = 0x100,
1029      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_DFL,
1030    },
1031 };
1032
1033 static const intel_x86_umask_t wsm_inst_decoded[]={
1034    { .uname  = "DEC0",
1035      .udesc  = "Instructions that must be decoded by decoder 0",
1036      .ucode = 0x100,
1037      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1038    },
1039 };
1040
1041 static const intel_x86_umask_t wsm_macro_insts[]={
1042    { .uname  = "DECODED",
1043      .udesc  = "Instructions decoded",
1044      .ucode = 0x100,
1045      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1046    },
1047 };
1048
1049 static const intel_x86_umask_t wsm_arith[]={
1050    { .uname  = "CYCLES_DIV_BUSY",
1051      .udesc  = "Counts the number of cycles the divider is busy executing divide or square root operations. The divide can be integer, X87 or Streaming SIMD Extensions (SSE). The square root operation can be either X87 or SSE. Count may be incorrect when HT is on",
1052      .ucode = 0x100,
1053      .uflags= INTEL_X86_NCOMBO,
1054    },
1055    { .uname  = "DIV",
1056      .udesc  = "Counts the number of divide or square root operations. The divide can be integer, X87 or Streaming SIMD Extensions (SSE). The square root operation can be either X87 or SSE. Count may be incorrect when HT is on",
1057      .uequiv = "CYCLES_DIV_BUSY:c=1:i=1:e=1",
1058      .ucode = 0x100 | INTEL_X86_MOD_EDGE | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
1059      .uflags= INTEL_X86_NCOMBO,
1060    },
1061    { .uname  = "MUL",
1062      .udesc  = "Counts the number of multiply operations executed. This includes integer as well as floating point multiply operations but excludes DPPS mul and MPSAD. Count may be incorrect when HT is on",
1063      .ucode = 0x200,
1064      .uflags= INTEL_X86_NCOMBO,
1065    },
1066 };
1067
1068 static const intel_x86_umask_t wsm_l2_transactions[]={
1069    { .uname  = "ANY",
1070      .udesc  = "All L2 transactions",
1071      .ucode = 0x8000,
1072      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1073    },
1074    { .uname  = "FILL",
1075      .udesc  = "L2 fill transactions",
1076      .ucode = 0x2000,
1077      .uflags= INTEL_X86_NCOMBO,
1078    },
1079    { .uname  = "IFETCH",
1080      .udesc  = "L2 instruction fetch transactions",
1081      .ucode = 0x400,
1082      .uflags= INTEL_X86_NCOMBO,
1083    },
1084    { .uname  = "L1D_WB",
1085      .udesc  = "L1D writeback to L2 transactions",
1086      .ucode = 0x1000,
1087      .uflags= INTEL_X86_NCOMBO,
1088    },
1089    { .uname  = "LOAD",
1090      .udesc  = "L2 Load transactions",
1091      .ucode = 0x100,
1092      .uflags= INTEL_X86_NCOMBO,
1093    },
1094    { .uname  = "PREFETCH",
1095      .udesc  = "L2 prefetch transactions",
1096      .ucode = 0x800,
1097      .uflags= INTEL_X86_NCOMBO,
1098    },
1099    { .uname  = "RFO",
1100      .udesc  = "L2 RFO transactions",
1101      .ucode = 0x200,
1102      .uflags= INTEL_X86_NCOMBO,
1103    },
1104    { .uname  = "WB",
1105      .udesc  = "L2 writeback to LLC transactions",
1106      .ucode = 0x4000,
1107      .uflags= INTEL_X86_NCOMBO,
1108    },
1109 };
1110
1111 static const intel_x86_umask_t wsm_sb_drain[]={
1112    { .uname  = "ANY",
1113      .udesc  = "All Store buffer stall cycles",
1114      .ucode = 0x700,
1115      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1116    },
1117 };
1118
1119 static const intel_x86_umask_t wsm_mem_uncore_retired[]={
1120    { .uname  = "LOCAL_HITM",
1121      .udesc  = "Load instructions retired that HIT modified data in sibling core (Precise Event)",
1122      .ucode = 0x200,
1123      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1124      .umodel = PFM_PMU_INTEL_WSM_DP,
1125    },
1126    { .uname  = "LOCAL_DRAM_AND_REMOTE_CACHE_HIT",
1127      .udesc  = "Load instructions retired local dram and remote cache HIT data sources (Precise Event)",
1128      .ucode = 0x800,
1129      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1130      .umodel = PFM_PMU_INTEL_WSM_DP,
1131    },
1132    { .uname  = "REMOTE_DRAM",
1133      .udesc  = "Load instructions retired remote DRAM and remote home-remote cache HITM (Precise Event)",
1134      .ucode = 0x1000,
1135      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1136      .umodel = PFM_PMU_INTEL_WSM_DP,
1137    },
1138    { .uname  = "UNCACHEABLE",
1139      .udesc  = "Load instructions retired IO (Precise Event)",
1140      .ucode = 0x8000,
1141      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1142    },
1143    { .uname  = "REMOTE_HITM",
1144      .udesc  = "Retired loads that hit remote socket in modified state (Precise Event)",
1145      .ucode = 0x400,
1146      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1147      .umodel = PFM_PMU_INTEL_WSM_DP,
1148    },
1149    { .uname  = "OTHER_LLC_MISS",
1150      .udesc  = "Load instructions retired other LLC miss (Precise Event)",
1151      .ucode = 0x2000,
1152      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1153      .umodel = PFM_PMU_INTEL_WSM_DP,
1154    },
1155    { .uname  = "UNKNOWN_SOURCE",
1156      .udesc  = "Load instructions retired unknown LLC miss (Precise Event)",
1157      .ucode = 0x100,
1158      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1159      .umodel = PFM_PMU_INTEL_WSM_DP,
1160    },
1161    { .uname  = "LOCAL_DRAM",
1162      .udesc  = "Retired loads with a data source of local DRAM or locally homed remote cache HITM (Precise Event)",
1163      .ucode = 0x1000,
1164      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1165      .umodel = PFM_PMU_INTEL_WSM,
1166    },
1167    { .uname  = "OTHER_CORE_L2_HITM",
1168      .udesc  = "Retired loads instruction that hit modified data in sibling core (Precise Event)",
1169      .ucode = 0x200,
1170      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1171      .umodel = PFM_PMU_INTEL_WSM,
1172    },
1173    { .uname  = "REMOTE_CACHE_LOCAL_HOME_HIT",
1174      .udesc  = "Retired loads instruction that hit remote cache hit data source (Precise Event)",
1175      .ucode = 0x800,
1176      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1177      .umodel = PFM_PMU_INTEL_WSM,
1178    },
1179    { .uname  = "REMOTE_DRAM",
1180      .udesc  = "Retired loads instruction remote DRAM and remote home-remote cache HITM (Precise Event)",
1181      .ucode = 0x2000,
1182      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1183      .umodel = PFM_PMU_INTEL_WSM,
1184    },
1185 };
1186
1187 static const intel_x86_umask_t wsm_l2_data_rqsts[]={
1188    { .uname  = "ANY",
1189      .udesc  = "All L2 data requests",
1190      .ucode = 0xff00,
1191      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1192    },
1193    { .uname  = "DEMAND_E_STATE",
1194      .udesc  = "L2 data demand loads in E state",
1195      .ucode = 0x400,
1196      .uflags= INTEL_X86_NCOMBO,
1197    },
1198    { .uname  = "DEMAND_I_STATE",
1199      .udesc  = "L2 data demand loads in I state (misses)",
1200      .ucode = 0x100,
1201      .uflags= INTEL_X86_NCOMBO,
1202    },
1203    { .uname  = "DEMAND_M_STATE",
1204      .udesc  = "L2 data demand loads in M state",
1205      .ucode = 0x800,
1206      .uflags= INTEL_X86_NCOMBO,
1207    },
1208    { .uname  = "DEMAND_MESI",
1209      .udesc  = "L2 data demand requests",
1210      .ucode = 0xf00,
1211      .uflags= INTEL_X86_NCOMBO,
1212    },
1213    { .uname  = "DEMAND_S_STATE",
1214      .udesc  = "L2 data demand loads in S state",
1215      .ucode = 0x200,
1216      .uflags= INTEL_X86_NCOMBO,
1217    },
1218    { .uname  = "PREFETCH_E_STATE",
1219      .udesc  = "L2 data prefetches in E state",
1220      .ucode = 0x4000,
1221      .uflags= INTEL_X86_NCOMBO,
1222    },
1223    { .uname  = "PREFETCH_I_STATE",
1224      .udesc  = "L2 data prefetches in the I state (misses)",
1225      .ucode = 0x1000,
1226      .uflags= INTEL_X86_NCOMBO,
1227    },
1228    { .uname  = "PREFETCH_M_STATE",
1229      .udesc  = "L2 data prefetches in M state",
1230      .ucode = 0x8000,
1231      .uflags= INTEL_X86_NCOMBO,
1232    },
1233    { .uname  = "PREFETCH_MESI",
1234      .udesc  = "All L2 data prefetches",
1235      .ucode = 0xf000,
1236      .uflags= INTEL_X86_NCOMBO,
1237    },
1238    { .uname  = "PREFETCH_S_STATE",
1239      .udesc  = "L2 data prefetches in the S state",
1240      .ucode = 0x2000,
1241      .uflags= INTEL_X86_NCOMBO,
1242    },
1243 };
1244
1245 static const intel_x86_umask_t wsm_br_inst_exec[]={
1246    { .uname  = "ANY",
1247      .udesc  = "Branch instructions executed",
1248      .ucode = 0x7f00,
1249      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1250    },
1251    { .uname  = "COND",
1252      .udesc  = "Conditional branch instructions executed",
1253      .ucode = 0x100,
1254      .uflags= INTEL_X86_NCOMBO,
1255    },
1256    { .uname  = "DIRECT",
1257      .udesc  = "Unconditional branches executed",
1258      .ucode = 0x200,
1259      .uflags= INTEL_X86_NCOMBO,
1260    },
1261    { .uname  = "DIRECT_NEAR_CALL",
1262      .udesc  = "Unconditional call branches executed",
1263      .ucode = 0x1000,
1264      .uflags= INTEL_X86_NCOMBO,
1265    },
1266    { .uname  = "INDIRECT_NEAR_CALL",
1267      .udesc  = "Indirect call branches executed",
1268      .ucode = 0x2000,
1269      .uflags= INTEL_X86_NCOMBO,
1270    },
1271    { .uname  = "INDIRECT_NON_CALL",
1272      .udesc  = "Indirect non call branches executed",
1273      .ucode = 0x400,
1274      .uflags= INTEL_X86_NCOMBO,
1275    },
1276    { .uname  = "NEAR_CALLS",
1277      .udesc  = "Call branches executed",
1278      .ucode = 0x3000,
1279      .uflags= INTEL_X86_NCOMBO,
1280    },
1281    { .uname  = "NON_CALLS",
1282      .udesc  = "All non call branches executed",
1283      .ucode = 0x700,
1284      .uflags= INTEL_X86_NCOMBO,
1285    },
1286    { .uname  = "RETURN_NEAR",
1287      .udesc  = "Indirect return branches executed",
1288      .ucode = 0x800,
1289      .uflags= INTEL_X86_NCOMBO,
1290    },
1291    { .uname  = "TAKEN",
1292      .udesc  = "Taken branches executed",
1293      .ucode = 0x4000,
1294      .uflags= INTEL_X86_NCOMBO,
1295    },
1296 };
1297
1298 static const intel_x86_umask_t wsm_snoopq_requests_outstanding[]={
1299    { .uname  = "CODE",
1300      .udesc  = "Outstanding snoop code requests",
1301      .ucode = 0x400,
1302      .uflags= INTEL_X86_NCOMBO,
1303    },
1304    { .uname  = "CODE_NOT_EMPTY",
1305      .udesc  = "Cycles snoop code requests queue not empty",
1306      .uequiv = "CODE:c=1",
1307      .ucode = 0x400 | (0x1 << INTEL_X86_CMASK_BIT),
1308      .uflags= INTEL_X86_NCOMBO,
1309    },
1310    { .uname  = "DATA",
1311      .udesc  = "Outstanding snoop data requests",
1312      .ucode = 0x100,
1313      .uflags= INTEL_X86_NCOMBO,
1314    },
1315    { .uname  = "DATA_NOT_EMPTY",
1316      .udesc  = "Cycles snoop data requests queue not empty",
1317      .uequiv = "DATA:c=1",
1318      .ucode = 0x100 | (0x1 << INTEL_X86_CMASK_BIT),
1319      .uflags= INTEL_X86_NCOMBO,
1320    },
1321    { .uname  = "INVALIDATE",
1322      .udesc  = "Outstanding snoop invalidate requests",
1323      .ucode = 0x200,
1324      .uflags= INTEL_X86_NCOMBO,
1325    },
1326    { .uname  = "INVALIDATE_NOT_EMPTY",
1327      .udesc  = "Cycles snoop invalidate requests queue not empty",
1328      .uequiv = "INVALIDATE:c=1",
1329      .ucode = 0x200 | (0x1 << INTEL_X86_CMASK_BIT),
1330      .uflags= INTEL_X86_NCOMBO,
1331    },
1332 };
1333
1334 static const intel_x86_umask_t wsm_mem_load_retired[]={
1335    { .uname  = "DTLB_MISS",
1336      .udesc  = "Retired loads that miss the DTLB (Precise Event)",
1337      .ucode = 0x8000,
1338      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1339    },
1340    { .uname  = "HIT_LFB",
1341      .udesc  = "Retired loads that miss L1D and hit an previously allocated LFB (Precise Event)",
1342      .ucode = 0x4000,
1343      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1344    },
1345    { .uname  = "L1D_HIT",
1346      .udesc  = "Retired loads that hit the L1 data cache (Precise Event)",
1347      .ucode = 0x100,
1348      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1349    },
1350    { .uname  = "L2_HIT",
1351      .udesc  = "Retired loads that hit the L2 cache (Precise Event)",
1352      .ucode = 0x200,
1353      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1354    },
1355    { .uname  = "L3_MISS",
1356      .udesc  = "Retired loads that miss the LLC cache (Precise Event)",
1357      .ucode = 0x1000,
1358      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1359    },
1360    { .uname  = "LLC_MISS",
1361      .udesc  = "This is an alias for L3_MISS",
1362      .uequiv = "L3_MISS",
1363      .ucode = 0x1000,
1364      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1365    },
1366    { .uname  = "L3_UNSHARED_HIT",
1367      .udesc  = "Retired loads that hit valid versions in the LLC cache (Precise Event)",
1368      .ucode = 0x400,
1369      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1370    },
1371    { .uname  = "LLC_UNSHARED_HIT",
1372      .udesc  = "This is an alias for L3_UNSHARED_HIT",
1373      .uequiv = "L3_UNSHARED_HIT",
1374      .ucode = 0x400,
1375      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1376    },
1377    { .uname  = "OTHER_CORE_L2_HIT_HITM",
1378      .udesc  = "Retired loads that hit sibling core's L2 in modified or unmodified states (Precise Event)",
1379      .ucode = 0x800,
1380      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1381    },
1382 };
1383
1384 static const intel_x86_umask_t wsm_l1i[]={
1385    { .uname  = "CYCLES_STALLED",
1386      .udesc  = "L1I instruction fetch stall cycles",
1387      .ucode = 0x400,
1388      .uflags= INTEL_X86_NCOMBO,
1389    },
1390    { .uname  = "HITS",
1391      .udesc  = "L1I instruction fetch hits",
1392      .ucode = 0x100,
1393      .uflags= INTEL_X86_NCOMBO,
1394    },
1395    { .uname  = "MISSES",
1396      .udesc  = "L1I instruction fetch misses",
1397      .ucode = 0x200,
1398      .uflags= INTEL_X86_NCOMBO,
1399    },
1400    { .uname  = "READS",
1401      .udesc  = "L1I Instruction fetches",
1402      .ucode = 0x300,
1403      .uflags= INTEL_X86_NCOMBO,
1404    },
1405 };
1406
1407 static const intel_x86_umask_t wsm_l2_write[]={
1408    { .uname  = "LOCK_E_STATE",
1409      .udesc  = "L2 demand lock RFOs in E state",
1410      .ucode = 0x4000,
1411      .uflags= INTEL_X86_NCOMBO,
1412    },
1413    { .uname  = "LOCK_HIT",
1414      .udesc  = "All demand L2 lock RFOs that hit the cache",
1415      .ucode = 0xe000,
1416      .uflags= INTEL_X86_NCOMBO,
1417    },
1418    { .uname  = "LOCK_I_STATE",
1419      .udesc  = "L2 demand lock RFOs in I state (misses)",
1420      .ucode = 0x1000,
1421      .uflags= INTEL_X86_NCOMBO,
1422    },
1423    { .uname  = "LOCK_M_STATE",
1424      .udesc  = "L2 demand lock RFOs in M state",
1425      .ucode = 0x8000,
1426      .uflags= INTEL_X86_NCOMBO,
1427    },
1428    { .uname  = "LOCK_MESI",
1429      .udesc  = "All demand L2 lock RFOs",
1430      .ucode = 0xf000,
1431      .uflags= INTEL_X86_NCOMBO,
1432    },
1433    { .uname  = "LOCK_S_STATE",
1434      .udesc  = "L2 demand lock RFOs in S state",
1435      .ucode = 0x2000,
1436      .uflags= INTEL_X86_NCOMBO,
1437    },
1438    { .uname  = "RFO_HIT",
1439      .udesc  = "All L2 demand store RFOs that hit the cache",
1440      .ucode = 0xe00,
1441      .uflags= INTEL_X86_NCOMBO,
1442    },
1443    { .uname  = "RFO_I_STATE",
1444      .udesc  = "L2 demand store RFOs in I state (misses)",
1445      .ucode = 0x100,
1446      .uflags= INTEL_X86_NCOMBO,
1447    },
1448    { .uname  = "RFO_M_STATE",
1449      .udesc  = "L2 demand store RFOs in M state",
1450      .ucode = 0x800,
1451      .uflags= INTEL_X86_NCOMBO,
1452    },
1453    { .uname  = "RFO_MESI",
1454      .udesc  = "All L2 demand store RFOs",
1455      .ucode = 0xf00,
1456      .uflags= INTEL_X86_NCOMBO,
1457    },
1458    { .uname  = "RFO_S_STATE",
1459      .udesc  = "L2 demand store RFOs in S state",
1460      .ucode = 0x200,
1461      .uflags= INTEL_X86_NCOMBO,
1462    },
1463 };
1464
1465 static const intel_x86_umask_t wsm_snoop_response[]={
1466    { .uname  = "HIT",
1467      .udesc  = "Thread responded HIT to snoop",
1468      .ucode = 0x100,
1469      .uflags= INTEL_X86_NCOMBO,
1470    },
1471    { .uname  = "HITE",
1472      .udesc  = "Thread responded HITE to snoop",
1473      .ucode = 0x200,
1474      .uflags= INTEL_X86_NCOMBO,
1475    },
1476    { .uname  = "HITM",
1477      .udesc  = "Thread responded HITM to snoop",
1478      .ucode = 0x400,
1479      .uflags= INTEL_X86_NCOMBO,
1480    },
1481 };
1482
1483 static const intel_x86_umask_t wsm_l1d[]={
1484    { .uname  = "M_EVICT",
1485      .udesc  = "L1D cache lines replaced in M state ",
1486      .ucode = 0x400,
1487      .uflags= INTEL_X86_NCOMBO,
1488    },
1489    { .uname  = "M_REPL",
1490      .udesc  = "L1D cache lines allocated in the M state",
1491      .ucode = 0x200,
1492      .uflags= INTEL_X86_NCOMBO,
1493    },
1494    { .uname  = "M_SNOOP_EVICT",
1495      .udesc  = "L1D snoop eviction of cache lines in M state",
1496      .ucode = 0x800,
1497      .uflags= INTEL_X86_NCOMBO,
1498    },
1499    { .uname  = "REPL",
1500      .udesc  = "L1 data cache lines allocated",
1501      .ucode = 0x100,
1502      .uflags= INTEL_X86_NCOMBO,
1503    },
1504 };
1505
1506 static const intel_x86_umask_t wsm_resource_stalls[]={
1507    { .uname  = "ANY",
1508      .udesc  = "Resource related stall cycles",
1509      .ucode = 0x100,
1510      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1511    },
1512    { .uname  = "FPCW",
1513      .udesc  = "FPU control word write stall cycles",
1514      .ucode = 0x2000,
1515    },
1516    { .uname  = "LOAD",
1517      .udesc  = "Load buffer stall cycles",
1518      .ucode = 0x200,
1519    },
1520    { .uname  = "MXCSR",
1521      .udesc  = "MXCSR rename stall cycles",
1522      .ucode = 0x4000,
1523    },
1524    { .uname  = "OTHER",
1525      .udesc  = "Other Resource related stall cycles",
1526      .ucode = 0x8000,
1527    },
1528    { .uname  = "ROB_FULL",
1529      .udesc  = "ROB full stall cycles",
1530      .ucode = 0x1000,
1531    },
1532    { .uname  = "RS_FULL",
1533      .udesc  = "Reservation Station full stall cycles",
1534      .ucode = 0x400,
1535    },
1536    { .uname  = "STORE",
1537      .udesc  = "Store buffer stall cycles",
1538      .ucode = 0x800,
1539    },
1540 };
1541
1542 static const intel_x86_umask_t wsm_rat_stalls[]={
1543    { .uname  = "ANY",
1544      .udesc  = "All RAT stall cycles",
1545      .uequiv = "FLAGS:REGISTERS:ROB_READ_PORT:SCOREBOARD",
1546      .ucode = 0xf00,
1547      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1548    },
1549    { .uname  = "FLAGS",
1550      .udesc  = "Flag stall cycles",
1551      .ucode = 0x100,
1552    },
1553    { .uname  = "REGISTERS",
1554      .udesc  = "Partial register stall cycles",
1555      .ucode = 0x200,
1556    },
1557    { .uname  = "ROB_READ_PORT",
1558      .udesc  = "ROB read port stalls cycles",
1559      .ucode = 0x400,
1560    },
1561    { .uname  = "SCOREBOARD",
1562      .udesc  = "Scoreboard stall cycles",
1563      .ucode = 0x800,
1564    },
1565 };
1566
1567 static const intel_x86_umask_t wsm_cpu_clk_unhalted[]={
1568    { .uname  = "THREAD_P",
1569      .udesc  = "Cycles when thread is not halted (programmable counter)",
1570      .ucode = 0x0,
1571      .uflags= INTEL_X86_NCOMBO,
1572    },
1573    { .uname  = "REF_P",
1574      .udesc  = "Reference base clock (133 Mhz) cycles when thread is not halted",
1575      .ucode = 0x100,
1576      .uflags= INTEL_X86_NCOMBO,
1577    },
1578    { .uname  = "TOTAL_CYCLES",
1579      .udesc  = "Total number of elapsed cycles. Does not work when C-state enabled",
1580      .uequiv = "THREAD_P:c=2:i=1",
1581      .ucode = 0x0 | INTEL_X86_MOD_INV | (0x2 << INTEL_X86_CMASK_BIT),
1582      .uflags= INTEL_X86_NCOMBO,
1583    },
1584 };
1585
1586 static const intel_x86_umask_t wsm_l1d_wb_l2[]={
1587    { .uname  = "E_STATE",
1588      .udesc  = "L1 writebacks to L2 in E state",
1589      .ucode = 0x400,
1590      .uflags= INTEL_X86_NCOMBO,
1591    },
1592    { .uname  = "I_STATE",
1593      .udesc  = "L1 writebacks to L2 in I state (misses)",
1594      .ucode = 0x100,
1595      .uflags= INTEL_X86_NCOMBO,
1596    },
1597    { .uname  = "M_STATE",
1598      .udesc  = "L1 writebacks to L2 in M state",
1599      .ucode = 0x800,
1600      .uflags= INTEL_X86_NCOMBO,
1601    },
1602    { .uname  = "MESI",
1603      .udesc  = "All L1 writebacks to L2",
1604      .ucode = 0xf00,
1605      .uflags= INTEL_X86_NCOMBO,
1606    },
1607    { .uname  = "S_STATE",
1608      .udesc  = "L1 writebacks to L2 in S state",
1609      .ucode = 0x200,
1610      .uflags= INTEL_X86_NCOMBO,
1611    },
1612 };
1613
1614 static const intel_x86_umask_t wsm_offcore_response_0[]={
1615    { .uname  = "DMND_DATA_RD",
1616      .udesc  = "Request: counts the number of demand and DCU prefetch data reads of full and partial cachelines as well as demand data page table entry cacheline reads. Does not count L2 data read prefetches or instruction fetches",
1617      .ucode = 0x100,
1618      .grpid = 0,
1619    },
1620    { .uname  = "DMND_RFO",
1621      .udesc  = "Request: counts the number of demand and DCU prefetch reads for ownership (RFO) requests generated by a write to data cacheline. Does not count L2 RFO",
1622      .ucode = 0x200,
1623      .grpid = 0,
1624    },
1625    { .uname  = "DMND_IFETCH",
1626      .udesc  = "Request: counts the number of demand and DCU prefetch instruction cacheline reads. Does not count L2 code read prefetches",
1627      .ucode = 0x400,
1628      .grpid = 0,
1629    },
1630    { .uname  = "WB",
1631      .udesc  = "Request: counts the number of writeback (modified to exclusive) transactions",
1632      .ucode = 0x800,
1633      .grpid = 0,
1634    },
1635    { .uname  = "PF_DATA_RD",
1636      .udesc  = "Request: counts the number of data cacheline reads generated by L2 prefetchers",
1637      .ucode = 0x1000,
1638      .grpid = 0,
1639    },
1640    { .uname  = "PF_RFO",
1641      .udesc  = "Request: counts the number of RFO requests generated by L2 prefetchers",
1642      .ucode = 0x2000,
1643      .grpid = 0,
1644    },
1645    { .uname  = "PF_IFETCH",
1646      .udesc  = "Request: counts the number of code reads generated by L2 prefetchers",
1647      .ucode = 0x4000,
1648      .grpid = 0,
1649    },
1650    { .uname  = "OTHER",
1651      .udesc  = "Request: counts one of the following transaction types, including L3 invalidate, I/O, full or partial writes, WC or non-temporal stores, CLFLUSH, Fences, lock, unlock, split lock",
1652      .ucode = 0x8000,
1653      .grpid = 0,
1654    },
1655    { .uname  = "ANY_IFETCH",
1656      .udesc  = "Request: combination of PF_IFETCH | DMND_IFETCH",
1657      .uequiv = "PF_IFETCH:DMND_IFETCH",
1658      .ucode = 0x4400,
1659      .grpid = 0,
1660    },
1661    { .uname  = "ANY_REQUEST",
1662      .udesc  = "Request: combination of all requests umasks",
1663      .uequiv = "DMND_DATA_RD:DMND_RFO:DMND_IFETCH:WB:PF_DATA_RD:PF_RFO:PF_IFETCH:OTHER",
1664      .ucode = 0xff00,
1665      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1666      .grpid = 0,
1667    },
1668    { .uname  = "ANY_DATA",
1669      .udesc  = "Request: any data read/write request",
1670      .uequiv = "DMND_DATA_RD:PF_DATA_RD:DMND_RFO:PF_RFO",
1671      .ucode = 0x3300,
1672      .grpid = 0,
1673    },
1674    { .uname  = "ANY_DATA_RD",
1675      .udesc  = "Request: any data read in request",
1676      .uequiv = "DMND_DATA_RD:PF_DATA_RD",
1677      .ucode = 0x1100,
1678      .grpid = 0,
1679    },
1680    { .uname  = "ANY_RFO",
1681      .udesc  = "Request: combination of DMND_RFO | PF_RFO",
1682      .uequiv = "DMND_RFO:PF_RFO",
1683      .ucode = 0x2200,
1684      .grpid = 0,
1685    },
1686
1687    { .uname  = "UNCORE_HIT",
1688      .udesc  = "Response: counts L3 Hit: local or remote home requests that hit L3 cache in the uncore with no coherency actions required (snooping)",
1689      .ucode = 0x10000,
1690      .grpid = 1,
1691    },
1692    { .uname  = "OTHER_CORE_HIT_SNP",
1693      .udesc  = "Response: counts L3 Hit: local or remote home requests that hit L3 cache in the uncore and was serviced by another core with a cross core snoop where no modified copies were found (clean)",
1694      .ucode = 0x20000,
1695      .grpid = 1,
1696    },
1697    { .uname  = "OTHER_CORE_HITM",
1698      .udesc  = "Response: counts L3 Hit: local or remote home requests that hit L3 cache in the uncore and was serviced by another core with a cross core snoop where modified copies were found (HITM)",
1699      .ucode = 0x40000,
1700      .grpid = 1,
1701    },
1702    { .uname  = "REMOTE_CACHE_HITM",
1703      .udesc  = "Response: counts L3 Hit: local or remote home requests that hit a remote L3 cacheline in modified (HITM) state",
1704      .ucode = 0x80000,
1705      .grpid = 1,
1706    },
1707
1708    { .uname  = "REMOTE_CACHE_FWD",
1709      .udesc  = "Response: counts L3 Miss: local homed requests that missed the L3 cache and was serviced by forwarded data following a cross package snoop where no modified copies found. (Remote home requests are not counted)",
1710      .ucode = 0x100000,
1711      .grpid = 1,
1712      .umodel = PFM_PMU_INTEL_WSM,
1713    },
1714    { .uname  = "LOCAL_DRAM_AND_REMOTE_CACHE_HIT",
1715      .udesc  = "Response: counts L3 Miss: local home requests that missed the L3 cache and were serviced by local DRAM or a remote cache",
1716      .ucode = 0x100000,
1717      .grpid = 1,
1718      .umodel = PFM_PMU_INTEL_WSM_DP,
1719    },
1720
1721    { .uname  = "REMOTE_DRAM",
1722      .udesc  = "Response: counts L3 Miss: remote home requests that missed the L3 cache and were serviced by remote DRAM",
1723      .ucode = 0x200000,
1724      .grpid = 1,
1725      .umodel = PFM_PMU_INTEL_WSM_DP,
1726    },
1727    { .uname  = "LOCAL_DRAM",
1728      .udesc  = "Response: counts L3 Miss: local home requests that missed the L3 cache and were serviced by local DRAM",
1729      .ucode = 0x200000,
1730      .grpid = 1,
1731      .umodel = PFM_PMU_INTEL_WSM,
1732    },
1733
1734    { .uname  = "REMOTE_DRAM",
1735      .udesc  = "Response: counts L3 Miss: remote home requests that missed the L3 cache and were serviced by remote DRAM",
1736      .ucode = 0x400000,
1737      .grpid = 1,
1738      .umodel = PFM_PMU_INTEL_WSM,
1739    },
1740    { .uname  = "OTHER_LLC_MISS",
1741      .udesc  = "Response: counts L3 Miss: remote home requests that missed the L3 cache",
1742      .ucode = 0x400000,
1743      .grpid = 1,
1744      .umodel = PFM_PMU_INTEL_WSM_DP,
1745    },
1746
1747    { .uname  = "NON_DRAM",
1748      .udesc  = "Response: Non-DRAM requests that were serviced by IOH",
1749      .ucode = 0x800000,
1750      .grpid = 1,
1751    },
1752
1753    { .uname  = "ANY_CACHE_DRAM",
1754      .udesc  = "Response: requests serviced by any source but IOH",
1755      .uequiv = "UNCORE_HIT:OTHER_CORE_HIT_SNP:OTHER_CORE_HITM:REMOTE_CACHE_FWD:REMOTE_CACHE_HITM:REMOTE_DRAM:LOCAL_DRAM",
1756      .ucode  = 0x7f0000,
1757      .grpid  = 1,
1758      .umodel = PFM_PMU_INTEL_WSM,
1759    },
1760    { .uname  = "ANY_CACHE_DRAM",
1761      .udesc  = "Response: requests serviced by any source but IOH",
1762      .uequiv = "UNCORE_HIT:OTHER_CORE_HIT_SNP:OTHER_CORE_HITM:REMOTE_CACHE_HITM:OTHER_LLC_MISS:REMOTE_DRAM:LOCAL_DRAM_AND_REMOTE_CACHE_HIT",
1763      .ucode  = 0x7f0000,
1764      .grpid  = 1,
1765      .umodel = PFM_PMU_INTEL_WSM_DP,
1766    },
1767
1768    { .uname  = "ANY_DRAM",
1769      .udesc  = "Response: requests serviced by local or remote DRAM",
1770      .uequiv = "REMOTE_DRAM:LOCAL_DRAM",
1771      .ucode  = 0x600000,
1772      .umodel = PFM_PMU_INTEL_WSM,
1773      .grpid  = 1,
1774    },
1775    { .uname  = "ANY_LLC_MISS",
1776      .udesc  = "Response: requests that missed in L3",
1777      .uequiv = "REMOTE_CACHE_HITM:REMOTE_CACHE_FWD:REMOTE_DRAM:LOCAL_DRAM:NON_DRAM",
1778      .ucode  = 0xf80000,
1779      .grpid  = 1,
1780      .umodel = PFM_PMU_INTEL_WSM,
1781    },
1782    { .uname  = "ANY_LLC_MISS",
1783      .udesc  = "Response: requests that missed in L3",
1784      .uequiv = "REMOTE_CACHE_HITM:REMOTE_DRAM:OTHER_LLC_MISS:LOCAL_DRAM_AND_REMOTE_CACHE_HIT:NON_DRAM",
1785      .ucode  = 0xf80000,
1786      .grpid  = 1,
1787      .umodel = PFM_PMU_INTEL_WSM_DP,
1788    },
1789
1790    { .uname  = "LOCAL_CACHE_DRAM",
1791      .udesc  = "Response: requests hit local core or uncore caches or local DRAM",
1792      .uequiv = "UNCORE_HIT:OTHER_CORE_HIT_SNP:OTHER_CORE_HITM:LOCAL_DRAM",
1793      .ucode  = 0x270000,
1794      .umodel = PFM_PMU_INTEL_WSM,
1795      .grpid  = 1,
1796    },
1797    { .uname  = "REMOTE_CACHE_DRAM",
1798      .udesc  = "Response: requests that miss L3 and hit remote caches or DRAM",
1799      .uequiv = "REMOTE_CACHE_HITM:REMOTE_CACHE_FWD:REMOTE_DRAM",
1800      .ucode  = 0x580000,
1801      .grpid  = 1,
1802      .umodel = PFM_PMU_INTEL_WSM,
1803    },
1804
1805    { .uname  = "LOCAL_CACHE",
1806      .udesc  = "Response: any local (core and socket) caches",
1807      .uequiv = "UNCORE_HIT:OTHER_CORE_HIT_SNP:OTHER_CORE_HITM",
1808      .ucode  = 0x70000,
1809      .grpid  = 1,
1810    },
1811
1812    { .uname  = "ANY_RESPONSE",
1813      .udesc  = "Response: combination of all response umasks",
1814      .uequiv = "UNCORE_HIT:OTHER_CORE_HIT_SNP:OTHER_CORE_HITM:REMOTE_CACHE_HITM:REMOTE_CACHE_FWD:REMOTE_DRAM:LOCAL_DRAM:NON_DRAM",
1815      .ucode = 0xff0000,
1816      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1817      .grpid = 1,
1818      .umodel = PFM_PMU_INTEL_WSM,
1819    },
1820
1821    { .uname  = "ANY_RESPONSE",
1822      .udesc  = "Response: combination of all response umasks",
1823      .uequiv = "UNCORE_HIT:OTHER_CORE_HIT_SNP:OTHER_CORE_HITM:REMOTE_CACHE_HITM:REMOTE_DRAM:OTHER_LLC_MISS:LOCAL_DRAM_AND_REMOTE_CACHE_HIT:NON_DRAM",
1824      .ucode = 0xff0000,
1825      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1826      .grpid = 1,
1827      .umodel = PFM_PMU_INTEL_WSM_DP,
1828    },
1829 };
1830
1831 static const intel_x86_entry_t intel_wsm_pe[]={
1832 { .name   = "UNHALTED_CORE_CYCLES",
1833   .desc   = "Count core clock cycles whenever the clock signal on the specific core is running (not halted).",
1834   .modmsk = INTEL_V3_ATTRS,
1835   .cntmsk = 0x20000000full,
1836   .code = 0x3c,
1837 },
1838 { .name   = "INSTRUCTION_RETIRED",
1839   .desc   = "Count the number of instructions at retirement.",
1840   .modmsk = INTEL_V3_ATTRS,
1841   .cntmsk = 0x10000000full,
1842   .code = 0xc0,
1843 },
1844 { .name   = "INSTRUCTIONS_RETIRED",
1845   .desc   = "This is an alias for INSTRUCTION_RETIRED",
1846   .modmsk = INTEL_V3_ATTRS,
1847   .equiv = "INSTRUCTION_RETIRED",
1848   .cntmsk = 0x10000000full,
1849   .code = 0xc0,
1850 },
1851 { .name   = "UNHALTED_REFERENCE_CYCLES",
1852   .desc   = "Unhalted reference cycles",
1853   .modmsk = INTEL_FIXED3_ATTRS,
1854   .cntmsk = 0x400000000ull,
1855   .code = 0x0300, /* pseudo encoding */
1856   .flags = INTEL_X86_FIXED,
1857 },
1858 { .name   = "LLC_REFERENCES",
1859   .desc   = "Count each request originating from the core to reference a cache line in the last level cache. The count may include speculation, but excludes cache line fills due to hardware prefetch (Alias for L3_LAT_CACHE:REFERENCE).",
1860   .modmsk = INTEL_V3_ATTRS,
1861   .equiv = "L3_LAT_CACHE:REFERENCE",
1862   .cntmsk = 0xf,
1863   .code = 0x4f2e,
1864 },
1865 { .name   = "LAST_LEVEL_CACHE_REFERENCES",
1866   .desc   = "This is an alias for L3_LAT_CACHE:REFERENCE",
1867   .modmsk = INTEL_V3_ATTRS,
1868   .equiv = "L3_LAT_CACHE:REFERENCE",
1869   .cntmsk = 0xf,
1870   .code = 0x4f2e,
1871 },
1872 { .name   = "LLC_MISSES",
1873   .desc   = "Count each cache miss condition for references to the last level cache. The event count may include speculation, but excludes cache line fills due to hardware prefetch (Alias for L3_LAT_CACHE:MISS)",
1874   .modmsk = INTEL_V3_ATTRS,
1875   .equiv = "L3_LAT_CACHE:MISS",
1876   .cntmsk = 0xf,
1877   .code = 0x412e,
1878 },
1879 { .name   = "LAST_LEVEL_CACHE_MISSES",
1880   .desc   = "This is an alias for L3_LAT_CACHE:MISS",
1881   .modmsk = INTEL_V3_ATTRS,
1882   .equiv = "L3_LAT_CACHE:MISS",
1883   .cntmsk = 0xf,
1884   .code = 0x412e,
1885 },
1886 { .name   = "BRANCH_INSTRUCTIONS_RETIRED",
1887   .desc   = "Count branch instructions at retirement. Specifically, this event counts the retirement of the last micro-op of a branch instruction.",
1888   .modmsk = INTEL_V3_ATTRS,
1889   .equiv = "BR_INST_RETIRED:ALL_BRANCHES",
1890   .cntmsk = 0xf,
1891   .code = 0x4c4,
1892 },
1893 { .name   = "UOPS_DECODED",
1894   .desc   = "Micro-ops decoded",
1895   .modmsk = INTEL_V3_ATTRS,
1896   .cntmsk = 0xf,
1897   .code = 0xd1,
1898   .numasks = LIBPFM_ARRAY_SIZE(wsm_uops_decoded),
1899   .ngrp = 1,
1900   .umasks = wsm_uops_decoded,
1901 },
1902 { .name   = "L1D_CACHE_LOCK_FB_HIT",
1903   .desc   = "L1D cacheable load lock speculated or retired accepted into the fill buffer",
1904   .modmsk = INTEL_V3_ATTRS,
1905   .cntmsk = 0xf,
1906   .code = 0x152,
1907 },
1908 { .name   = "BPU_CLEARS",
1909   .desc   = "Branch Prediction Unit clears",
1910   .modmsk = INTEL_V3_ATTRS,
1911   .cntmsk = 0xf,
1912   .code = 0xe8,
1913   .numasks = LIBPFM_ARRAY_SIZE(wsm_bpu_clears),
1914   .ngrp = 1,
1915   .umasks = wsm_bpu_clears,
1916 },
1917 { .name   = "UOPS_RETIRED",
1918   .desc   = "Cycles Uops are being retired (Precise Event)",
1919   .modmsk = INTEL_V3_ATTRS,
1920   .cntmsk = 0xf,
1921   .code = 0xc2,
1922   .flags= INTEL_X86_PEBS,
1923   .numasks = LIBPFM_ARRAY_SIZE(wsm_uops_retired),
1924   .ngrp = 1,
1925   .umasks = wsm_uops_retired,
1926 },
1927 { .name   = "BR_MISP_RETIRED",
1928   .desc   = "Mispredicted retired branches (Precise Event)",
1929   .modmsk = INTEL_V3_ATTRS,
1930   .cntmsk = 0xf,
1931   .code = 0xc5,
1932   .flags= INTEL_X86_PEBS,
1933   .numasks = LIBPFM_ARRAY_SIZE(wsm_br_misp_retired),
1934   .ngrp = 1,
1935   .umasks = wsm_br_misp_retired,
1936 },
1937 { .name   = "EPT",
1938   .desc   = "Extended Page Table",
1939   .modmsk = INTEL_V3_ATTRS,
1940   .cntmsk = 0xf,
1941   .code = 0x4f,
1942   .numasks = LIBPFM_ARRAY_SIZE(wsm_ept),
1943   .ngrp = 1,
1944   .umasks = wsm_ept,
1945 },
1946 { .name   = "UOPS_EXECUTED",
1947   .desc   = "Micro-ops executed",
1948   .modmsk = INTEL_V3_ATTRS,
1949   .cntmsk = 0xf,
1950   .code = 0xb1,
1951   .numasks = LIBPFM_ARRAY_SIZE(wsm_uops_executed),
1952   .ngrp = 1,
1953   .umasks = wsm_uops_executed,
1954 },
1955 { .name   = "IO_TRANSACTIONS",
1956   .desc   = "I/O transactions",
1957   .modmsk = INTEL_V3_ATTRS,
1958   .cntmsk = 0xf,
1959   .code = 0x16c,
1960 },
1961 { .name   = "ES_REG_RENAMES",
1962   .desc   = "ES segment renames",
1963   .modmsk = INTEL_V3_ATTRS,
1964   .cntmsk = 0xf,
1965   .code = 0x1d5,
1966 },
1967 { .name   = "INST_RETIRED",
1968   .desc   = "Instructions retired (Precise Event)",
1969   .modmsk = INTEL_V3_ATTRS,
1970   .cntmsk = 0xf,
1971   .code = 0xc0,
1972   .flags= INTEL_X86_PEBS,
1973   .numasks = LIBPFM_ARRAY_SIZE(wsm_inst_retired),
1974   .ngrp = 1,
1975   .umasks = wsm_inst_retired,
1976 },
1977 { .name   = "ILD_STALL",
1978   .desc   = "Instruction Length Decoder stalls",
1979   .modmsk = INTEL_V3_ATTRS,
1980   .cntmsk = 0xf,
1981   .code = 0x87,
1982   .numasks = LIBPFM_ARRAY_SIZE(wsm_ild_stall),
1983   .ngrp = 1,
1984   .umasks = wsm_ild_stall,
1985 },
1986 { .name   = "DTLB_LOAD_MISSES",
1987   .desc   = "DTLB load misses",
1988   .modmsk = INTEL_V3_ATTRS,
1989   .cntmsk = 0xf,
1990   .code = 0x8,
1991   .numasks = LIBPFM_ARRAY_SIZE(wsm_dtlb_load_misses),
1992   .ngrp = 1,
1993   .umasks = wsm_dtlb_load_misses,
1994 },
1995 { .name   = "L2_LINES_IN",
1996   .desc   = "L2 lines allocated",
1997   .modmsk = INTEL_V3_ATTRS,
1998   .cntmsk = 0xf,
1999   .code = 0xf1,
2000   .numasks = LIBPFM_ARRAY_SIZE(wsm_l2_lines_in),
2001   .ngrp = 1,
2002   .umasks = wsm_l2_lines_in,
2003 },
2004 { .name   = "SSEX_UOPS_RETIRED",
2005   .desc   = "SIMD micro-ops retired (Precise Event)",
2006   .modmsk = INTEL_V3_ATTRS,
2007   .cntmsk = 0xf,
2008   .code = 0xc7,
2009   .flags= INTEL_X86_PEBS,
2010   .numasks = LIBPFM_ARRAY_SIZE(wsm_ssex_uops_retired),
2011   .ngrp = 1,
2012   .umasks = wsm_ssex_uops_retired,
2013 },
2014 { .name   = "STORE_BLOCKS",
2015   .desc   = "Load delayed by block code",
2016   .modmsk = INTEL_V3_ATTRS,
2017   .cntmsk = 0xf,
2018   .code = 0x6,
2019   .numasks = LIBPFM_ARRAY_SIZE(wsm_store_blocks),
2020   .ngrp = 1,
2021   .umasks = wsm_store_blocks,
2022 },
2023 { .name   = "FP_MMX_TRANS",
2024   .desc   = "Floating Point to and from MMX transitions",
2025   .modmsk = INTEL_V3_ATTRS,
2026   .cntmsk = 0xf,
2027   .code = 0xcc,
2028   .numasks = LIBPFM_ARRAY_SIZE(wsm_fp_mmx_trans),
2029   .ngrp = 1,
2030   .umasks = wsm_fp_mmx_trans,
2031 },
2032 { .name   = "CACHE_LOCK_CYCLES",
2033   .desc   = "Cache locked",
2034   .modmsk = INTEL_V3_ATTRS,
2035   .cntmsk = 0x3,
2036   .code = 0x63,
2037   .numasks = LIBPFM_ARRAY_SIZE(wsm_cache_lock_cycles),
2038   .ngrp = 1,
2039   .umasks = wsm_cache_lock_cycles,
2040 },
2041 { .name   = "OFFCORE_REQUESTS_SQ_FULL",
2042   .desc   = "Offcore requests blocked due to Super Queue full",
2043   .modmsk = INTEL_V3_ATTRS,
2044   .cntmsk = 0xf,
2045   .code = 0x1b2,
2046 },
2047 { .name   = "L3_LAT_CACHE",
2048   .desc   = "Last level cache accesses",
2049   .modmsk = INTEL_V3_ATTRS,
2050   .cntmsk = 0xf,
2051   .code = 0x2e,
2052   .numasks = LIBPFM_ARRAY_SIZE(wsm_l3_lat_cache),
2053   .ngrp = 1,
2054   .umasks = wsm_l3_lat_cache,
2055 },
2056 { .name   = "SIMD_INT_64",
2057   .desc   = "SIMD 64-bit integer operations",
2058   .modmsk = INTEL_V3_ATTRS,
2059   .cntmsk = 0xf,
2060   .code = 0xfd,
2061   .numasks = LIBPFM_ARRAY_SIZE(wsm_simd_int_64),
2062   .ngrp = 1,
2063   .umasks = wsm_simd_int_64,
2064 },
2065 { .name   = "BR_INST_DECODED",
2066   .desc   = "Branch instructions decoded",
2067   .modmsk = INTEL_V3_ATTRS,
2068   .cntmsk = 0xf,
2069   .code = 0x1e0,
2070 },
2071 { .name   = "BR_MISP_EXEC",
2072   .desc   = "Mispredicted branches executed",
2073   .modmsk = INTEL_V3_ATTRS,
2074   .cntmsk = 0xf,
2075   .code = 0x89,
2076   .numasks = LIBPFM_ARRAY_SIZE(wsm_br_misp_exec),
2077   .ngrp = 1,
2078   .umasks = wsm_br_misp_exec,
2079 },
2080 { .name   = "SQ_FULL_STALL_CYCLES",
2081   .desc   = "Super Queue full stall cycles",
2082   .modmsk = INTEL_V3_ATTRS,
2083   .cntmsk = 0xf,
2084   .code = 0x1f6,
2085 },
2086 { .name   = "BACLEAR",
2087   .desc   = "Branch address calculator clears",
2088   .modmsk = INTEL_V3_ATTRS,
2089   .cntmsk = 0xf,
2090   .code = 0xe6,
2091   .numasks = LIBPFM_ARRAY_SIZE(wsm_baclear),
2092   .ngrp = 1,
2093   .umasks = wsm_baclear,
2094 },
2095 { .name   = "DTLB_MISSES",
2096   .desc   = "Data TLB misses",
2097   .modmsk = INTEL_V3_ATTRS,
2098   .cntmsk = 0xf,
2099   .code = 0x49,
2100   .numasks = LIBPFM_ARRAY_SIZE(wsm_dtlb_misses),
2101   .ngrp = 1,
2102   .umasks = wsm_dtlb_misses,
2103 },
2104 { .name   = "MEM_INST_RETIRED",
2105   .desc   = "Memory instructions retired (Precise Event)",
2106   .modmsk = INTEL_V3_ATTRS | _INTEL_X86_ATTR_LDLAT,
2107   .cntmsk = 0xf,
2108   .code = 0xb,
2109   .flags= INTEL_X86_PEBS,
2110   .numasks = LIBPFM_ARRAY_SIZE(wsm_mem_inst_retired),
2111   .ngrp = 1,
2112   .umasks = wsm_mem_inst_retired,
2113 },
2114 { .name   = "UOPS_ISSUED",
2115   .desc   = "Uops issued",
2116   .modmsk = INTEL_V3_ATTRS,
2117   .cntmsk = 0xf,
2118   .code = 0xe,
2119   .numasks = LIBPFM_ARRAY_SIZE(wsm_uops_issued),
2120   .ngrp = 1,
2121   .umasks = wsm_uops_issued,
2122 },
2123 { .name   = "L2_RQSTS",
2124   .desc   = "L2 requests",
2125   .modmsk = INTEL_V3_ATTRS,
2126   .cntmsk = 0xf,
2127   .code = 0x24,
2128   .numasks = LIBPFM_ARRAY_SIZE(wsm_l2_rqsts),
2129   .ngrp = 1,
2130   .umasks = wsm_l2_rqsts,
2131 },
2132 { .name   = "TWO_UOP_INSTS_DECODED",
2133   .desc   = "Two Uop instructions decoded",
2134   .modmsk = INTEL_V3_ATTRS,
2135   .cntmsk = 0xf,
2136   .code = 0x119,
2137 },
2138 { .name   = "LOAD_DISPATCH",
2139   .desc   = "Loads dispatched",
2140   .modmsk = INTEL_V3_ATTRS,
2141   .cntmsk = 0xf,
2142   .code = 0x13,
2143   .numasks = LIBPFM_ARRAY_SIZE(wsm_load_dispatch),
2144   .ngrp = 1,
2145   .umasks = wsm_load_dispatch,
2146 },
2147 { .name   = "BACLEAR_FORCE_IQ",
2148   .desc   = "BACLEAR forced by Instruction queue",
2149   .modmsk = INTEL_V3_ATTRS,
2150   .cntmsk = 0xf,
2151   .code = 0x1a7,
2152 },
2153 { .name   = "SNOOPQ_REQUESTS",
2154   .desc   = "Snoopq requests",
2155   .modmsk = INTEL_V3_ATTRS,
2156   .cntmsk = 0xf,
2157   .code = 0xb4,
2158   .numasks = LIBPFM_ARRAY_SIZE(wsm_snoopq_requests),
2159   .ngrp = 1,
2160   .umasks = wsm_snoopq_requests,
2161 },
2162 { .name   = "OFFCORE_REQUESTS",
2163   .desc   = "Offcore requests",
2164   .modmsk = INTEL_V3_ATTRS,
2165   .cntmsk = 0xf,
2166   .code = 0xb0,
2167   .numasks = LIBPFM_ARRAY_SIZE(wsm_offcore_requests),
2168   .ngrp = 1,
2169   .umasks = wsm_offcore_requests,
2170 },
2171 { .name   = "LOAD_BLOCK",
2172   .desc   = "Loads blocked",
2173   .modmsk = INTEL_V3_ATTRS,
2174   .cntmsk = 0xf,
2175   .code = 0x3,
2176   .numasks = LIBPFM_ARRAY_SIZE(wsm_load_block),
2177   .ngrp = 1,
2178   .umasks = wsm_load_block,
2179 },
2180 { .name   = "MISALIGN_MEMORY",
2181   .desc   = "Misaligned accesses",
2182   .modmsk = INTEL_V3_ATTRS,
2183   .cntmsk = 0xf,
2184   .code = 0x5,
2185   .numasks = LIBPFM_ARRAY_SIZE(wsm_misalign_memory),
2186   .ngrp = 1,
2187   .umasks = wsm_misalign_memory,
2188 },
2189 { .name   = "INST_QUEUE_WRITE_CYCLES",
2190   .desc   = "Cycles instructions are written to the instruction queue",
2191   .modmsk = INTEL_V3_ATTRS,
2192   .cntmsk = 0xf,
2193   .code = 0x11e,
2194 },
2195 { .name   = "LSD_OVERFLOW",
2196   .desc   = "Number of loops that cannot stream from the instruction queue.",
2197   .modmsk = INTEL_V3_ATTRS,
2198   .cntmsk = 0xf,
2199   .code = 0x120,
2200 },
2201 { .name   = "MACHINE_CLEARS",
2202   .desc   = "Machine clear asserted",
2203   .modmsk = INTEL_V3_ATTRS,
2204   .cntmsk = 0xf,
2205   .code = 0xc3,
2206   .numasks = LIBPFM_ARRAY_SIZE(wsm_machine_clears),
2207   .ngrp = 1,
2208   .umasks = wsm_machine_clears,
2209 },
2210 { .name   = "FP_COMP_OPS_EXE",
2211   .desc   = "SSE/MMX micro-ops",
2212   .modmsk = INTEL_V3_ATTRS,
2213   .cntmsk = 0xf,
2214   .code = 0x10,
2215   .numasks = LIBPFM_ARRAY_SIZE(wsm_fp_comp_ops_exe),
2216   .ngrp = 1,
2217   .umasks = wsm_fp_comp_ops_exe,
2218 },
2219 { .name   = "ITLB_FLUSH",
2220   .desc   = "ITLB flushes",
2221   .modmsk = INTEL_V3_ATTRS,
2222   .cntmsk = 0xf,
2223   .code = 0x1ae,
2224 },
2225 { .name   = "BR_INST_RETIRED",
2226   .desc   = "Retired branch instructions (Precise Event)",
2227   .modmsk = INTEL_V3_ATTRS,
2228   .cntmsk = 0xf,
2229   .code = 0xc4,
2230   .flags= INTEL_X86_PEBS,
2231   .numasks = LIBPFM_ARRAY_SIZE(wsm_br_inst_retired),
2232   .ngrp = 1,
2233   .umasks = wsm_br_inst_retired,
2234 },
2235 { .name   = "L1D_CACHE_PREFETCH_LOCK_FB_HIT",
2236   .desc   = "L1D prefetch load lock accepted in fill buffer",
2237   .modmsk = INTEL_V3_ATTRS,
2238   .cntmsk = 0x3,
2239   .code = 0x152,
2240 },
2241 { .name   = "LARGE_ITLB",
2242   .desc   = "Large ITLB accesses",
2243   .modmsk = INTEL_V3_ATTRS,
2244   .cntmsk = 0xf,
2245   .code = 0x82,
2246   .numasks = LIBPFM_ARRAY_SIZE(wsm_large_itlb),
2247   .ngrp = 1,
2248   .umasks = wsm_large_itlb,
2249 },
2250 { .name   = "LSD",
2251   .desc   = "Loop stream detector",
2252   .modmsk = INTEL_V3_ATTRS,
2253   .cntmsk = 0xf,
2254   .code = 0xa8,
2255   .numasks = LIBPFM_ARRAY_SIZE(wsm_lsd),
2256   .ngrp = 1,
2257   .umasks = wsm_lsd,
2258 },
2259 { .name   = "L2_LINES_OUT",
2260   .desc   = "L2 lines evicted",
2261   .modmsk = INTEL_V3_ATTRS,
2262   .cntmsk = 0xf,
2263   .code = 0xf2,
2264   .numasks = LIBPFM_ARRAY_SIZE(wsm_l2_lines_out),
2265   .ngrp = 1,
2266   .umasks = wsm_l2_lines_out,
2267 },
2268 { .name   = "ITLB_MISSES",
2269   .desc   = "ITLB miss",
2270   .modmsk = INTEL_V3_ATTRS,
2271   .cntmsk = 0xf,
2272   .code = 0x85,
2273   .numasks = LIBPFM_ARRAY_SIZE(wsm_itlb_misses),
2274   .ngrp = 1,
2275   .umasks = wsm_itlb_misses,
2276 },
2277 { .name   = "L1D_PREFETCH",
2278   .desc   = "L1D hardware prefetch",
2279   .modmsk = INTEL_V3_ATTRS,
2280   .cntmsk = 0x3,
2281   .code = 0x4e,
2282   .numasks = LIBPFM_ARRAY_SIZE(wsm_l1d_prefetch),
2283   .ngrp = 1,
2284   .umasks = wsm_l1d_prefetch,
2285 },
2286 { .name   = "SQ_MISC",
2287   .desc   = "Super Queue miscellaneous",
2288   .modmsk = INTEL_V3_ATTRS,
2289   .cntmsk = 0xf,
2290   .code = 0xf4,
2291   .numasks = LIBPFM_ARRAY_SIZE(wsm_sq_misc),
2292   .ngrp = 1,
2293   .umasks = wsm_sq_misc,
2294 },
2295 { .name   = "SEG_RENAME_STALLS",
2296   .desc   = "Segment rename stall cycles",
2297   .modmsk = INTEL_V3_ATTRS,
2298   .cntmsk = 0xf,
2299   .code = 0x1d4,
2300 },
2301 { .name   = "FP_ASSIST",
2302   .desc   = "X87 Floating point assists (Precise Event)",
2303   .modmsk = INTEL_V3_ATTRS,
2304   .cntmsk = 0xf,
2305   .code = 0xf7,
2306   .flags= INTEL_X86_PEBS,
2307   .numasks = LIBPFM_ARRAY_SIZE(wsm_fp_assist),
2308   .ngrp = 1,
2309   .umasks = wsm_fp_assist,
2310 },
2311 { .name   = "SIMD_INT_128",
2312   .desc   = "128 bit SIMD operations",
2313   .modmsk = INTEL_V3_ATTRS,
2314   .cntmsk = 0xf,
2315   .code = 0x12,
2316   .numasks = LIBPFM_ARRAY_SIZE(wsm_simd_int_128),
2317   .ngrp = 1,
2318   .umasks = wsm_simd_int_128,
2319 },
2320 { .name   = "OFFCORE_REQUESTS_OUTSTANDING",
2321   .desc   = "Outstanding offcore requests",
2322   .modmsk = INTEL_V3_ATTRS,
2323   .cntmsk = 0x1,
2324   .code = 0x60,
2325   .numasks = LIBPFM_ARRAY_SIZE(wsm_offcore_requests_outstanding),
2326   .ngrp = 1,
2327   .umasks = wsm_offcore_requests_outstanding,
2328 },
2329 { .name   = "MEM_STORE_RETIRED",
2330   .desc   = "Retired stores",
2331   .modmsk = INTEL_V3_ATTRS,
2332   .cntmsk = 0xf,
2333   .code = 0xc,
2334   .flags= INTEL_X86_PEBS,
2335   .numasks = LIBPFM_ARRAY_SIZE(wsm_mem_store_retired),
2336   .ngrp = 1,
2337   .umasks = wsm_mem_store_retired,
2338 },
2339 { .name   = "INST_DECODED",
2340   .desc   = "Instructions decoded",
2341   .modmsk = INTEL_V3_ATTRS,
2342   .cntmsk = 0xf,
2343   .code = 0x18,
2344   .numasks = LIBPFM_ARRAY_SIZE(wsm_inst_decoded),
2345   .ngrp = 1,
2346   .umasks = wsm_inst_decoded,
2347 },
2348 { .name   = "MACRO_INSTS_FUSIONS_DECODED",
2349   .desc   = "Count the number of instructions decoded that are macros-fused but not necessarily executed or retired",
2350   .modmsk = INTEL_V3_ATTRS,
2351   .cntmsk = 0xf,
2352   .code = 0x1a6,
2353 },
2354 { .name   = "MACRO_INSTS",
2355   .desc   = "Macro-instructions",
2356   .modmsk = INTEL_V3_ATTRS,
2357   .cntmsk = 0xf,
2358   .code = 0xd0,
2359   .numasks = LIBPFM_ARRAY_SIZE(wsm_macro_insts),
2360   .ngrp = 1,
2361   .umasks = wsm_macro_insts,
2362 },
2363 { .name   = "PARTIAL_ADDRESS_ALIAS",
2364   .desc   = "False dependencies due to partial address aliasing",
2365   .modmsk = INTEL_V3_ATTRS,
2366   .cntmsk = 0xf,
2367   .code = 0x107,
2368 },
2369 { .name   = "ARITH",
2370   .desc   = "Counts arithmetic multiply and divide operations",
2371   .modmsk = INTEL_V3_ATTRS,
2372   .cntmsk = 0xf,
2373   .code = 0x14,
2374   .numasks = LIBPFM_ARRAY_SIZE(wsm_arith),
2375   .ngrp = 1,
2376   .umasks = wsm_arith,
2377 },
2378 { .name   = "L2_TRANSACTIONS",
2379   .desc   = "L2 transactions",
2380   .modmsk = INTEL_V3_ATTRS,
2381   .cntmsk = 0xf,
2382   .code = 0xf0,
2383   .numasks = LIBPFM_ARRAY_SIZE(wsm_l2_transactions),
2384   .ngrp = 1,
2385   .umasks = wsm_l2_transactions,
2386 },
2387 { .name   = "INST_QUEUE_WRITES",
2388   .desc   = "Instructions written to instruction queue.",
2389   .modmsk = INTEL_V3_ATTRS,
2390   .cntmsk = 0xf,
2391   .code = 0x117,
2392 },
2393 { .name   = "SB_DRAIN",
2394   .desc   = "Store buffer",
2395   .modmsk = INTEL_V3_ATTRS,
2396   .cntmsk = 0xf,
2397   .code = 0x4,
2398   .numasks = LIBPFM_ARRAY_SIZE(wsm_sb_drain),
2399   .ngrp = 1,
2400   .umasks = wsm_sb_drain,
2401 },
2402 { .name   = "LOAD_HIT_PRE",
2403   .desc   = "Load operations conflicting with software prefetches",
2404   .modmsk = INTEL_V3_ATTRS,
2405   .cntmsk = 0x3,
2406   .code = 0x14c,
2407 },
2408 { .name   = "MEM_UNCORE_RETIRED",
2409   .desc   = "Load instructions retired (Precise Event)",
2410   .modmsk = INTEL_V3_ATTRS,
2411   .cntmsk = 0xf,
2412   .code = 0xf,
2413   .flags= INTEL_X86_PEBS,
2414   .numasks = LIBPFM_ARRAY_SIZE(wsm_mem_uncore_retired),
2415   .ngrp = 1,
2416   .umasks = wsm_mem_uncore_retired,
2417 },
2418 { .name   = "L2_DATA_RQSTS",
2419   .desc   = "All L2 data requests",
2420   .modmsk = INTEL_V3_ATTRS,
2421   .cntmsk = 0xf,
2422   .code = 0x26,
2423   .numasks = LIBPFM_ARRAY_SIZE(wsm_l2_data_rqsts),
2424   .ngrp = 1,
2425   .umasks = wsm_l2_data_rqsts,
2426 },
2427 { .name   = "BR_INST_EXEC",
2428   .desc   = "Branch instructions executed",
2429   .modmsk = INTEL_V3_ATTRS,
2430   .cntmsk = 0xf,
2431   .code = 0x88,
2432   .numasks = LIBPFM_ARRAY_SIZE(wsm_br_inst_exec),
2433   .ngrp = 1,
2434   .umasks = wsm_br_inst_exec,
2435 },
2436 { .name   = "ITLB_MISS_RETIRED",
2437   .desc   = "Retired instructions that missed the ITLB (Precise Event)",
2438   .modmsk = INTEL_V3_ATTRS,
2439   .cntmsk = 0xf,
2440   .code = 0x20c8,
2441   .flags= INTEL_X86_PEBS,
2442 },
2443 { .name   = "BPU_MISSED_CALL_RET",
2444   .desc   = "Branch prediction unit missed call or return",
2445   .modmsk = INTEL_V3_ATTRS,
2446   .cntmsk = 0xf,
2447   .code = 0x1e5,
2448 },
2449 { .name   = "SNOOPQ_REQUESTS_OUTSTANDING",
2450   .desc   = "Outstanding snoop requests",
2451   .modmsk = INTEL_V3_ATTRS,
2452   .cntmsk = 0x1,
2453   .code = 0xb3,
2454   .numasks = LIBPFM_ARRAY_SIZE(wsm_snoopq_requests_outstanding),
2455   .ngrp = 1,
2456   .umasks = wsm_snoopq_requests_outstanding,
2457 },
2458 { .name   = "MEM_LOAD_RETIRED",
2459   .desc   = "Memory loads retired (Precise Event)",
2460   .modmsk = INTEL_V3_ATTRS,
2461   .cntmsk = 0xf,
2462   .code = 0xcb,
2463   .flags= INTEL_X86_PEBS,
2464   .numasks = LIBPFM_ARRAY_SIZE(wsm_mem_load_retired),
2465   .ngrp = 1,
2466   .umasks = wsm_mem_load_retired,
2467 },
2468 { .name   = "L1I",
2469   .desc   = "L1I instruction fetch",
2470   .modmsk = INTEL_V3_ATTRS,
2471   .cntmsk = 0xf,
2472   .code = 0x80,
2473   .numasks = LIBPFM_ARRAY_SIZE(wsm_l1i),
2474   .ngrp = 1,
2475   .umasks = wsm_l1i,
2476 },
2477 { .name   = "L2_WRITE",
2478   .desc   = "L2 demand lock/store RFO",
2479   .modmsk = INTEL_V3_ATTRS,
2480   .cntmsk = 0xf,
2481   .code = 0x27,
2482   .numasks = LIBPFM_ARRAY_SIZE(wsm_l2_write),
2483   .ngrp = 1,
2484   .umasks = wsm_l2_write,
2485 },
2486 { .name   = "SNOOP_RESPONSE",
2487   .desc   = "Snoop",
2488   .modmsk = INTEL_V3_ATTRS,
2489   .cntmsk = 0xf,
2490   .code = 0xb8,
2491   .numasks = LIBPFM_ARRAY_SIZE(wsm_snoop_response),
2492   .ngrp = 1,
2493   .umasks = wsm_snoop_response,
2494 },
2495 { .name   = "L1D",
2496   .desc   = "L1D cache",
2497   .modmsk = INTEL_V3_ATTRS,
2498   .cntmsk = 0x3,
2499   .code = 0x51,
2500   .numasks = LIBPFM_ARRAY_SIZE(wsm_l1d),
2501   .ngrp = 1,
2502   .umasks = wsm_l1d,
2503 },
2504 { .name   = "RESOURCE_STALLS",
2505   .desc   = "Resource related stall cycles",
2506   .modmsk = INTEL_V3_ATTRS,
2507   .cntmsk = 0xf,
2508   .code = 0xa2,
2509   .numasks = LIBPFM_ARRAY_SIZE(wsm_resource_stalls),
2510   .ngrp = 1,
2511   .umasks = wsm_resource_stalls,
2512 },
2513 { .name   = "RAT_STALLS",
2514   .desc   = "All RAT stall cycles",
2515   .modmsk = INTEL_V3_ATTRS,
2516   .cntmsk = 0xf,
2517   .code = 0xd2,
2518   .numasks = LIBPFM_ARRAY_SIZE(wsm_rat_stalls),
2519   .ngrp = 1,
2520   .umasks = wsm_rat_stalls,
2521 },
2522 { .name   = "CPU_CLK_UNHALTED",
2523   .desc   = "Cycles when processor is not in halted state",
2524   .modmsk = INTEL_V3_ATTRS,
2525   .cntmsk = 0xf,
2526   .code = 0x3c,
2527   .numasks = LIBPFM_ARRAY_SIZE(wsm_cpu_clk_unhalted),
2528   .ngrp = 1,
2529   .umasks = wsm_cpu_clk_unhalted,
2530 },
2531 { .name   = "L1D_WB_L2",
2532   .desc   = "L1D writebacks to L2",
2533   .modmsk = INTEL_V3_ATTRS,
2534   .cntmsk = 0xf,
2535   .code = 0x28,
2536   .numasks = LIBPFM_ARRAY_SIZE(wsm_l1d_wb_l2),
2537   .ngrp = 1,
2538   .umasks = wsm_l1d_wb_l2,
2539 },
2540 { .name   = "MISPREDICTED_BRANCH_RETIRED",
2541   .desc   = "Count mispredicted branch instructions at retirement. Specifically, this event counts at retirement of the last micro-op of a branch instruction in the architectural path of the execution and experienced misprediction in the branch prediction hardware",
2542   .modmsk = INTEL_V3_ATTRS,
2543   .equiv = "BR_MISP_RETIRED:ALL_BRANCHES",
2544   .cntmsk = 0xf,
2545   .code = 0xc5,
2546 },
2547 { .name   = "THREAD_ACTIVE",
2548   .desc   = "Cycles thread is active",
2549   .modmsk = INTEL_V3_ATTRS,
2550   .cntmsk = 0xf,
2551   .code = 0x1ec,
2552 },
2553 { .name   = "UOP_UNFUSION",
2554   .desc   = "Counts unfusion events due to floating point exception to a fused uop",
2555   .modmsk = INTEL_V3_ATTRS,
2556   .cntmsk = 0xf,
2557   .code = 0x1db,
2558 },
2559 { .name   = "OFFCORE_RESPONSE_0",
2560   .desc   = "Offcore response 0 (must provide at least one request and one response umasks)",
2561   .modmsk = INTEL_V3_ATTRS,
2562   .cntmsk = 0xf,
2563   .code = 0x1b7,
2564   .flags= INTEL_X86_NHM_OFFCORE,
2565   .numasks = LIBPFM_ARRAY_SIZE(wsm_offcore_response_0),
2566   .ngrp = 2,
2567   .umasks = wsm_offcore_response_0,
2568 },
2569 { .name   = "OFFCORE_RESPONSE_1",
2570   .desc   = "Offcore response 1 (must provide at least one request and one response umasks)",
2571   .modmsk = INTEL_V3_ATTRS,
2572   .cntmsk = 0xf,
2573   .code = 0x1bb,
2574   .flags= INTEL_X86_NHM_OFFCORE,
2575   .numasks = LIBPFM_ARRAY_SIZE(wsm_offcore_response_0),
2576   .ngrp = 2,
2577   .umasks = wsm_offcore_response_0, /* identical to actual umasks list for this event */
2578 },
2579 };