vmm: Fix use-after-free in load_elf()
[akaros.git] / user / perfmon / events / intel_slm_events.h
1 /*
2  * Copyright (c) 2013 Google, Inc
3  * Contributed by Stephane Eranian <eranian@gmail.com>
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a copy
6  * of this software and associated documentation files (the "Software"), to deal
7  * in the Software without restriction, including without limitation the rights
8  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies
9  * of the Software, and to permit persons to whom the Software is furnished to do so,
10  * subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice shall be included in all
13  * copies or substantial portions of the Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR IMPLIED,
16  * INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS FOR A
17  * PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT
18  * HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF
19  * CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE
20  * OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * This file is part of libpfm, a performance monitoring support library for
23  * applications on Linux.
24  *
25  * PMU: slm (Intel Silvermont)
26  */
27
28 static const intel_x86_umask_t slm_icache[]={
29    { .uname  = "ACCESSES",
30      .udesc  = "Instruction fetches, including uncacheacble fetches",
31      .ucode = 0x300,
32      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
33    },
34    { .uname  = "MISSES",
35      .udesc  = "Count all instructions fetches that miss the icache or produce memory requests. This includes uncacheache fetches. Any instruction fetch miss is counted only once and not once for every cycle it is outstanding",
36      .ucode = 0x200,
37      .uflags= INTEL_X86_NCOMBO,
38    },
39    { .uname  = "HIT",
40      .udesc  = "Count all instructions fetches from the instruction cache",
41      .ucode = 0x100,
42      .uflags= INTEL_X86_NCOMBO,
43    },
44 };
45
46 static const intel_x86_umask_t slm_uops_retired[]={
47    { .uname  = "ANY",
48      .udesc  = "Micro-ops retired",
49      .ucode = 0x1000,
50      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
51    },
52    { .uname  = "MS",
53      .udesc  = "Micro-ops retired that were supplied fro MSROM",
54      .ucode = 0x0100,
55      .uflags= INTEL_X86_NCOMBO,
56    },
57    { .uname  = "X87",
58      .udesc  = "Micro-ops retired that used X87 hardware",
59      .ucode = 0x0200,
60      .uflags= INTEL_X86_NCOMBO,
61    },
62    { .uname  = "MUL",
63      .udesc  = "Micro-ops retired that used MUL hardware",
64      .ucode = 0x0400,
65      .uflags= INTEL_X86_NCOMBO,
66    },
67    { .uname  = "DIV",
68      .udesc  = "Micro-ops retired that used DIV hardware",
69      .ucode = 0x0800,
70      .uflags= INTEL_X86_NCOMBO,
71    },
72    { .uname  = "STALLED_CYCLES",
73      .udesc  = "Cycles no micro-ops retired",
74      .ucode = 0x1000 | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
75      .uflags= INTEL_X86_NCOMBO,
76    },
77    { .uname  = "STALLS",
78      .udesc  = "Periods no micro-ops retired",
79      .ucode = 0x1000 | INTEL_X86_MOD_EDGE | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
80      .uflags= INTEL_X86_NCOMBO,
81    },
82 };
83
84 static const intel_x86_umask_t slm_inst_retired[]={
85    { .uname  = "ANY_P",
86      .udesc  = "Instructions retired using generic counter (precise event)",
87      .ucode = 0x0,
88      .uflags= INTEL_X86_PEBS | INTEL_X86_DFL,
89    },
90    { .uname  = "ANY",
91      .udesc  = "Instructions retired using generic counter (precise event)",
92      .uequiv = "ANY_P",
93      .ucode = 0x0,
94      .uflags= INTEL_X86_PEBS,
95    },
96 };
97
98 static const intel_x86_umask_t slm_l2_reject_xq[]={
99    { .uname  = "ALL",
100      .udesc  = "Number of demand and prefetch transactions that the L2 XQ rejects due to a full or near full condition which likely indicates back pressure from the IDI link. The XQ may reject transactions from the L2Q (non-cacheable requests), BBS (L2 misses) and WOB (L2 write-back victims)",
101      .ucode = 0x000,
102      .uflags= INTEL_X86_DFL,
103    },
104 };
105
106 static const intel_x86_umask_t slm_machine_clears[]={
107    { .uname  = "SMC",
108      .udesc  = "Self-Modifying Code detected",
109      .ucode = 0x100,
110      .uflags= INTEL_X86_DFL,
111    },
112    { .uname  = "MEMORY_ORDERING",
113      .udesc  = "Number of stalled cycles due to memory ordering",
114      .ucode = 0x200,
115    },
116    { .uname  = "FP_ASSIST",
117      .udesc  = "Number of stalled cycle due to FPU assist",
118      .ucode = 0x400,
119    },
120    { .uname  = "ALL",
121      .udesc  = "Count any the machine clears",
122      .ucode = 0x800,
123    },
124    { .uname  = "ANY",
125      .udesc  = "Count any the machine clears",
126      .uequiv = "ALL",
127      .ucode = 0x800,
128    },
129 };
130
131 static const intel_x86_umask_t slm_br_inst_retired[]={
132    { .uname  = "ANY",
133      .udesc  = "Any retired branch instruction (Precise Event)",
134      .ucode = 0x0,
135      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL | INTEL_X86_PEBS,
136    },
137    { .uname  = "ALL_BRANCHES",
138      .udesc  = "Any Retired branch instruction (Precise Event)",
139      .uequiv = "ANY",
140      .ucode = 0x0,
141      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
142    },
143    { .uname  = "JCC",
144      .udesc  = "JCC instructions retired (Precise Event)",
145      .ucode = 0x7e00,
146      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
147    },
148    { .uname  = "TAKEN_JCC",
149      .udesc  = "Taken JCC instructions retired (Precise Event)",
150      .ucode = 0xfe00,
151      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
152    },
153    { .uname  = "CALL",
154      .udesc  = "Near call instructions retired (Precise Event)",
155      .ucode = 0xf900,
156      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
157    },
158    { .uname  = "REL_CALL",
159      .udesc  = "Near relative call instructions retired (Precise Event)",
160      .ucode = 0xfd00,
161      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
162    },
163    { .uname  = "IND_CALL",
164      .udesc  = "Near indirect call instructions retired (Precise Event)",
165      .ucode = 0xfb00,
166      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
167    },
168    { .uname  = "RETURN",
169      .udesc  = "Near ret instructions retired (Precise Event)",
170      .ucode = 0xc00,
171      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
172    },
173    { .uname  = "NON_RETURN_IND",
174      .udesc  = "Number of near indirect jmp and near indirect call instructions retired (Precise Event)",
175      .ucode = 0xeb00,
176      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
177    },
178    { .uname  = "FAR_BRANCH",
179      .udesc  = "Far branch instructions retired (Precise Event)",
180      .uequiv = "FAR",
181      .ucode = 0xbf00,
182      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
183    },
184    { .uname  = "FAR",
185      .udesc  = "Far branch instructions retired (Precise Event)",
186      .ucode = 0xbf00,
187      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
188    },
189 };
190
191 static const intel_x86_umask_t slm_baclears[]={
192    { .uname  = "ANY",
193      .udesc  = "BACLEARS asserted",
194      .uequiv = "ALL",
195      .ucode = 0x100,
196      .uflags= INTEL_X86_NCOMBO,
197    },
198    { .uname  = "ALL",
199      .udesc  = "BACLEARS asserted",
200      .ucode = 0x100,
201      .uflags= INTEL_X86_DFL | INTEL_X86_NCOMBO,
202    },
203    { .uname  = "INDIRECT",
204      .udesc  = "Number of baclears for indirect branches",
205      .ucode = 0x200,
206      .uflags= INTEL_X86_NCOMBO,
207    },
208    { .uname  = "UNCOND",
209      .udesc  = "Number of baclears for unconditional branches",
210      .ucode = 0x400,
211      .uflags= INTEL_X86_NCOMBO,
212    },
213    { .uname  = "RETURN",
214      .udesc  = "Number of baclears for return branches",
215      .ucode = 0x800,
216      .uflags= INTEL_X86_NCOMBO,
217    },
218    { .uname  = "COND",
219      .udesc  = "Number of baclears for conditional branches",
220      .ucode = 0x1000,
221      .uflags= INTEL_X86_NCOMBO,
222    },
223 };
224
225 static const intel_x86_umask_t slm_cpu_clk_unhalted[]={
226    { .uname  = "CORE_P",
227      .udesc  = "Core cycles when core is not halted",
228      .ucode = 0x0,
229      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
230    },
231    { .uname  = "BUS",
232      .udesc  = "Bus cycles when core is not halted. This event can give a measurement of the elapsed time. This events has a constant ratio with CPU_CLK_UNHALTED:REF event, which is the maximum bus to processor frequency ratio",
233      .uequiv = "REF_P",
234      .ucode = 0x100,
235      .uflags= INTEL_X86_NCOMBO,
236    },
237    { .uname  = "REF_P",
238      .udesc  = "Number of reference cycles that the core is not in a halted state. The core enters the halted state when it is running the HLT instruction. In mobile systems, the core frequency may change from time to time. This event is not affected by core frequency changes but counts as if the core is running a the same maximum frequency all the time",
239      .ucode = 0x200,
240      .uflags= INTEL_X86_NCOMBO,
241    },
242 };
243
244 static const intel_x86_umask_t slm_mem_uop_retired[]={
245    { .uname  = "LD_DCU_MISS",
246      .udesc  = "Number of load uops retired that miss in L1 data cache. Note that prefetch misses will not be counted",
247      .ucode = 0x100,
248    },
249    { .uname  = "LD_L2_HIT",
250      .udesc  = "Number of load uops retired that hit L2 (Precise Event)",
251      .ucode = 0x200,
252      .uflags= INTEL_X86_PEBS,
253    },
254    { .uname  = "LD_L2_MISS",
255      .udesc  = "Number of load uops retired that missed L2 (Precise Event)",
256      .ucode = 0x400,
257      .uflags= INTEL_X86_PEBS,
258    },
259    { .uname  = "LD_DTLB_MISS",
260      .udesc  = "Number of load uops retired that had a DTLB miss (Precise Event)",
261      .ucode = 0x800,
262      .uflags= INTEL_X86_PEBS,
263    },
264    { .uname  = "LD_UTLB_MISS",
265      .udesc  = "Number of load uops retired that had a UTLB miss",
266      .ucode = 0x1000,
267    },
268    { .uname  = "HITM",
269      .udesc  = "Number of load uops retired that got data from the other core or from the other module and the line was modified (Precise Event)",
270      .ucode = 0x2000,
271      .uflags= INTEL_X86_PEBS,
272    },
273    { .uname  = "ANY_LD",
274      .udesc  = "Number of load uops retired",
275      .ucode = 0x4000,
276    },
277    { .uname  = "ANY_ST",
278      .udesc  = "Number of store uops retired",
279      .ucode = 0x8000,
280    },
281 };
282
283 static const intel_x86_umask_t slm_page_walks[]={
284    { .uname  = "D_SIDE_CYCLES",
285      .udesc  = "Number of cycles when a D-side page walk is in progress. Page walk duration divided by number of page walks is the average duration of page-walks",
286      .ucode = 0x100,
287      .uflags= INTEL_X86_NCOMBO,
288    },
289    { .uname  = "D_SIDE_WALKS",
290      .udesc  = "Number of D-side page walks",
291      .ucode = 0x100 | INTEL_X86_MOD_EDGE | (1ULL << INTEL_X86_CMASK_BIT),
292      .modhw = _INTEL_X86_ATTR_E |  _INTEL_X86_ATTR_C,
293      .uflags= INTEL_X86_NCOMBO,
294    },
295    { .uname  = "I_SIDE_CYCLES",
296      .udesc  = "Number of cycles when a I-side page walk is in progress. Page walk duration divided by number of page walks is the average duration of page-walks",
297      .ucode = 0x200,
298      .uflags= INTEL_X86_NCOMBO,
299    },
300    { .uname  = "I_SIDE_WALKS",
301      .udesc  = "Number of I-side page walks",
302      .ucode = 0x200 | INTEL_X86_MOD_EDGE | (1ULL << INTEL_X86_CMASK_BIT),
303      .modhw = _INTEL_X86_ATTR_E |  _INTEL_X86_ATTR_C,
304      .uflags= INTEL_X86_NCOMBO,
305    },
306 };
307
308 static const intel_x86_umask_t slm_llc_rqsts[]={
309    { .uname  = "MISS",
310      .udesc  = "Number of L2 cache misses",
311      .ucode = 0x4100,
312      .uflags= INTEL_X86_NCOMBO,
313    },
314    { .uname  = "ANY",
315      .udesc  = "Number of L2 cache references",
316      .ucode = 0x4f00,
317      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
318    },
319 };
320
321 static const intel_x86_umask_t slm_rehabq[]={
322    { .uname  = "LD_BLOCK_ST_FORWARD",
323      .udesc  = "Number of retired loads that were prohibited from receiving forwarded data from the store because of address mismatch (Precise Event)",
324      .ucode = 0x0100,
325      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
326    },
327    { .uname  = "LD_BLOCK_STD_NOTREADY",
328      .udesc  = "Number of times forward was technically possible but did not occur because the store data was not available at the right time",
329      .ucode = 0x0200,
330      .uflags= INTEL_X86_NCOMBO,
331    },
332    { .uname  = "ST_SPLITS",
333      .udesc  = "Number of retired stores that experienced cache line boundary splits",
334      .ucode = 0x0400,
335      .uflags= INTEL_X86_NCOMBO,
336    },
337    { .uname  = "LD_SPLITS",
338      .udesc  = "Number of retired loads that experienced cache line boundary splits (Precise Event)",
339      .ucode = 0x0800,
340      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
341    },
342    { .uname  = "LOCK",
343      .udesc  = "Number of retired memory operations with lock semantics. These are either implicit locked instructions such as XCHG or instructions with an explicit LOCK prefix",
344      .ucode = 0x1000,
345      .uflags= INTEL_X86_NCOMBO,
346    },
347    { .uname  = "STA_FULL",
348      .udesc  = "Number of retired stores that are delayed because there is not a store address buffer available",
349      .ucode = 0x2000,
350      .uflags= INTEL_X86_NCOMBO,
351    },
352    { .uname  = "ANY_LD",
353      .udesc  = "Number of load uops reissued from RehabQ",
354      .ucode = 0x4000,
355      .uflags= INTEL_X86_NCOMBO,
356    },
357    { .uname  = "ANY_ST",
358      .udesc  = "Number of store uops reissued from RehabQ",
359      .ucode = 0x8000,
360      .uflags= INTEL_X86_NCOMBO,
361    },
362 };
363
364 static const intel_x86_umask_t slm_offcore_response[]={
365    { .uname  = "DMND_DATA_RD",
366      .udesc  = "Request: number of demand and DCU prefetch data reads of full and partial cachelines as well as demand data page table entry cacheline reads. Does not count L2 data read prefetches or instruction fetches",
367      .ucode = 1ULL << (0 + 8),
368      .grpid = 0,
369    },
370    { .uname  = "DMND_RFO",
371      .udesc  = "Request: number of demand and DCU prefetch reads for ownership (RFO) requests generated by a write to data cacheline. Does not count L2 RFO prefetches",
372      .ucode = 1ULL << (1 + 8),
373      .grpid = 0,
374    },
375    { .uname  = "DMND_IFETCH",
376      .udesc  = "Request: number of demand and DCU prefetch instruction cacheline reads. Does not count L2 code read prefetches",
377      .ucode = 1ULL << (2 + 8),
378      .grpid = 0,
379    },
380    { .uname  = "WB",
381      .udesc  = "Request: number of writebacks (modified to exclusive) transactions",
382      .ucode = 1ULL << (3 + 8),
383      .grpid = 0,
384    },
385    { .uname  = "PF_L2_DATA_RD",
386      .udesc  = "Request: number of data cacheline reads generated by L2 prefetchers",
387      .ucode = 1ULL << (4 + 8),
388      .grpid = 0,
389    },
390    { .uname  = "PF_RFO",
391      .udesc  = "Request: number of RFO requests generated by L2 prefetchers",
392      .ucode = 1ULL << (5 + 8),
393      .grpid = 0,
394    },
395    { .uname  = "PF_IFETCH",
396      .udesc  = "Request: number of code reads generated by L2 prefetchers",
397      .ucode = 1ULL << (6 + 8),
398      .grpid = 0,
399    },
400    { .uname  = "PARTIAL_READ",
401      .udesc  = "Request: number of demand reads of partial cachelines (including UC, WC)",
402      .ucode = 1ULL << (7 + 8),
403      .grpid = 0,
404    },
405    { .uname  = "PARTIAL_WRITE",
406      .udesc  = "Request: number of demand RFO requests to write to partial cache lines (includes UC, WT, WP)",
407      .ucode = 1ULL << (8 + 8),
408      .grpid = 0,
409    },
410    { .uname  = "UC_IFETCH",
411      .udesc  = "Request: number of UC instruction fetches",
412      .ucode = 1ULL << (9 + 8),
413      .grpid = 0,
414    },
415    { .uname  = "BUS_LOCKS",
416      .udesc  = "Request: number bus lock and split lock requests",
417      .ucode = 1ULL << (10 + 8),
418      .grpid = 0,
419    },
420    { .uname  = "STRM_ST",
421      .udesc  = "Request: number of streaming store requests",
422      .ucode = 1ULL << (11 + 8),
423      .grpid = 0,
424    },
425    { .uname  = "SW_PREFETCH",
426      .udesc  = "Request: number of software prefetch requests",
427      .ucode = 1ULL << (12 + 8),
428      .grpid = 0,
429    },
430    { .uname  = "PF_L1_DATA_RD",
431      .udesc  = "Request: number of data cacheline reads generated by L1 prefetchers",
432      .ucode = 1ULL << (13 + 8),
433      .grpid = 0,
434    },
435    { .uname  = "PARTIAL_STRM_ST",
436      .udesc  = "Request: number of partial streaming store requests",
437      .ucode = 1ULL << (14 + 8),
438      .grpid = 0,
439    },
440    { .uname  = "OTHER",
441      .udesc  = "Request: counts one any other request that crosses IDI, including I/O",
442      .ucode = 1ULL << (15+8),
443      .grpid = 0,
444    },
445    { .uname  = "ANY_IFETCH",
446      .udesc  = "Request: combination of PF_IFETCH | DMND_IFETCH | UC_IFETCH",
447      .uequiv = "PF_IFETCH:DMND_IFETCH:UC_IFETCH",
448      .ucode =  (1ULL << 6 | 1ULL << 2 | 1ULL << 9)  << 8,
449      .grpid = 0,
450    },
451    { .uname  = "ANY_REQUEST",
452      .udesc  = "Request: combination of all request umasks",
453      .uequiv = "DMND_DATA_RD:DMND_RFO:DMND_IFETCH:WB:PF_L2_DATA_RD:PF_RFO:PF_IFETCH:PARTIAL_READ:PARTIAL_WRITE:UC_IFETCH:BUS_LOCKS:STRM_ST:SW_PREFETCH:PF_L1_DATA_RD:PARTIAL_STRM_ST:OTHER",
454      .ucode = 0xffff00,
455      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
456      .grpid = 0,
457    },
458    { .uname  = "ANY_DATA",
459      .udesc  = "Request: combination of DMND_DATA | PF_L1_DATA_RD | PF_L2_DATA_RD",
460      .uequiv = "DMND_DATA_RD:PF_L1_DATA_RD:PF_L2_DATA_RD",
461      .ucode =  (1ULL << 0 | 1ULL << 4 | 1ULL << 13) << 8,
462      .grpid = 0,
463    },
464    { .uname  = "ANY_RFO",
465      .udesc  = "Request: combination of DMND_RFO | PF_RFO",
466      .uequiv = "DMND_RFO:PF_RFO",
467      .ucode =  (1ULL << 1 | 1ULL << 5) << 8,
468      .grpid = 0,
469    },
470    { .uname  = "ANY_RESPONSE",
471      .udesc  = "Response: count any response type",
472      .ucode = 1ULL << (16+8),
473      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL | INTEL_X86_EXCL_GRP_GT,
474      .grpid = 1,
475    },
476    { .uname  = "L2_HIT",
477      .udesc  = "Supplier: counts L2 hits in M/E/S states",
478      .ucode = 1ULL << (18+8),
479      .grpid = 1,
480    },
481    { .uname  = "SNP_NONE",
482      .udesc  = "Snoop: counts number of times no snoop-related information is available",
483      .ucode = 1ULL << (31+8),
484      .grpid = 2,
485    },
486    { .uname  = "SNP_MISS",
487      .udesc  = "Snoop: counts number of times a snoop was needed and it missed all snooped caches",
488      .ucode = 1ULL << (33+8),
489      .grpid = 2,
490    },
491    { .uname  = "SNP_HIT",
492      .udesc  = "Snoop: counts number of times a snoop hits in the other module where no modified copies were found in the L1 cache of the other core",
493      .ucode = 1ULL << (34+8),
494      .grpid = 2,
495    },
496    { .uname  = "SNP_HITM",
497      .udesc  = "Snoop: counts number of times a snoop hits in the other module where modified copies were found in the L1 cache of the other core",
498      .ucode = 1ULL << (36+8),
499      .grpid = 2,
500    },
501    { .uname  = "NON_DRAM",
502      .udesc  = "Snoop:  counts number of times target was a non-DRAM system address. This includes MMIO transactions",
503      .ucode = 1ULL << (37+8),
504      .grpid = 2,
505    },
506    { .uname  = "SNP_ANY",
507      .udesc  = "Snoop: any snoop reason",
508      .ucode = 0x7dULL << (31+8),
509      .uequiv = "SNP_NONE:SNP_MISS:SNP_HIT:SNP_HITM:NON_DRAM",
510      .uflags= INTEL_X86_DFL,
511      .grpid = 2,
512    },
513 };
514
515 static const intel_x86_umask_t slm_br_misp_inst_retired[]={
516    { .uname  = "ALL_BRANCHES",
517      .udesc  = "All mispredicted branches (Precise Event)",
518      .uequiv = "ANY",
519      .ucode = 0x0000, /* architectural encoding */
520      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
521    },
522    { .uname  = "ANY",
523      .udesc  = "All mispredicted branches (Precise Event)",
524      .ucode = 0x0000, /* architectural encoding */
525      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_DFL,
526    },
527    { .uname  = "JCC",
528      .udesc  = "Number of mispredicted conditional branch instructions retired (Precise Event)",
529      .ucode = 0x7e00,
530      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
531    },
532    { .uname  = "NON_RETURN_IND",
533      .udesc  = "Number of mispredicted non-return branch instructions retired (Precise Event)",
534      .ucode = 0xeb00,
535      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
536    },
537    { .uname  = "FAR",
538      .udesc  = "Number of mispredicted far branch instructions retired (Precise Event)",
539      .ucode  = 0xbf00,
540      .uflags = INTEL_X86_NCOMBO | INTEL_X86_PEBS,
541    },
542    { .uname  = "RETURN",
543      .udesc  = "Number of mispredicted return branch instructions retired (Precise Event)",
544      .ucode = 0xf700,
545      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
546    },
547    { .uname  = "CALL",
548      .udesc  = "Number of mispredicted call branch instructions retired (Precise Event)",
549      .ucode = 0xf900,
550      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
551    },
552    { .uname  = "IND_CALL",
553      .udesc  = "Number of mispredicted indirect call branch instructions retired (Precise Event)",
554      .ucode = 0xfb00,
555      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
556    },
557    { .uname  = "REL_CALL",
558      .udesc  = "Number of mispredicted relative call branch instructions retired (Precise Event)",
559      .ucode = 0xfd00,
560      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
561    },
562    { .uname  = "TAKEN_JCC",
563      .udesc  = "Number of mispredicted taken conditional branch instructions retired (Precise Event)",
564      .ucode = 0xfe00,
565      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
566    },
567 };
568
569 static const intel_x86_umask_t slm_no_alloc_cycles[]={
570    { .uname  = "ANY",
571      .udesc  = "Number of cycles when the front-end does not provide any instructions to be allocated for any reason",
572      .ucode = 0x3f00,
573      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
574    },
575    { .uname  = "NOT_DELIVERED",
576      .udesc  = "Number of cycles when the front-end does not provide any instructions to be allocated but the back-end is not stalled",
577      .ucode = 0x5000,
578      .uflags= INTEL_X86_NCOMBO,
579    },
580 };
581
582 static const intel_x86_umask_t slm_rs_full_stall[]={
583    { .uname  = "MEC",
584      .udesc  = "Number of cycles when the allocation pipeline is stalled due to the RS for the MEC cluster is full",
585      .ucode = 0x0100,
586    },
587    { .uname  = "IEC_PORT0",
588      .udesc  = "Number of cycles when the allocation pipeline is stalled due to the RS for port 0 integer cluster is full",
589      .ucode = 0x0200,
590    },
591    { .uname  = "IEC_PORT1",
592      .udesc  = "Number of cycles when the allocation pipeline is stalled due to the RS for port 1 integer cluster is full",
593      .ucode = 0x0400,
594    },
595    { .uname  = "FPC_PORT0",
596      .udesc  = "Number of cycles when the allocation pipeline is stalled due to the RS for port 0 floating-pointer cluster is full",
597      .ucode = 0x0800,
598    },
599    { .uname  = "FPC_PORT1",
600      .udesc  = "Number of cycles when the allocation pipeline is stalled due to the RS for port 1 floating-pointer cluster is full",
601      .ucode = 0x1000,
602    },
603    { .uname  = "ANY",
604      .udesc  = "Number of cycles when the allocation pipeline is stalled due any one of the RS being full",
605      .ucode = 0x1f00,
606      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
607    },
608 };
609
610 static const intel_x86_umask_t slm_cycles_div_busy[]={
611    { .uname  = "ANY",
612      .udesc  = "Number of cycles the divider is busy",
613      .ucode = 0x0100,
614      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
615    },
616 };
617
618 static const intel_x86_umask_t slm_ms_decoded[]={
619    { .uname  = "ENTRY",
620      .udesc  = "Number of times the MSROM starts a flow of uops",
621      .ucode = 0x0100,
622      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
623    },
624 };
625
626 static const intel_x86_umask_t slm_decode_restriction[]={
627    { .uname  = "PREDECODE_WRONG",
628      .udesc  = "Number of times the prediction (from the predecode cache) for instruction length is incorrect",
629      .ucode = 0x0100,
630      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
631    },
632 };
633
634 static const intel_x86_entry_t intel_slm_pe[]={
635 { .name   = "UNHALTED_CORE_CYCLES",
636   .desc   = "Unhalted core cycles",
637   .modmsk = INTEL_V2_ATTRS,
638   .cntmsk = 0x200000003ull,
639   .code = 0x3c,
640 },
641 { .name   = "UNHALTED_REFERENCE_CYCLES",
642   .desc   = "Unhalted reference cycle",
643   .modmsk = INTEL_FIXED3_ATTRS,
644   .cntmsk = 0x400000000ull,
645   .code = 0x0300, /* pseudo encoding */
646   .flags = INTEL_X86_FIXED,
647 },
648 { .name   = "INSTRUCTION_RETIRED",
649   .desc   = "Instructions retired",
650   .modmsk = INTEL_V2_ATTRS,
651   .cntmsk = 0x100000003ull,
652   .code = 0xc0,
653 },
654 { .name   = "INSTRUCTIONS_RETIRED",
655   .desc   = "This is an alias for INSTRUCTION_RETIRED",
656   .modmsk = INTEL_V2_ATTRS,
657   .equiv = "INSTRUCTION_RETIRED",
658   .cntmsk = 0x10003,
659   .code = 0xc0,
660 },
661 { .name   = "LLC_REFERENCES",
662   .desc   = "Last level of cache references",
663   .modmsk = INTEL_V2_ATTRS,
664   .cntmsk = 0x3,
665   .code = 0x4f2e,
666 },
667 { .name   = "LAST_LEVEL_CACHE_REFERENCES",
668   .desc   = "This is an alias for LLC_REFERENCES",
669   .modmsk = INTEL_V2_ATTRS,
670   .equiv = "LLC_REFERENCES",
671   .cntmsk = 0x3,
672   .code = 0x4f2e,
673 },
674 { .name   = "LLC_MISSES",
675   .desc   = "Last level of cache misses",
676   .modmsk = INTEL_V2_ATTRS,
677   .cntmsk = 0x3,
678   .code = 0x412e,
679 },
680 { .name   = "LAST_LEVEL_CACHE_MISSES",
681   .desc   = "This is an alias for LLC_MISSES",
682   .modmsk = INTEL_V2_ATTRS,
683   .equiv = "LLC_MISSES",
684   .cntmsk = 0x3,
685   .code = 0x412e,
686 },
687 { .name   = "BRANCH_INSTRUCTIONS_RETIRED",
688   .desc   = "Branch instructions retired",
689   .modmsk = INTEL_V2_ATTRS,
690   .equiv = "BR_INST_RETIRED:ANY",
691   .cntmsk = 0x3,
692   .code = 0xc4,
693 },
694 { .name   = "MISPREDICTED_BRANCH_RETIRED",
695   .desc   = "Mispredicted branch instruction retired",
696   .equiv  = "BR_MISP_INST_RETIRED",
697   .modmsk = INTEL_V2_ATTRS,
698   .cntmsk = 0x3,
699   .code = 0xc5,
700   .flags= INTEL_X86_PEBS,
701 },
702 /* begin model specific events */
703 { .name   = "DECODE_RESTRICTION",
704   .desc   = "Instruction length prediction delay",
705   .modmsk = INTEL_V2_ATTRS,
706   .cntmsk = 0x3,
707   .code = 0xe9,
708   .ngrp = 1,
709   .numasks = LIBPFM_ARRAY_SIZE(slm_decode_restriction),
710   .umasks = slm_decode_restriction,
711 },
712 { .name   = "L2_REJECT_XQ",
713   .desc   = "Rejected L2 requests to XQ",
714   .modmsk = INTEL_V2_ATTRS,
715   .cntmsk = 0x3,
716   .code = 0x30,
717   .numasks = LIBPFM_ARRAY_SIZE(slm_l2_reject_xq),
718   .ngrp = 1,
719   .umasks = slm_l2_reject_xq,
720 },
721 { .name   = "ICACHE",
722   .desc   = "Instruction fetches",
723   .modmsk = INTEL_V2_ATTRS,
724   .cntmsk = 0x3,
725   .code = 0x80,
726   .numasks = LIBPFM_ARRAY_SIZE(slm_icache),
727   .ngrp = 1,
728   .umasks = slm_icache,
729 },
730 { .name   = "UOPS_RETIRED",
731   .desc   = "Micro-ops retired",
732   .modmsk = INTEL_V2_ATTRS,
733   .cntmsk = 0x3,
734   .code = 0xc2,
735   .numasks = LIBPFM_ARRAY_SIZE(slm_uops_retired),
736   .ngrp = 1,
737   .umasks = slm_uops_retired,
738 },
739 { .name   = "INST_RETIRED",
740   .desc   = "Instructions retired",
741   .modmsk = INTEL_V2_ATTRS,
742   .cntmsk = 0x3,
743   .code = 0xc0,
744   .flags= INTEL_X86_PEBS,
745   .numasks = LIBPFM_ARRAY_SIZE(slm_inst_retired),
746   .ngrp = 1,
747   .umasks = slm_inst_retired,
748 },
749 { .name   = "CYCLES_DIV_BUSY",
750   .desc   = "Cycles the divider is busy",
751   .modmsk = INTEL_V2_ATTRS,
752   .cntmsk = 0x3,
753   .code = 0xcd,
754   .numasks = LIBPFM_ARRAY_SIZE(slm_cycles_div_busy),
755   .ngrp = 1,
756   .umasks = slm_cycles_div_busy,
757 },
758 { .name   = "RS_FULL_STALL",
759   .desc   = "RS full",
760   .modmsk = INTEL_V2_ATTRS,
761   .cntmsk = 0x3,
762   .code = 0xcb,
763   .numasks = LIBPFM_ARRAY_SIZE(slm_rs_full_stall),
764   .ngrp = 1,
765   .umasks = slm_rs_full_stall,
766 },
767 { .name   = "LLC_RQSTS",
768   .desc   = "L2 cache requests",
769   .modmsk = INTEL_V2_ATTRS,
770   .cntmsk = 0x3,
771   .code = 0x2e,
772   .numasks = LIBPFM_ARRAY_SIZE(slm_llc_rqsts),
773   .ngrp = 1,
774   .umasks = slm_llc_rqsts,
775 },
776 { .name   = "MACHINE_CLEARS",
777   .desc   = "Self-Modifying Code detected",
778   .modmsk = INTEL_V2_ATTRS,
779   .cntmsk = 0x3,
780   .code = 0xc3,
781   .numasks = LIBPFM_ARRAY_SIZE(slm_machine_clears),
782   .ngrp = 1,
783   .umasks = slm_machine_clears,
784 },
785 { .name   = "BR_INST_RETIRED",
786   .desc   = "Retired branch instructions",
787   .modmsk = INTEL_V2_ATTRS,
788   .cntmsk = 0x3,
789   .code = 0xc4,
790   .numasks = LIBPFM_ARRAY_SIZE(slm_br_inst_retired),
791   .flags= INTEL_X86_PEBS,
792   .ngrp = 1,
793   .umasks = slm_br_inst_retired,
794 },
795 { .name   = "BR_MISP_INST_RETIRED",
796   .desc   = "Mispredicted retired branch instructions",
797   .modmsk = INTEL_V2_ATTRS,
798   .cntmsk = 0x3,
799   .code = 0xc5,
800   .flags= INTEL_X86_PEBS,
801   .numasks = LIBPFM_ARRAY_SIZE(slm_br_misp_inst_retired),
802   .ngrp = 1,
803   .umasks = slm_br_misp_inst_retired,
804 },
805 { .name   = "MS_DECODED",
806   .desc   = "MS decoder",
807   .modmsk = INTEL_V2_ATTRS,
808   .cntmsk = 0x3,
809   .code = 0xe7,
810   .numasks = LIBPFM_ARRAY_SIZE(slm_ms_decoded),
811   .ngrp = 1,
812   .umasks = slm_ms_decoded,
813 },
814 { .name   = "BACLEARS",
815   .desc   = "Branch address calculator",
816   .modmsk = INTEL_V2_ATTRS,
817   .cntmsk = 0x3,
818   .code = 0xe6,
819   .numasks = LIBPFM_ARRAY_SIZE(slm_baclears),
820   .ngrp = 1,
821   .umasks = slm_baclears,
822 },
823 { .name   = "NO_ALLOC_CYCLES",
824   .desc   = "Front-end allocation",
825   .modmsk = INTEL_V2_ATTRS,
826   .cntmsk = 0x3,
827   .code = 0xca,
828   .numasks = LIBPFM_ARRAY_SIZE(slm_no_alloc_cycles),
829   .ngrp = 1,
830   .umasks = slm_no_alloc_cycles,
831 },
832 { .name   = "CPU_CLK_UNHALTED",
833   .desc   = "Core cycles when core is not halted",
834   .modmsk = INTEL_V2_ATTRS,
835   .cntmsk = 0x3,
836   .code = 0x3c,
837   .numasks = LIBPFM_ARRAY_SIZE(slm_cpu_clk_unhalted),
838   .ngrp = 1,
839   .umasks = slm_cpu_clk_unhalted,
840 },
841 { .name   = "MEM_UOP_RETIRED",
842   .desc   = "Retired loads micro-ops",
843   .modmsk = INTEL_V2_ATTRS,
844   .cntmsk = 0x3,
845   .code = 0x4,
846   .flags= INTEL_X86_PEBS,
847   .numasks = LIBPFM_ARRAY_SIZE(slm_mem_uop_retired),
848   .ngrp = 1,
849   .umasks = slm_mem_uop_retired,
850 },
851 { .name   = "PAGE_WALKS",
852   .desc   = "Number of page-walks executed",
853   .modmsk = INTEL_V2_ATTRS,
854   .cntmsk = 0x3,
855   .code = 0x5,
856   .numasks = LIBPFM_ARRAY_SIZE(slm_page_walks),
857   .ngrp = 1,
858   .umasks = slm_page_walks,
859 },
860 { .name   = "CORE_REJECT",
861   .desc   = "Demand and L1 prefetcher requests rejected by L2",
862   .modmsk = INTEL_V2_ATTRS,
863   .cntmsk = 0x3,
864   .code = 0x31,
865 },
866 { .name   = "REHABQ",
867   .desc   = "Memory reference queue",
868   .modmsk = INTEL_V2_ATTRS,
869   .cntmsk = 0x3,
870   .code = 0x03,
871   .flags= INTEL_X86_PEBS,
872   .numasks = LIBPFM_ARRAY_SIZE(slm_rehabq),
873   .ngrp = 1,
874   .umasks = slm_rehabq,
875 },
876 { .name   = "OFFCORE_RESPONSE_0",
877   .desc   = "Offcore response event (must provide at least one request type and either any_response or any combination of supplier + snoop)",
878   .modmsk = INTEL_V2_ATTRS,
879   .cntmsk = 0xf,
880   .code = 0x01b7,
881   .flags= INTEL_X86_NHM_OFFCORE,
882   .numasks = LIBPFM_ARRAY_SIZE(slm_offcore_response),
883   .ngrp = 3,
884   .umasks = slm_offcore_response,
885 },
886 { .name   = "OFFCORE_RESPONSE_1",
887   .desc   = "Offcore response event (must provide at least one request type and either any_response or any combination of supplier + snoop)",
888   .modmsk = INTEL_V2_ATTRS,
889   .cntmsk = 0xf,
890   .code = 0x02b7,
891   .flags= INTEL_X86_NHM_OFFCORE,
892   .numasks =  LIBPFM_ARRAY_SIZE(slm_offcore_response),
893   .ngrp = 3,
894   .umasks = slm_offcore_response, /* identical to actual umasks list for this event */
895 },
896 };