vmm: Fix use-after-free in load_elf()
[akaros.git] / user / perfmon / events / intel_pii_events.h
1 /*
2  * Copyright (c) 2011 Google, Inc
3  * Contributed by Stephane Eranian <eranian@gmail.com>
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a copy
6  * of this software and associated documentation files (the "Software"), to deal
7  * in the Software without restriction, including without limitation the rights
8  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies
9  * of the Software, and to permit persons to whom the Software is furnished to do so,
10  * subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice shall be included in all
13  * copies or substantial portions of the Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR IMPLIED,
16  * INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS FOR A
17  * PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT
18  * HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF
19  * CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE
20  * OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * This file is part of libpfm, a performance monitoring support library for
23  * applications on Linux.
24  *
25  * This file has been automatically generated.
26  *
27  * PMU: pii (Intel Pentium II)
28  */
29
30 static const intel_x86_umask_t pii_l2_ifetch[]={
31    { .uname  = "I",
32      .udesc  = "Invalid state",
33      .ucode = 0x100,
34    },
35    { .uname  = "S",
36      .udesc  = "Shared state",
37      .ucode = 0x200,
38    },
39    { .uname  = "E",
40      .udesc  = "Exclusive state",
41      .ucode = 0x400,
42    },
43    { .uname  = "M",
44      .udesc  = "Modified state",
45      .ucode = 0x800,
46    },
47 };
48
49 static const intel_x86_umask_t pii_bus_drdy_clocks[]={
50    { .uname  = "SELF",
51      .udesc  = "Clocks when processor is driving bus",
52      .ucode = 0x0,
53      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
54    },
55    { .uname  = "ANY",
56      .udesc  = "Clocks when any agent is driving bus",
57      .ucode = 0x2000,
58      .uflags= INTEL_X86_NCOMBO,
59    },
60 };
61
62 static const intel_x86_umask_t pii_mmx_instr_type_exec[]={
63    { .uname  = "MUL",
64      .udesc  = "MMX packed multiply instructions executed",
65      .ucode = 0x100,
66    },
67    { .uname  = "SHIFT",
68      .udesc  = "MMX packed shift instructions executed",
69      .ucode = 0x200,
70    },
71    { .uname  = "PACK",
72      .udesc  = "MMX pack operation instructions executed",
73      .ucode = 0x400,
74    },
75    { .uname  = "UNPACK",
76      .udesc  = "MMX unpack operation instructions executed",
77      .ucode = 0x800,
78    },
79    { .uname  = "LOGICAL",
80      .udesc  = "MMX packed logical instructions executed",
81      .ucode = 0x1000,
82    },
83    { .uname  = "ARITH",
84      .udesc  = "MMX packed arithmetic instructions executed",
85      .ucode = 0x2000,
86    },
87 };
88
89 static const intel_x86_umask_t pii_fp_mmx_trans[]={
90    { .uname  = "TO_FP",
91      .udesc  = "From MMX instructions to floating-point instructions",
92      .ucode = 0x0,
93      .uflags= INTEL_X86_NCOMBO,
94    },
95    { .uname  = "TO_MMX",
96      .udesc  = "From floating-point instructions to MMX instructions",
97      .ucode = 0x100,
98      .uflags= INTEL_X86_NCOMBO,
99    },
100 };
101
102 static const intel_x86_umask_t pii_seg_rename_stalls[]={
103    { .uname  = "ES",
104      .udesc  = "Segment register ES",
105      .ucode = 0x100,
106    },
107    { .uname  = "DS",
108      .udesc  = "Segment register DS",
109      .ucode = 0x200,
110    },
111    { .uname  = "FS",
112      .udesc  = "Segment register FS",
113      .ucode = 0x400,
114    },
115    { .uname  = "GS",
116      .udesc  = "Segment register GS",
117      .ucode = 0x800,
118    },
119 };
120
121 static const intel_x86_entry_t intel_pii_pe[]={
122 { .name   = "CPU_CLK_UNHALTED",
123   .desc   = "Number cycles during which the processor is not halted",
124   .modmsk = INTEL_X86_ATTRS,
125   .cntmsk = 0x3,
126   .code = 0x79,
127 },
128 { .name   = "INST_RETIRED",
129   .desc   = "Number of instructions retired",
130   .modmsk = INTEL_X86_ATTRS,
131   .cntmsk = 0x3,
132   .code = 0xc0,
133 },
134 { .name   = "DATA_MEM_REFS",
135   .desc   = "All loads from any memory type. All stores to any memory typeEach part of a split is counted separately. The internal logic counts not only memory loads and stores but also internal retries. 80-bit floating point accesses are double counted, since they are decomposed into a 16-bit exponent load and a 64-bit mantissa load. Memory accesses are only counted when they are  actually performed (such as a load that gets squashed because a previous cache miss is outstanding to the same address, and which finally gets performed, is only counted once). Does not include I/O accesses or other non-memory accesses",
136   .modmsk = INTEL_X86_ATTRS,
137   .cntmsk = 0x3,
138   .code = 0x43,
139 },
140 { .name   = "DCU_LINES_IN",
141   .desc   = "Total lines allocated in the DCU",
142   .modmsk = INTEL_X86_ATTRS,
143   .cntmsk = 0x3,
144   .code = 0x45,
145 },
146 { .name   = "DCU_M_LINES_IN",
147   .desc   = "Number of M state lines allocated in the DCU",
148   .modmsk = INTEL_X86_ATTRS,
149   .cntmsk = 0x3,
150   .code = 0x46,
151 },
152 { .name   = "DCU_M_LINES_OUT",
153   .desc   = "Number of M state lines evicted from the DCU. This includes evictions via snoop HITM, intervention or replacement",
154   .modmsk = INTEL_X86_ATTRS,
155   .cntmsk = 0x3,
156   .code = 0x47,
157 },
158 { .name   = "DCU_MISS_OUTSTANDING",
159   .desc   = "Weighted number of cycle while a DCU miss is outstanding, incremented by the number of cache misses at any particular time. Cacheable read requests only are considered. Uncacheable requests are excluded Read-for-ownerships are counted, as well as line fills, invalidates, and stores",
160   .modmsk = INTEL_X86_ATTRS,
161   .cntmsk = 0x3,
162   .code = 0x48,
163 },
164 { .name   = "IFU_IFETCH",
165   .desc   = "Number of instruction fetches, both cacheable and noncacheable including UC fetches",
166   .modmsk = INTEL_X86_ATTRS,
167   .cntmsk = 0x3,
168   .code = 0x80,
169 },
170 { .name   = "IFU_IFETCH_MISS",
171   .desc   = "Number of instruction fetch misses. All instructions fetches that do not hit the IFU (i.e., that produce memory requests). Includes UC accesses",
172   .modmsk = INTEL_X86_ATTRS,
173   .cntmsk = 0x3,
174   .code = 0x81,
175 },
176 { .name   = "ITLB_MISS",
177   .desc   = "Number of ITLB misses",
178   .modmsk = INTEL_X86_ATTRS,
179   .cntmsk = 0x3,
180   .code = 0x85,
181 },
182 { .name   = "IFU_MEM_STALL",
183   .desc   = "Number of cycles instruction fetch is stalled for any reason. Includes IFU cache misses, ITLB misses, ITLB faults, and other minor stalls",
184   .modmsk = INTEL_X86_ATTRS,
185   .cntmsk = 0x3,
186   .code = 0x86,
187 },
188 { .name   = "ILD_STALL",
189   .desc   = "Number of cycles that the instruction length decoder is stalled",
190   .modmsk = INTEL_X86_ATTRS,
191   .cntmsk = 0x3,
192   .code = 0x87,
193 },
194 { .name   = "L2_IFETCH",
195   .desc   = "Number of L2 instruction fetches. This event indicates that a normal instruction fetch was received by the L2. The count includes only L2 cacheable instruction fetches: it does not include UC instruction fetches It does not include ITLB miss accesses",
196   .modmsk = INTEL_X86_ATTRS,
197   .cntmsk = 0x3,
198   .code = 0x28,
199   .numasks = LIBPFM_ARRAY_SIZE(pii_l2_ifetch),
200   .ngrp = 1,
201   .umasks = pii_l2_ifetch,
202 },
203 { .name   = "L2_ST",
204   .desc   = "Number of L2 data stores. This event indicates that a normal, unlocked, store memory access was received by the L2. Specifically, it indicates that the DCU sent a read-for ownership request to the L2. It also includes Invalid to Modified requests sent by the DCU to the L2. It includes only L2 cacheable memory accesses;  it does not include I/O accesses, other non-memory accesses, or memory accesses such as UC/WT memory accesses. It does include L2 cacheable TLB miss memory accesses",
205   .modmsk = INTEL_X86_ATTRS,
206   .cntmsk = 0x3,
207   .code = 0x2a,
208   .numasks = LIBPFM_ARRAY_SIZE(pii_l2_ifetch),
209   .ngrp = 1,
210   .umasks = pii_l2_ifetch, /* identical to actual umasks list for this event */
211 },
212 { .name   = "L2_M_LINES_INM",
213   .desc   = "Number of modified lines allocated in the L2",
214   .modmsk = INTEL_X86_ATTRS,
215   .cntmsk = 0x3,
216   .code = 0x25,
217 },
218 { .name   = "L2_RQSTS",
219   .desc   = "Total number of L2 requests",
220   .modmsk = INTEL_X86_ATTRS,
221   .cntmsk = 0x3,
222   .code = 0x2e,
223   .numasks = LIBPFM_ARRAY_SIZE(pii_l2_ifetch),
224   .ngrp = 1,
225   .umasks = pii_l2_ifetch, /* identical to actual umasks list for this event */
226 },
227 { .name   = "L2_ADS",
228   .desc   = "Number of L2 address strobes",
229   .modmsk = INTEL_X86_ATTRS,
230   .cntmsk = 0x3,
231   .code = 0x21,
232 },
233 { .name   = "L2_DBUS_BUSY",
234   .desc   = "Number of cycles during which the L2 cache data bus was busy",
235   .modmsk = INTEL_X86_ATTRS,
236   .cntmsk = 0x3,
237   .code = 0x22,
238 },
239 { .name   = "L2_DBUS_BUSY_RD",
240   .desc   = "Number of cycles during which the data bus was busy transferring read data from L2 to the processor",
241   .modmsk = INTEL_X86_ATTRS,
242   .cntmsk = 0x3,
243   .code = 0x23,
244 },
245 { .name   = "BUS_DRDY_CLOCKS",
246   .desc   = "Number of clocks during which DRDY# is asserted. Utilization of the external system data bus during data transfers",
247   .modmsk = INTEL_X86_ATTRS,
248   .cntmsk = 0x3,
249   .code = 0x62,
250   .numasks = LIBPFM_ARRAY_SIZE(pii_bus_drdy_clocks),
251   .ngrp = 1,
252   .umasks = pii_bus_drdy_clocks,
253 },
254 { .name   = "BUS_LOCK_CLOCKS",
255   .desc   = "Number of clocks during which LOCK# is asserted on the external system bus",
256   .modmsk = INTEL_X86_ATTRS,
257   .cntmsk = 0x3,
258   .code = 0x63,
259   .numasks = LIBPFM_ARRAY_SIZE(pii_bus_drdy_clocks),
260   .ngrp = 1,
261   .umasks = pii_bus_drdy_clocks, /* identical to actual umasks list for this event */
262 },
263 { .name   = "BUS_REQ_OUTSTANDING",
264   .desc   = "Number of bus requests outstanding. This counter is incremented by the number of cacheable read bus requests outstanding in any given cycle",
265   .modmsk = INTEL_X86_ATTRS,
266   .cntmsk = 0x3,
267   .code = 0x60,
268 },
269 { .name   = "BUS_TRANS_BRD",
270   .desc   = "Number of burst read transactions",
271   .modmsk = INTEL_X86_ATTRS,
272   .cntmsk = 0x3,
273   .code = 0x65,
274   .numasks = LIBPFM_ARRAY_SIZE(pii_bus_drdy_clocks),
275   .ngrp = 1,
276   .umasks = pii_bus_drdy_clocks, /* identical to actual umasks list for this event */
277 },
278 { .name   = "BUS_TRANS_RFO",
279   .desc   = "Number of completed read for ownership transactions",
280   .modmsk = INTEL_X86_ATTRS,
281   .cntmsk = 0x3,
282   .code = 0x66,
283   .numasks = LIBPFM_ARRAY_SIZE(pii_bus_drdy_clocks),
284   .ngrp = 1,
285   .umasks = pii_bus_drdy_clocks, /* identical to actual umasks list for this event */
286 },
287 { .name   = "BUS_TRANS_WB",
288   .desc   = "Number of completed write back transactions",
289   .modmsk = INTEL_X86_ATTRS,
290   .cntmsk = 0x3,
291   .code = 0x67,
292   .numasks = LIBPFM_ARRAY_SIZE(pii_bus_drdy_clocks),
293   .ngrp = 1,
294   .umasks = pii_bus_drdy_clocks, /* identical to actual umasks list for this event */
295 },
296 { .name   = "BUS_TRAN_IFETCH",
297   .desc   = "Number of completed instruction fetch transactions",
298   .modmsk = INTEL_X86_ATTRS,
299   .cntmsk = 0x3,
300   .code = 0x68,
301   .numasks = LIBPFM_ARRAY_SIZE(pii_bus_drdy_clocks),
302   .ngrp = 1,
303   .umasks = pii_bus_drdy_clocks, /* identical to actual umasks list for this event */
304 },
305 { .name   = "BUS_TRAN_INVAL",
306   .desc   = "Number of completed invalidate transactions",
307   .modmsk = INTEL_X86_ATTRS,
308   .cntmsk = 0x3,
309   .code = 0x69,
310   .numasks = LIBPFM_ARRAY_SIZE(pii_bus_drdy_clocks),
311   .ngrp = 1,
312   .umasks = pii_bus_drdy_clocks, /* identical to actual umasks list for this event */
313 },
314 { .name   = "BUS_TRAN_PWR",
315   .desc   = "Number of completed partial write transactions",
316   .modmsk = INTEL_X86_ATTRS,
317   .cntmsk = 0x3,
318   .code = 0x6a,
319   .numasks = LIBPFM_ARRAY_SIZE(pii_bus_drdy_clocks),
320   .ngrp = 1,
321   .umasks = pii_bus_drdy_clocks, /* identical to actual umasks list for this event */
322 },
323 { .name   = "BUS_TRANS_P",
324   .desc   = "Number of completed partial transactions",
325   .modmsk = INTEL_X86_ATTRS,
326   .cntmsk = 0x3,
327   .code = 0x6b,
328   .numasks = LIBPFM_ARRAY_SIZE(pii_bus_drdy_clocks),
329   .ngrp = 1,
330   .umasks = pii_bus_drdy_clocks, /* identical to actual umasks list for this event */
331 },
332 { .name   = "BUS_TRANS_IO",
333   .desc   = "Number of completed I/O transactions",
334   .modmsk = INTEL_X86_ATTRS,
335   .cntmsk = 0x3,
336   .code = 0x6c,
337   .numasks = LIBPFM_ARRAY_SIZE(pii_bus_drdy_clocks),
338   .ngrp = 1,
339   .umasks = pii_bus_drdy_clocks, /* identical to actual umasks list for this event */
340 },
341 { .name   = "BUS_TRAN_DEF",
342   .desc   = "Number of completed deferred transactions",
343   .modmsk = INTEL_X86_ATTRS,
344   .cntmsk = 0x3,
345   .code = 0x6d,
346   .numasks = LIBPFM_ARRAY_SIZE(pii_bus_drdy_clocks),
347   .ngrp = 1,
348   .umasks = pii_bus_drdy_clocks, /* identical to actual umasks list for this event */
349 },
350 { .name   = "BUS_TRAN_BURST",
351   .desc   = "Number of completed burst transactions",
352   .modmsk = INTEL_X86_ATTRS,
353   .cntmsk = 0x3,
354   .code = 0x6e,
355   .numasks = LIBPFM_ARRAY_SIZE(pii_bus_drdy_clocks),
356   .ngrp = 1,
357   .umasks = pii_bus_drdy_clocks, /* identical to actual umasks list for this event */
358 },
359 { .name   = "BUS_TRAN_ANY",
360   .desc   = "Number of all completed bus transactions. Address bus utilization can be calculated knowing the minimum address bus occupancy. Includes special cycles, etc.",
361   .modmsk = INTEL_X86_ATTRS,
362   .cntmsk = 0x3,
363   .code = 0x70,
364   .numasks = LIBPFM_ARRAY_SIZE(pii_bus_drdy_clocks),
365   .ngrp = 1,
366   .umasks = pii_bus_drdy_clocks, /* identical to actual umasks list for this event */
367 },
368 { .name   = "BUS_TRAN_MEM",
369   .desc   = "Number of completed memory transactions",
370   .modmsk = INTEL_X86_ATTRS,
371   .cntmsk = 0x3,
372   .code = 0x6f,
373   .numasks = LIBPFM_ARRAY_SIZE(pii_bus_drdy_clocks),
374   .ngrp = 1,
375   .umasks = pii_bus_drdy_clocks, /* identical to actual umasks list for this event */
376 },
377 { .name   = "BUS_DATA_RECV",
378   .desc   = "Number of bus clock cycles during which this processor is receiving data",
379   .modmsk = INTEL_X86_ATTRS,
380   .cntmsk = 0x3,
381   .code = 0x64,
382 },
383 { .name   = "BUS_BNR_DRV",
384   .desc   = "Number of bus clock cycles during which this processor is driving the BNR# pin",
385   .modmsk = INTEL_X86_ATTRS,
386   .cntmsk = 0x3,
387   .code = 0x61,
388 },
389 { .name   = "BUS_HIT_DRV",
390   .desc   = "Number of bus clock cycles during which this processor is driving the HIT# pin",
391   .modmsk = INTEL_X86_ATTRS,
392   .cntmsk = 0x3,
393   .code = 0x7a,
394 },
395 { .name   = "BUS_HITM_DRV",
396   .desc   = "Number of bus clock cycles during which this processor is driving the HITM# pin",
397   .modmsk = INTEL_X86_ATTRS,
398   .cntmsk = 0x3,
399   .code = 0x7b,
400 },
401 { .name   = "BUS_SNOOP_STALL",
402   .desc   = "Number of clock cycles during which the bus is snoop stalled",
403   .modmsk = INTEL_X86_ATTRS,
404   .cntmsk = 0x3,
405   .code = 0x7e,
406 },
407 { .name   = "FLOPS",
408   .desc   = "Number of computational floating-point operations retired. Excludes floating-point computational operations that cause traps or assists. Includes internal sub-operations for complex floating-point instructions like transcendentals. Excludes floating point loads and stores",
409   .modmsk = INTEL_X86_ATTRS,
410   .cntmsk = 0x1,
411   .code = 0xc1,
412 },
413 { .name   = "FP_COMP_OPS_EXE",
414   .desc   = "Number of computational floating-point operations executed. The number of FADD, FSUB, FCOM, FMULs, integer MULs and IMULs, FDIVs, FPREMs, FSQRTS, integer DIVs, and IDIVs. This number does not include the number of cycles, but the number of operations. This event does not distinguish an FADD used in the middle of a transcendental flow from a separate FADD instruction",
415   .modmsk = INTEL_X86_ATTRS,
416   .cntmsk = 0x1,
417   .code = 0x10,
418 },
419 { .name   = "FP_ASSIST",
420   .desc   = "Number of floating-point exception cases handled by microcode.",
421   .modmsk = INTEL_X86_ATTRS,
422   .cntmsk = 0x2,
423   .code = 0x11,
424 },
425 { .name   = "MUL",
426   .desc   = "Number of multiplies.This count includes integer as well as FP multiplies and is speculative",
427   .modmsk = INTEL_X86_ATTRS,
428   .cntmsk = 0x2,
429   .code = 0x12,
430 },
431 { .name   = "DIV",
432   .desc   = "Number of divides.This count includes integer as well as FP divides and is speculative",
433   .modmsk = INTEL_X86_ATTRS,
434   .cntmsk = 0x2,
435   .code = 0x13,
436 },
437 { .name   = "CYCLES_DIV_BUSY",
438   .desc   = "Number of cycles during which the divider is busy, and cannot accept new divides. This includes integer and FP divides, FPREM, FPSQRT, etc. and is speculative",
439   .modmsk = INTEL_X86_ATTRS,
440   .cntmsk = 0x1,
441   .code = 0x14,
442 },
443 { .name   = "LD_BLOCKS",
444   .desc   = "Number of load operations delayed due to store buffer blocks. Includes counts caused by preceding stores whose addresses are unknown, preceding stores whose addresses are known but whose data is unknown, and preceding stores that conflicts with the load but which incompletely overlap the load",
445   .modmsk = INTEL_X86_ATTRS,
446   .cntmsk = 0x3,
447   .code = 0x3,
448 },
449 { .name   = "SB_DRAINS",
450   .desc   = "Number of store buffer drain cycles. Incremented every cycle the store buffer is draining. Draining is caused by serializing operations like CPUID, synchronizing operations like XCHG, interrupt acknowledgment, as well as other conditions (such as cache flushing).",
451   .modmsk = INTEL_X86_ATTRS,
452   .cntmsk = 0x3,
453   .code = 0x4,
454 },
455 { .name   = "MISALIGN_MEM_REF",
456   .desc   = "Number of misaligned data memory references. Incremented by 1 every cycle during which, either the processor's load or store pipeline dispatches a misaligned micro-op Counting is performed if it is the first or second half or if it is blocked, squashed, or missed. In this context, misaligned means crossing a 64-bit boundary",
457   .modmsk = INTEL_X86_ATTRS,
458   .cntmsk = 0x3,
459   .code = 0x5,
460 },
461 { .name   = "UOPS_RETIRED",
462   .desc   = "Number of micro-ops retired",
463   .modmsk = INTEL_X86_ATTRS,
464   .cntmsk = 0x3,
465   .code = 0xc2,
466 },
467 { .name   = "INST_DECODED",
468   .desc   = "Number of instructions decoded",
469   .modmsk = INTEL_X86_ATTRS,
470   .cntmsk = 0x3,
471   .code = 0xd0,
472 },
473 { .name   = "HW_INT_RX",
474   .desc   = "Number of hardware interrupts received",
475   .modmsk = INTEL_X86_ATTRS,
476   .cntmsk = 0x3,
477   .code = 0xc8,
478 },
479 { .name   = "CYCLES_INT_MASKED",
480   .desc   = "Number of processor cycles for which interrupts are disabled",
481   .modmsk = INTEL_X86_ATTRS,
482   .cntmsk = 0x3,
483   .code = 0xc6,
484 },
485 { .name   = "CYCLES_INT_PENDING_AND_MASKED",
486   .desc   = "Number of processor cycles for which interrupts are disabled and interrupts are pending.",
487   .modmsk = INTEL_X86_ATTRS,
488   .cntmsk = 0x3,
489   .code = 0xc7,
490 },
491 { .name   = "BR_INST_RETIRED",
492   .desc   = "Number of branch instructions retired",
493   .modmsk = INTEL_X86_ATTRS,
494   .cntmsk = 0x3,
495   .code = 0xc4,
496 },
497 { .name   = "BR_MISS_PRED_RETIRED",
498   .desc   = "Number of mispredicted branches retired",
499   .modmsk = INTEL_X86_ATTRS,
500   .cntmsk = 0x3,
501   .code = 0xc5,
502 },
503 { .name   = "BR_TAKEN_RETIRED",
504   .desc   = "Number of taken branches retired",
505   .modmsk = INTEL_X86_ATTRS,
506   .cntmsk = 0x3,
507   .code = 0xc9,
508 },
509 { .name   = "BR_MISS_PRED_TAKEN_RET",
510   .desc   = "Number of taken mispredicted branches retired",
511   .modmsk = INTEL_X86_ATTRS,
512   .cntmsk = 0x3,
513   .code = 0xca,
514 },
515 { .name   = "BR_INST_DECODED",
516   .desc   = "Number of branch instructions decoded",
517   .modmsk = INTEL_X86_ATTRS,
518   .cntmsk = 0x3,
519   .code = 0xe0,
520 },
521 { .name   = "BTB_MISSES",
522   .desc   = "Number of branches for which the BTB did not produce a prediction",
523   .modmsk = INTEL_X86_ATTRS,
524   .cntmsk = 0x3,
525   .code = 0xe2,
526 },
527 { .name   = "BR_BOGUS",
528   .desc   = "Number of bogus branches",
529   .modmsk = INTEL_X86_ATTRS,
530   .cntmsk = 0x3,
531   .code = 0xe4,
532 },
533 { .name   = "BACLEARS",
534   .desc   = "Number of times BACLEAR is asserted. This is the number of times that a static branch prediction was made, in which the branch decoder decided to make a branch prediction because the BTB did not",
535   .modmsk = INTEL_X86_ATTRS,
536   .cntmsk = 0x3,
537   .code = 0xe6,
538 },
539 { .name   = "RESOURCE_STALLS",
540   .desc   = "Incremented by 1 during every cycle for which there is a resource related stall. Includes register renaming buffer entries, memory buffer entries. Does not include stalls due to bus queue full, too many cache misses, etc. In addition to resource related stalls, this event counts some other events. Includes stalls arising during branch misprediction recovery, such as if retirement of the mispredicted branch is delayed and stalls arising while store buffer is draining from synchronizing operations",
541   .modmsk = INTEL_X86_ATTRS,
542   .cntmsk = 0x3,
543   .code = 0xa2,
544 },
545 { .name   = "PARTIAL_RAT_STALLS",
546   .desc   = "Number of cycles or events for partial stalls. This includes flag partial stalls",
547   .modmsk = INTEL_X86_ATTRS,
548   .cntmsk = 0x3,
549   .code = 0xd2,
550 },
551 { .name   = "SEGMENT_REG_LOADS",
552   .desc   = "Number of segment register loads.",
553   .modmsk = INTEL_X86_ATTRS,
554   .cntmsk = 0x3,
555   .code = 0x6,
556 },
557 { .name   = "MMX_INSTR_EXEC",
558   .desc   = "Number of MMX instructions executed",
559   .modmsk = INTEL_X86_ATTRS,
560   .cntmsk = 0x3,
561   .code = 0xb0,
562 },
563 { .name   = "MMX_INSTR_RET",
564   .desc   = "Number of MMX instructions retired",
565   .modmsk = INTEL_X86_ATTRS,
566   .cntmsk = 0x3,
567   .code = 0xce,
568 },
569 { .name   = "MMX_SAT_INSTR_EXEC",
570   .desc   = "Number of MMX saturating instructions executed",
571   .modmsk = INTEL_X86_ATTRS,
572   .cntmsk = 0x3,
573   .code = 0xb1,
574 },
575 { .name   = "MMX_UOPS_EXEC",
576   .desc   = "Number of MMX micro-ops executed",
577   .modmsk = INTEL_X86_ATTRS,
578   .cntmsk = 0x3,
579   .code = 0xb2,
580 },
581 { .name   = "MMX_INSTR_TYPE_EXEC",
582   .desc   = "Number of MMX instructions executed by type",
583   .modmsk = INTEL_X86_ATTRS,
584   .cntmsk = 0x3,
585   .code = 0xb3,
586   .numasks = LIBPFM_ARRAY_SIZE(pii_mmx_instr_type_exec),
587   .ngrp = 1,
588   .umasks = pii_mmx_instr_type_exec,
589 },
590 { .name   = "FP_MMX_TRANS",
591   .desc   = "Number of MMX transitions",
592   .modmsk = INTEL_X86_ATTRS,
593   .cntmsk = 0x3,
594   .code = 0xcc,
595   .numasks = LIBPFM_ARRAY_SIZE(pii_fp_mmx_trans),
596   .ngrp = 1,
597   .umasks = pii_fp_mmx_trans,
598 },
599 { .name   = "MMX_ASSIST",
600   .desc   = "Number of MMX micro-ops executed",
601   .modmsk = INTEL_X86_ATTRS,
602   .cntmsk = 0x3,
603   .code = 0xcd,
604 },
605 { .name   = "SEG_RENAME_STALLS",
606   .desc   = "Number of Segment Register Renaming Stalls",
607   .modmsk = INTEL_X86_ATTRS,
608   .cntmsk = 0x3,
609   .code = 0xd4,
610   .numasks = LIBPFM_ARRAY_SIZE(pii_seg_rename_stalls),
611   .ngrp = 1,
612   .umasks = pii_seg_rename_stalls,
613 },
614 { .name   = "SEG_REG_RENAMES",
615   .desc   = "Number of Segment Register Renames",
616   .modmsk = INTEL_X86_ATTRS,
617   .cntmsk = 0x3,
618   .code = 0xd5,
619   .numasks = LIBPFM_ARRAY_SIZE(pii_seg_rename_stalls),
620   .ngrp = 1,
621   .umasks = pii_seg_rename_stalls, /* identical to actual umasks list for this event */
622 },
623 { .name   = "RET_SEG_RENAMES",
624   .desc   = "Number of segment register rename events retired",
625   .modmsk = INTEL_X86_ATTRS,
626   .cntmsk = 0x3,
627   .code = 0xd6,
628 },
629 { .name   = "L2_LD",
630   .desc   = "Number of L2 data loads. This event indicates that a normal, unlocked, load memory access was received by the L2. It includes only L2 cacheable memory accesses; it does not include I/O accesses, other non-memory accesses, or memory accesses such as UC/WT memory accesses. It does include L2 cacheable TLB miss memory accesses",
631   .modmsk = INTEL_X86_ATTRS,
632   .cntmsk = 0x3,
633   .code = 0x29,
634   .numasks = LIBPFM_ARRAY_SIZE(pii_l2_ifetch),
635   .ngrp = 1,
636   .umasks = pii_l2_ifetch, /* identical to actual umasks list for this event */
637 },
638 { .name   = "L2_LINES_IN",
639   .desc   = "Number of lines allocated in the L2",
640   .modmsk = INTEL_X86_ATTRS,
641   .cntmsk = 0x3,
642   .code = 0x24,
643 },
644 { .name   = "L2_LINES_OUT",
645   .desc   = "Number of lines removed from the L2 for any reason",
646   .modmsk = INTEL_X86_ATTRS,
647   .cntmsk = 0x3,
648   .code = 0x26,
649 },
650 { .name   = "L2_M_LINES_OUTM",
651   .desc   = "Number of modified lines removed from the L2 for any reason",
652   .modmsk = INTEL_X86_ATTRS,
653   .cntmsk = 0x3,
654   .code = 0x27,
655 },
656 };