vmm: Fix use-after-free in load_elf()
[akaros.git] / user / perfmon / events / intel_nhm_events.h
1 /*
2  * Copyright (c) 2011 Google, Inc
3  * Contributed by Stephane Eranian <eranian@gmail.com>
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a copy
6  * of this software and associated documentation files (the "Software"), to deal
7  * in the Software without restriction, including without limitation the rights
8  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies
9  * of the Software, and to permit persons to whom the Software is furnished to do so,
10  * subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice shall be included in all
13  * copies or substantial portions of the Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR IMPLIED,
16  * INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS FOR A
17  * PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT
18  * HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF
19  * CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE
20  * OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * This file is part of libpfm, a performance monitoring support library for
23  * applications on Linux.
24  *
25  * This file has been automatically generated.
26  *
27  * PMU: nhm (Intel Nehalem)
28  */
29
30 static const intel_x86_umask_t nhm_arith[]={
31    { .uname  = "CYCLES_DIV_BUSY",
32      .udesc  = "Counts the number of cycles the divider is busy executing divide or square root operations. The divide can be integer, X87 or Streaming SIMD Extensions (SSE). The square root operation can be either X87 or SSE.",
33      .ucode = 0x100,
34      .uflags= INTEL_X86_NCOMBO,
35    },
36    { .uname  = "DIV",
37      .udesc  = "Counts the number of divide or square root operations. The divide can be integer, X87 or Streaming SIMD Extensions (SSE). The square root operation can be either X87 or SSE.",
38      .uequiv = "CYCLES_DIV_BUSY:c=1:i=1:e=1",
39      .ucode = 0x100 | INTEL_X86_MOD_EDGE | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
40      .uflags= INTEL_X86_NCOMBO,
41    },
42    { .uname  = "MUL",
43      .udesc  = "Counts the number of multiply operations executed. This includes integer as well as floating point multiply operations but excludes DPPS mul and MPSAD.",
44      .ucode = 0x200,
45      .uflags= INTEL_X86_NCOMBO,
46    },
47 };
48
49 static const intel_x86_umask_t nhm_baclear[]={
50    { .uname  = "BAD_TARGET",
51      .udesc  = "BACLEAR asserted with bad target address",
52      .ucode = 0x200,
53      .uflags= INTEL_X86_NCOMBO,
54    },
55    { .uname  = "CLEAR",
56      .udesc  = "BACLEAR asserted, regardless of cause",
57      .ucode = 0x100,
58      .uflags= INTEL_X86_NCOMBO,
59    },
60 };
61
62 static const intel_x86_umask_t nhm_bpu_clears[]={
63    { .uname  = "EARLY",
64      .udesc  = "Early Branch Prediction Unit clears",
65      .ucode = 0x100,
66      .uflags= INTEL_X86_NCOMBO,
67    },
68    { .uname  = "LATE",
69      .udesc  = "Late Branch Prediction Unit clears",
70      .ucode = 0x200,
71      .uflags= INTEL_X86_NCOMBO,
72    },
73    { .uname  = "ANY",
74      .udesc  = "Count any Branch Prediction Unit clears",
75      .ucode = 0x300,
76      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
77    },
78 };
79
80 static const intel_x86_umask_t nhm_br_inst_exec[]={
81    { .uname  = "ANY",
82      .udesc  = "Branch instructions executed",
83      .ucode = 0x7f00,
84      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
85    },
86    { .uname  = "COND",
87      .udesc  = "Conditional branch instructions executed",
88      .ucode = 0x100,
89      .uflags= INTEL_X86_NCOMBO,
90    },
91    { .uname  = "DIRECT",
92      .udesc  = "Unconditional branches executed",
93      .ucode = 0x200,
94      .uflags= INTEL_X86_NCOMBO,
95    },
96    { .uname  = "DIRECT_NEAR_CALL",
97      .udesc  = "Unconditional call branches executed",
98      .ucode = 0x1000,
99      .uflags= INTEL_X86_NCOMBO,
100    },
101    { .uname  = "INDIRECT_NEAR_CALL",
102      .udesc  = "Indirect call branches executed",
103      .ucode = 0x2000,
104      .uflags= INTEL_X86_NCOMBO,
105    },
106    { .uname  = "INDIRECT_NON_CALL",
107      .udesc  = "Indirect non call branches executed",
108      .ucode = 0x400,
109      .uflags= INTEL_X86_NCOMBO,
110    },
111    { .uname  = "NEAR_CALLS",
112      .udesc  = "Call branches executed",
113      .ucode = 0x3000,
114      .uflags= INTEL_X86_NCOMBO,
115    },
116    { .uname  = "NON_CALLS",
117      .udesc  = "All non call branches executed",
118      .ucode = 0x700,
119      .uflags= INTEL_X86_NCOMBO,
120    },
121    { .uname  = "RETURN_NEAR",
122      .udesc  = "Indirect return branches executed",
123      .ucode = 0x800,
124      .uflags= INTEL_X86_NCOMBO,
125    },
126    { .uname  = "TAKEN",
127      .udesc  = "Taken branches executed",
128      .ucode = 0x4000,
129      .uflags= INTEL_X86_NCOMBO,
130    },
131 };
132
133 static const intel_x86_umask_t nhm_br_inst_retired[]={
134    { .uname  = "ALL_BRANCHES",
135      .udesc  = "Retired branch instructions (Precise Event)",
136      .ucode = 0x0,
137      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_DFL,
138    },
139    { .uname  = "CONDITIONAL",
140      .udesc  = "Retired conditional branch instructions (Precise Event)",
141      .ucode = 0x100,
142      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
143    },
144    { .uname  = "NEAR_CALL",
145      .udesc  = "Retired near call instructions (Precise Event)",
146      .ucode = 0x200,
147      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
148    },
149 };
150
151 static const intel_x86_umask_t nhm_br_misp_exec[]={
152    { .uname  = "ANY",
153      .udesc  = "Mispredicted branches executed",
154      .ucode = 0x7f00,
155      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
156    },
157    { .uname  = "COND",
158      .udesc  = "Mispredicted conditional branches executed",
159      .ucode = 0x100,
160      .uflags= INTEL_X86_NCOMBO,
161    },
162    { .uname  = "DIRECT",
163      .udesc  = "Mispredicted unconditional branches executed",
164      .ucode = 0x200,
165      .uflags= INTEL_X86_NCOMBO,
166    },
167    { .uname  = "DIRECT_NEAR_CALL",
168      .udesc  = "Mispredicted non call branches executed",
169      .ucode = 0x1000,
170      .uflags= INTEL_X86_NCOMBO,
171    },
172    { .uname  = "INDIRECT_NEAR_CALL",
173      .udesc  = "Mispredicted indirect call branches executed",
174      .ucode = 0x2000,
175      .uflags= INTEL_X86_NCOMBO,
176    },
177    { .uname  = "INDIRECT_NON_CALL",
178      .udesc  = "Mispredicted indirect non call branches executed",
179      .ucode = 0x400,
180      .uflags= INTEL_X86_NCOMBO,
181    },
182    { .uname  = "NEAR_CALLS",
183      .udesc  = "Mispredicted call branches executed",
184      .ucode = 0x3000,
185      .uflags= INTEL_X86_NCOMBO,
186    },
187    { .uname  = "NON_CALLS",
188      .udesc  = "Mispredicted non call branches executed",
189      .ucode = 0x700,
190      .uflags= INTEL_X86_NCOMBO,
191    },
192    { .uname  = "RETURN_NEAR",
193      .udesc  = "Mispredicted return branches executed",
194      .ucode = 0x800,
195      .uflags= INTEL_X86_NCOMBO,
196    },
197    { .uname  = "TAKEN",
198      .udesc  = "Mispredicted taken branches executed",
199      .ucode = 0x4000,
200      .uflags= INTEL_X86_NCOMBO,
201    },
202 };
203
204 static const intel_x86_umask_t nhm_br_misp_retired[]={
205    { .uname  = "NEAR_CALL",
206      .udesc  = "Counts mispredicted direct and indirect near unconditional retired calls",
207      .ucode = 0x200,
208      .uflags= INTEL_X86_PEBS | INTEL_X86_DFL,
209    },
210 };
211
212 static const intel_x86_umask_t nhm_cache_lock_cycles[]={
213    { .uname  = "L1D",
214      .udesc  = "Cycles L1D locked",
215      .ucode = 0x200,
216      .uflags= INTEL_X86_NCOMBO,
217    },
218    { .uname  = "L1D_L2",
219      .udesc  = "Cycles L1D and L2 locked",
220      .ucode = 0x100,
221      .uflags= INTEL_X86_NCOMBO,
222    },
223 };
224
225 static const intel_x86_umask_t nhm_cpu_clk_unhalted[]={
226    { .uname  = "THREAD_P",
227      .udesc  = "Cycles when thread is not halted (programmable counter)",
228      .ucode = 0x0,
229      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
230    },
231    { .uname  = "REF_P",
232      .udesc  = "Reference base clock (133 Mhz) cycles when thread is not halted",
233      .ucode = 0x100,
234      .uflags= INTEL_X86_NCOMBO,
235    },
236    { .uname  = "TOTAL_CYCLES",
237      .udesc  = "Total number of elapsed cycles. Does not work when C-state enabled",
238      .uequiv = "THREAD_P:c=2:i=1",
239      .ucode = 0x0 | INTEL_X86_MOD_INV | (0x2 << INTEL_X86_CMASK_BIT),
240      .uflags= INTEL_X86_NCOMBO,
241    },
242 };
243
244 static const intel_x86_umask_t nhm_dtlb_load_misses[]={
245    { .uname  = "ANY",
246      .udesc  = "DTLB load misses",
247      .ucode = 0x100,
248      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
249    },
250    { .uname  = "PDE_MISS",
251      .udesc  = "DTLB load miss caused by low part of address",
252      .ucode = 0x2000,
253      .uflags= INTEL_X86_NCOMBO,
254    },
255    { .uname  = "WALK_COMPLETED",
256      .udesc  = "DTLB load miss page walks complete",
257      .ucode = 0x200,
258      .uflags= INTEL_X86_NCOMBO,
259    },
260    { .uname  = "STLB_HIT",
261      .udesc  = "DTLB second level hit",
262      .ucode = 0x1000,
263      .uflags= INTEL_X86_NCOMBO,
264    },
265    { .uname  = "PDP_MISS",
266      .udesc  = "Number of DTLB cache load misses where the high part of the linear to physical address translation was missed",
267      .ucode = 0x4000,
268      .uflags= INTEL_X86_NCOMBO,
269    },
270    { .uname  = "LARGE_WALK_COMPLETED",
271      .udesc  = "Counts number of completed large page walks due to load miss in the STLB",
272      .ucode = 0x8000,
273      .uflags= INTEL_X86_NCOMBO,
274    },
275 };
276
277 static const intel_x86_umask_t nhm_dtlb_misses[]={
278    { .uname  = "ANY",
279      .udesc  = "DTLB misses",
280      .ucode = 0x100,
281      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
282    },
283    { .uname  = "STLB_HIT",
284      .udesc  = "DTLB first level misses but second level hit",
285      .ucode = 0x1000,
286      .uflags= INTEL_X86_NCOMBO,
287    },
288    { .uname  = "WALK_COMPLETED",
289      .udesc  = "DTLB miss page walks",
290      .ucode = 0x200,
291      .uflags= INTEL_X86_NCOMBO,
292    },
293    { .uname  = "PDE_MISS",
294      .udesc  = "Number of DTLB cache misses where the low part of the linear to physical address translation was missed",
295      .ucode = 0x2000,
296      .uflags= INTEL_X86_NCOMBO,
297    },
298    { .uname  = "PDP_MISS",
299      .udesc  = "Number of DTLB misses where the high part of the linear to physical address translation was missed",
300      .ucode = 0x4000,
301      .uflags= INTEL_X86_NCOMBO,
302    },
303    { .uname  = "LARGE_WALK_COMPLETED",
304      .udesc  = "Counts number of completed large page walks due to misses in the STLB",
305      .ucode = 0x8000,
306      .uflags= INTEL_X86_NCOMBO,
307    },
308 };
309
310 static const intel_x86_umask_t nhm_ept[]={
311    { .uname  = "EPDE_MISS",
312      .udesc  = "Extended Page Directory Entry miss",
313      .ucode = 0x200,
314      .uflags= INTEL_X86_NCOMBO,
315    },
316    { .uname  = "EPDPE_MISS",
317      .udesc  = "Extended Page Directory Pointer miss",
318      .ucode = 0x800,
319      .uflags= INTEL_X86_NCOMBO,
320    },
321    { .uname  = "EPDPE_HIT",
322      .udesc  = "Extended Page Directory Pointer hit",
323      .ucode = 0x400,
324      .uflags= INTEL_X86_NCOMBO,
325    },
326 };
327
328 static const intel_x86_umask_t nhm_fp_assist[]={
329    { .uname  = "ALL",
330      .udesc  = "Floating point assists (Precise Event)",
331      .ucode = 0x100,
332      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_DFL,
333    },
334    { .uname  = "INPUT",
335      .udesc  = "Floating point assists for invalid input value (Precise Event)",
336      .ucode = 0x400,
337      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
338    },
339    { .uname  = "OUTPUT",
340      .udesc  = "Floating point assists for invalid output value (Precise Event)",
341      .ucode = 0x200,
342      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
343    },
344 };
345
346 static const intel_x86_umask_t nhm_fp_comp_ops_exe[]={
347    { .uname  = "MMX",
348      .udesc  = "MMX Uops",
349      .ucode = 0x200,
350      .uflags= INTEL_X86_NCOMBO,
351    },
352    { .uname  = "SSE_DOUBLE_PRECISION",
353      .udesc  = "SSE* FP double precision Uops",
354      .ucode = 0x8000,
355      .uflags= INTEL_X86_NCOMBO,
356    },
357    { .uname  = "SSE_FP",
358      .udesc  = "SSE and SSE2 FP Uops",
359      .ucode = 0x400,
360      .uflags= INTEL_X86_NCOMBO,
361    },
362    { .uname  = "SSE_FP_PACKED",
363      .udesc  = "SSE FP packed Uops",
364      .ucode = 0x1000,
365      .uflags= INTEL_X86_NCOMBO,
366    },
367    { .uname  = "SSE_FP_SCALAR",
368      .udesc  = "SSE FP scalar Uops",
369      .ucode = 0x2000,
370      .uflags= INTEL_X86_NCOMBO,
371    },
372    { .uname  = "SSE_SINGLE_PRECISION",
373      .udesc  = "SSE* FP single precision Uops",
374      .ucode = 0x4000,
375      .uflags= INTEL_X86_NCOMBO,
376    },
377    { .uname  = "SSE2_INTEGER",
378      .udesc  = "SSE2 integer Uops",
379      .ucode = 0x800,
380      .uflags= INTEL_X86_NCOMBO,
381    },
382    { .uname  = "X87",
383      .udesc  = "Computational floating-point operations executed",
384      .ucode = 0x100,
385      .uflags= INTEL_X86_NCOMBO,
386    },
387 };
388
389 static const intel_x86_umask_t nhm_fp_mmx_trans[]={
390    { .uname  = "ANY",
391      .udesc  = "All Floating Point to and from MMX transitions",
392      .ucode = 0x300,
393      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
394    },
395    { .uname  = "TO_FP",
396      .udesc  = "Transitions from MMX to Floating Point instructions",
397      .ucode = 0x100,
398      .uflags= INTEL_X86_NCOMBO,
399    },
400    { .uname  = "TO_MMX",
401      .udesc  = "Transitions from Floating Point to MMX instructions",
402      .ucode = 0x200,
403      .uflags= INTEL_X86_NCOMBO,
404    },
405 };
406
407 static const intel_x86_umask_t nhm_ifu_ivc[]={
408    { .uname  = "FULL",
409      .udesc  = "Instruction Fetche unit victim cache full",
410      .ucode = 0x100,
411      .uflags= INTEL_X86_NCOMBO,
412    },
413    { .uname  = "L1I_EVICTION",
414      .udesc  = "L1 Instruction cache evictions",
415      .ucode = 0x200,
416      .uflags= INTEL_X86_NCOMBO,
417    },
418 };
419
420 static const intel_x86_umask_t nhm_ild_stall[]={
421    { .uname  = "ANY",
422      .udesc  = "Any Instruction Length Decoder stall cycles",
423      .uequiv = "IQ_FULL:LCP:MRU:REGEN",
424      .ucode = 0xf00,
425      .uflags= INTEL_X86_DFL,
426    },
427    { .uname  = "IQ_FULL",
428      .udesc  = "Instruction Queue full stall cycles",
429      .ucode = 0x400,
430    },
431    { .uname  = "LCP",
432      .udesc  = "Length Change Prefix stall cycles",
433      .ucode = 0x100,
434    },
435    { .uname  = "MRU",
436      .udesc  = "Stall cycles due to BPU MRU bypass",
437      .ucode = 0x200,
438    },
439    { .uname  = "REGEN",
440      .udesc  = "Regen stall cycles",
441      .ucode = 0x800,
442    },
443 };
444
445 static const intel_x86_umask_t nhm_inst_decoded[]={
446    { .uname  = "DEC0",
447      .udesc  = "Instructions that must be decoded by decoder 0",
448      .ucode = 0x100,
449      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
450    },
451 };
452
453 static const intel_x86_umask_t nhm_inst_retired[]={
454    { .uname  = "ANY_P",
455      .udesc  = "Instructions Retired (Precise Event)",
456      .ucode = 0x0,
457      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_DFL,
458    },
459    { .uname  = "X87",
460      .udesc  = "Retired floating-point operations (Precise Event)",
461      .ucode = 0x200,
462      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
463    },
464 };
465
466 static const intel_x86_umask_t nhm_l1d[]={
467    { .uname  = "M_EVICT",
468      .udesc  = "L1D cache lines replaced in M state",
469      .ucode = 0x400,
470      .uflags= INTEL_X86_NCOMBO,
471    },
472    { .uname  = "M_REPL",
473      .udesc  = "L1D cache lines allocated in the M state",
474      .ucode = 0x200,
475      .uflags= INTEL_X86_NCOMBO,
476    },
477    { .uname  = "M_SNOOP_EVICT",
478      .udesc  = "L1D snoop eviction of cache lines in M state",
479      .ucode = 0x800,
480      .uflags= INTEL_X86_NCOMBO,
481    },
482    { .uname  = "REPL",
483      .udesc  = "L1 data cache lines allocated",
484      .ucode = 0x100,
485      .uflags= INTEL_X86_NCOMBO,
486    },
487 };
488
489 static const intel_x86_umask_t nhm_l1d_all_ref[]={
490    { .uname  = "ANY",
491      .udesc  = "All references to the L1 data cache",
492      .ucode = 0x100,
493      .uflags= INTEL_X86_DFL,
494    },
495    { .uname  = "CACHEABLE",
496      .udesc  = "L1 data cacheable reads and writes",
497      .ucode = 0x200,
498      .uflags= INTEL_X86_NCOMBO,
499    },
500 };
501
502 static const intel_x86_umask_t nhm_l1d_cache_ld[]={
503    { .uname  = "E_STATE",
504      .udesc  = "L1 data cache read in E state",
505      .ucode = 0x400,
506      .uflags= INTEL_X86_NCOMBO,
507    },
508    { .uname  = "I_STATE",
509      .udesc  = "L1 data cache read in I state (misses)",
510      .ucode = 0x100,
511      .uflags= INTEL_X86_NCOMBO,
512    },
513    { .uname  = "M_STATE",
514      .udesc  = "L1 data cache read in M state",
515      .ucode = 0x800,
516      .uflags= INTEL_X86_NCOMBO,
517    },
518    { .uname  = "MESI",
519      .udesc  = "L1 data cache reads",
520      .ucode = 0xf00,
521      .uflags= INTEL_X86_DFL,
522    },
523    { .uname  = "S_STATE",
524      .udesc  = "L1 data cache read in S state",
525      .ucode = 0x200,
526      .uflags= INTEL_X86_NCOMBO,
527    },
528 };
529
530 static const intel_x86_umask_t nhm_l1d_cache_lock[]={
531    { .uname  = "E_STATE",
532      .udesc  = "L1 data cache load locks in E state",
533      .ucode = 0x400,
534      .uflags= INTEL_X86_NCOMBO,
535    },
536    { .uname  = "HIT",
537      .udesc  = "L1 data cache load lock hits",
538      .ucode = 0x100,
539      .uflags= INTEL_X86_NCOMBO,
540    },
541    { .uname  = "M_STATE",
542      .udesc  = "L1 data cache load locks in M state",
543      .ucode = 0x800,
544      .uflags= INTEL_X86_NCOMBO,
545    },
546    { .uname  = "S_STATE",
547      .udesc  = "L1 data cache load locks in S state",
548      .ucode = 0x200,
549      .uflags= INTEL_X86_NCOMBO,
550    },
551 };
552
553 static const intel_x86_umask_t nhm_l1d_cache_st[]={
554    { .uname  = "E_STATE",
555      .udesc  = "L1 data cache stores in E state",
556      .ucode = 0x400,
557      .uflags= INTEL_X86_NCOMBO,
558    },
559    { .uname  = "I_STATE",
560      .udesc  = "L1 data cache store in the I state",
561      .ucode = 0x100,
562      .uflags= INTEL_X86_NCOMBO,
563    },
564    { .uname  = "M_STATE",
565      .udesc  = "L1 data cache stores in M state",
566      .ucode = 0x800,
567      .uflags= INTEL_X86_NCOMBO,
568    },
569    { .uname  = "S_STATE",
570      .udesc  = "L1 data cache stores in S state",
571      .ucode = 0x200,
572      .uflags= INTEL_X86_NCOMBO,
573    },
574    { .uname  = "MESI",
575      .udesc  = "L1 data cache store in all states",
576      .ucode = 0xf00,
577      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
578    },
579 };
580
581 static const intel_x86_umask_t nhm_l1d_prefetch[]={
582    { .uname  = "MISS",
583      .udesc  = "L1D hardware prefetch misses",
584      .ucode = 0x200,
585      .uflags= INTEL_X86_NCOMBO,
586    },
587    { .uname  = "REQUESTS",
588      .udesc  = "L1D hardware prefetch requests",
589      .ucode = 0x100,
590      .uflags= INTEL_X86_NCOMBO,
591    },
592    { .uname  = "TRIGGERS",
593      .udesc  = "L1D hardware prefetch requests triggered",
594      .ucode = 0x400,
595      .uflags= INTEL_X86_NCOMBO,
596    },
597 };
598
599 static const intel_x86_umask_t nhm_l1d_wb_l2[]={
600    { .uname  = "E_STATE",
601      .udesc  = "L1 writebacks to L2 in E state",
602      .ucode = 0x400,
603      .uflags= INTEL_X86_NCOMBO,
604    },
605    { .uname  = "I_STATE",
606      .udesc  = "L1 writebacks to L2 in I state (misses)",
607      .ucode = 0x100,
608      .uflags= INTEL_X86_NCOMBO,
609    },
610    { .uname  = "M_STATE",
611      .udesc  = "L1 writebacks to L2 in M state",
612      .ucode = 0x800,
613      .uflags= INTEL_X86_NCOMBO,
614    },
615    { .uname  = "S_STATE",
616      .udesc  = "L1 writebacks to L2 in S state",
617      .ucode = 0x200,
618      .uflags= INTEL_X86_NCOMBO,
619    },
620    { .uname  = "MESI",
621      .udesc  = "All L1 writebacks to L2",
622      .ucode = 0xf00,
623      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
624    },
625 };
626
627 static const intel_x86_umask_t nhm_l1i[]={
628    { .uname  = "CYCLES_STALLED",
629      .udesc  = "L1I instruction fetch stall cycles",
630      .ucode = 0x400,
631      .uflags= INTEL_X86_NCOMBO,
632    },
633    { .uname  = "HITS",
634      .udesc  = "L1I instruction fetch hits",
635      .ucode = 0x100,
636      .uflags= INTEL_X86_NCOMBO,
637    },
638    { .uname  = "MISSES",
639      .udesc  = "L1I instruction fetch misses",
640      .ucode = 0x200,
641      .uflags= INTEL_X86_NCOMBO,
642    },
643    { .uname  = "READS",
644      .udesc  = "L1I Instruction fetches",
645      .ucode = 0x300,
646      .uflags= INTEL_X86_NCOMBO,
647    },
648 };
649
650 static const intel_x86_umask_t nhm_l2_data_rqsts[]={
651    { .uname  = "ANY",
652      .udesc  = "All L2 data requests",
653      .ucode = 0xff00,
654      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
655    },
656    { .uname  = "DEMAND_E_STATE",
657      .udesc  = "L2 data demand loads in E state",
658      .ucode = 0x400,
659      .uflags= INTEL_X86_NCOMBO,
660    },
661    { .uname  = "DEMAND_I_STATE",
662      .udesc  = "L2 data demand loads in I state (misses)",
663      .ucode = 0x100,
664      .uflags= INTEL_X86_NCOMBO,
665    },
666    { .uname  = "DEMAND_M_STATE",
667      .udesc  = "L2 data demand loads in M state",
668      .ucode = 0x800,
669      .uflags= INTEL_X86_NCOMBO,
670    },
671    { .uname  = "DEMAND_MESI",
672      .udesc  = "L2 data demand requests",
673      .ucode = 0xf00,
674      .uflags= INTEL_X86_NCOMBO,
675    },
676    { .uname  = "DEMAND_S_STATE",
677      .udesc  = "L2 data demand loads in S state",
678      .ucode = 0x200,
679      .uflags= INTEL_X86_NCOMBO,
680    },
681    { .uname  = "PREFETCH_E_STATE",
682      .udesc  = "L2 data prefetches in E state",
683      .ucode = 0x4000,
684      .uflags= INTEL_X86_NCOMBO,
685    },
686    { .uname  = "PREFETCH_I_STATE",
687      .udesc  = "L2 data prefetches in the I state (misses)",
688      .ucode = 0x1000,
689      .uflags= INTEL_X86_NCOMBO,
690    },
691    { .uname  = "PREFETCH_M_STATE",
692      .udesc  = "L2 data prefetches in M state",
693      .ucode = 0x8000,
694      .uflags= INTEL_X86_NCOMBO,
695    },
696    { .uname  = "PREFETCH_MESI",
697      .udesc  = "All L2 data prefetches",
698      .ucode = 0xf000,
699      .uflags= INTEL_X86_NCOMBO,
700    },
701    { .uname  = "PREFETCH_S_STATE",
702      .udesc  = "L2 data prefetches in the S state",
703      .ucode = 0x2000,
704      .uflags= INTEL_X86_NCOMBO,
705    },
706 };
707
708 static const intel_x86_umask_t nhm_l2_hw_prefetch[]={
709    { .uname  = "HIT",
710      .udesc  = "Count L2 HW prefetcher detector hits",
711      .ucode = 0x100,
712      .uflags= INTEL_X86_NCOMBO,
713    },
714    { .uname  = "ALLOC",
715      .udesc  = "Count L2 HW prefetcher allocations",
716      .ucode = 0x200,
717      .uflags= INTEL_X86_NCOMBO,
718    },
719    { .uname  = "DATA_TRIGGER",
720      .udesc  = "Count L2 HW data prefetcher triggered",
721      .ucode = 0x400,
722      .uflags= INTEL_X86_NCOMBO,
723    },
724    { .uname  = "CODE_TRIGGER",
725      .udesc  = "Count L2 HW code prefetcher triggered",
726      .ucode = 0x800,
727      .uflags= INTEL_X86_NCOMBO,
728    },
729    { .uname  = "DCA_TRIGGER",
730      .udesc  = "Count L2 HW DCA prefetcher triggered",
731      .ucode = 0x1000,
732      .uflags= INTEL_X86_NCOMBO,
733    },
734    { .uname  = "KICK_START",
735      .udesc  = "Count L2 HW prefetcher kick started",
736      .ucode = 0x2000,
737      .uflags= INTEL_X86_NCOMBO,
738    },
739 };
740
741 static const intel_x86_umask_t nhm_l2_lines_in[]={
742    { .uname  = "ANY",
743      .udesc  = "L2 lines allocated",
744      .ucode = 0x700,
745      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
746    },
747    { .uname  = "E_STATE",
748      .udesc  = "L2 lines allocated in the E state",
749      .ucode = 0x400,
750      .uflags= INTEL_X86_NCOMBO,
751    },
752    { .uname  = "S_STATE",
753      .udesc  = "L2 lines allocated in the S state",
754      .ucode = 0x200,
755      .uflags= INTEL_X86_NCOMBO,
756    },
757 };
758
759 static const intel_x86_umask_t nhm_l2_lines_out[]={
760    { .uname  = "ANY",
761      .udesc  = "L2 lines evicted",
762      .ucode = 0xf00,
763      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
764    },
765    { .uname  = "DEMAND_CLEAN",
766      .udesc  = "L2 lines evicted by a demand request",
767      .ucode = 0x100,
768      .uflags= INTEL_X86_NCOMBO,
769    },
770    { .uname  = "DEMAND_DIRTY",
771      .udesc  = "L2 modified lines evicted by a demand request",
772      .ucode = 0x200,
773      .uflags= INTEL_X86_NCOMBO,
774    },
775    { .uname  = "PREFETCH_CLEAN",
776      .udesc  = "L2 lines evicted by a prefetch request",
777      .ucode = 0x400,
778      .uflags= INTEL_X86_NCOMBO,
779    },
780    { .uname  = "PREFETCH_DIRTY",
781      .udesc  = "L2 modified lines evicted by a prefetch request",
782      .ucode = 0x800,
783      .uflags= INTEL_X86_NCOMBO,
784    },
785 };
786
787 static const intel_x86_umask_t nhm_l2_rqsts[]={
788    { .uname  = "MISS",
789      .udesc  = "All L2 misses",
790      .ucode = 0xaa00,
791      .uflags= INTEL_X86_NCOMBO,
792    },
793    { .uname  = "REFERENCES",
794      .udesc  = "All L2 requests",
795      .ucode = 0xff00,
796      .uflags= INTEL_X86_NCOMBO,
797    },
798    { .uname  = "IFETCH_HIT",
799      .udesc  = "L2 instruction fetch hits",
800      .ucode = 0x1000,
801      .uflags= INTEL_X86_NCOMBO,
802    },
803    { .uname  = "IFETCH_MISS",
804      .udesc  = "L2 instruction fetch misses",
805      .ucode = 0x2000,
806      .uflags= INTEL_X86_NCOMBO,
807    },
808    { .uname  = "IFETCHES",
809      .udesc  = "L2 instruction fetches",
810      .ucode = 0x3000,
811      .uflags= INTEL_X86_NCOMBO,
812    },
813    { .uname  = "LD_HIT",
814      .udesc  = "L2 load hits",
815      .ucode = 0x100,
816      .uflags= INTEL_X86_NCOMBO,
817    },
818    { .uname  = "LD_MISS",
819      .udesc  = "L2 load misses",
820      .ucode = 0x200,
821      .uflags= INTEL_X86_NCOMBO,
822    },
823    { .uname  = "LOADS",
824      .udesc  = "L2 requests",
825      .ucode = 0x300,
826      .uflags= INTEL_X86_NCOMBO,
827    },
828    { .uname  = "PREFETCH_HIT",
829      .udesc  = "L2 prefetch hits",
830      .ucode = 0x4000,
831      .uflags= INTEL_X86_NCOMBO,
832    },
833    { .uname  = "PREFETCH_MISS",
834      .udesc  = "L2 prefetch misses",
835      .ucode = 0x8000,
836      .uflags= INTEL_X86_NCOMBO,
837    },
838    { .uname  = "PREFETCHES",
839      .udesc  = "All L2 prefetches",
840      .ucode = 0xc000,
841      .uflags= INTEL_X86_NCOMBO,
842    },
843    { .uname  = "RFO_HIT",
844      .udesc  = "L2 RFO hits",
845      .ucode = 0x400,
846      .uflags= INTEL_X86_NCOMBO,
847    },
848    { .uname  = "RFO_MISS",
849      .udesc  = "L2 RFO misses",
850      .ucode = 0x800,
851      .uflags= INTEL_X86_NCOMBO,
852    },
853    { .uname  = "RFOS",
854      .udesc  = "L2 RFO requests",
855      .ucode = 0xc00,
856      .uflags= INTEL_X86_NCOMBO,
857    },
858 };
859
860 static const intel_x86_umask_t nhm_l2_transactions[]={
861    { .uname  = "ANY",
862      .udesc  = "All L2 transactions",
863      .ucode = 0x8000,
864      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
865    },
866    { .uname  = "FILL",
867      .udesc  = "L2 fill transactions",
868      .ucode = 0x2000,
869      .uflags= INTEL_X86_NCOMBO,
870    },
871    { .uname  = "IFETCH",
872      .udesc  = "L2 instruction fetch transactions",
873      .ucode = 0x400,
874      .uflags= INTEL_X86_NCOMBO,
875    },
876    { .uname  = "L1D_WB",
877      .udesc  = "L1D writeback to L2 transactions",
878      .ucode = 0x1000,
879      .uflags= INTEL_X86_NCOMBO,
880    },
881    { .uname  = "LOAD",
882      .udesc  = "L2 Load transactions",
883      .ucode = 0x100,
884      .uflags= INTEL_X86_NCOMBO,
885    },
886    { .uname  = "PREFETCH",
887      .udesc  = "L2 prefetch transactions",
888      .ucode = 0x800,
889      .uflags= INTEL_X86_NCOMBO,
890    },
891    { .uname  = "RFO",
892      .udesc  = "L2 RFO transactions",
893      .ucode = 0x200,
894      .uflags= INTEL_X86_NCOMBO,
895    },
896    { .uname  = "WB",
897      .udesc  = "L2 writeback to LLC transactions",
898      .ucode = 0x4000,
899      .uflags= INTEL_X86_NCOMBO,
900    },
901 };
902
903 static const intel_x86_umask_t nhm_l2_write[]={
904    { .uname  = "LOCK_E_STATE",
905      .udesc  = "L2 demand lock RFOs in E state",
906      .ucode = 0x4000,
907      .uflags= INTEL_X86_NCOMBO,
908    },
909    { .uname  = "LOCK_I_STATE",
910      .udesc  = "L2 demand lock RFOs in I state (misses)",
911      .ucode = 0x1000,
912      .uflags= INTEL_X86_NCOMBO,
913    },
914    { .uname  = "LOCK_S_STATE",
915      .udesc  = "L2 demand lock RFOs in S state",
916      .ucode = 0x2000,
917      .uflags= INTEL_X86_NCOMBO,
918    },
919    { .uname  = "LOCK_HIT",
920      .udesc  = "All demand L2 lock RFOs that hit the cache",
921      .ucode = 0xe000,
922      .uflags= INTEL_X86_NCOMBO,
923    },
924    { .uname  = "LOCK_M_STATE",
925      .udesc  = "L2 demand lock RFOs in M state",
926      .ucode = 0x8000,
927      .uflags= INTEL_X86_NCOMBO,
928    },
929    { .uname  = "LOCK_MESI",
930      .udesc  = "All demand L2 lock RFOs",
931      .ucode = 0xf000,
932      .uflags= INTEL_X86_NCOMBO,
933    },
934    { .uname  = "RFO_HIT",
935      .udesc  = "All L2 demand store RFOs that hit the cache",
936      .ucode = 0xe00,
937      .uflags= INTEL_X86_NCOMBO,
938    },
939    { .uname  = "RFO_I_STATE",
940      .udesc  = "L2 demand store RFOs in I state (misses)",
941      .ucode = 0x100,
942      .uflags= INTEL_X86_NCOMBO,
943    },
944    { .uname  = "RFO_E_STATE",
945      .udesc  = "L2 demand store RFOs in the E state (exclusive)",
946      .ucode = 0x400,
947      .uflags= INTEL_X86_NCOMBO,
948    },
949    { .uname  = "RFO_M_STATE",
950      .udesc  = "L2 demand store RFOs in M state",
951      .ucode = 0x800,
952      .uflags= INTEL_X86_NCOMBO,
953    },
954    { .uname  = "RFO_MESI",
955      .udesc  = "All L2 demand store RFOs",
956      .ucode = 0xf00,
957      .uflags= INTEL_X86_NCOMBO,
958    },
959    { .uname  = "RFO_S_STATE",
960      .udesc  = "L2 demand store RFOs in S state",
961      .ucode = 0x200,
962      .uflags= INTEL_X86_NCOMBO,
963    },
964 };
965
966 static const intel_x86_umask_t nhm_large_itlb[]={
967    { .uname  = "HIT",
968      .udesc  = "Large ITLB hit",
969      .ucode = 0x100,
970      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
971    },
972 };
973
974 static const intel_x86_umask_t nhm_load_dispatch[]={
975    { .uname  = "ANY",
976      .udesc  = "All loads dispatched",
977      .ucode = 0x700,
978      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
979    },
980    { .uname  = "MOB",
981      .udesc  = "Loads dispatched from the MOB",
982      .ucode = 0x400,
983      .uflags= INTEL_X86_NCOMBO,
984    },
985    { .uname  = "RS",
986      .udesc  = "Loads dispatched that bypass the MOB",
987      .ucode = 0x100,
988      .uflags= INTEL_X86_NCOMBO,
989    },
990    { .uname  = "RS_DELAYED",
991      .udesc  = "Loads dispatched from stage 305",
992      .ucode = 0x200,
993      .uflags= INTEL_X86_NCOMBO,
994    },
995 };
996
997 static const intel_x86_umask_t nhm_longest_lat_cache[]={
998    { .uname  = "REFERENCE",
999      .udesc  = "Longest latency cache reference",
1000      .ucode = 0x4f00,
1001      .uflags= INTEL_X86_NCOMBO,
1002    },
1003    { .uname  = "MISS",
1004      .udesc  = "Longest latency cache miss",
1005      .ucode = 0x4100,
1006      .uflags= INTEL_X86_NCOMBO,
1007    },
1008 };
1009
1010 static const intel_x86_umask_t nhm_lsd[]={
1011    { .uname  = "ACTIVE",
1012      .udesc  = "Cycles when uops were delivered by the LSD",
1013      .ucode = 0x100 | (0x1 << INTEL_X86_CMASK_BIT),
1014      .modhw = _INTEL_X86_ATTR_C,
1015      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1016    },
1017    { .uname  = "INACTIVE",
1018      .udesc  = "Cycles no uops were delivered by the LSD",
1019      .uequiv = "ACTIVE:i=1",
1020      .ucode = 0x100 | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
1021    },
1022 };
1023
1024 static const intel_x86_umask_t nhm_machine_clears[]={
1025    { .uname  = "SMC",
1026      .udesc  = "Self-Modifying Code detected",
1027      .ucode = 0x400,
1028      .uflags= INTEL_X86_NCOMBO,
1029    },
1030    { .uname  = "CYCLES",
1031      .udesc  = "Cycles machine clear asserted",
1032      .ucode = 0x100,
1033      .uflags= INTEL_X86_NCOMBO,
1034    },
1035    { .uname  = "MEM_ORDER",
1036      .udesc  = "Execution pipeline restart due to Memory ordering conflicts",
1037      .ucode = 0x200,
1038      .uflags= INTEL_X86_NCOMBO,
1039    },
1040    { .uname  = "FUSION_ASSIST",
1041      .udesc  = "Counts the number of macro-fusion assists",
1042      .ucode = 0x1000,
1043      .uflags= INTEL_X86_NCOMBO,
1044    },
1045 };
1046
1047 static const intel_x86_umask_t nhm_macro_insts[]={
1048    { .uname  = "DECODED",
1049      .udesc  = "Instructions decoded",
1050      .ucode = 0x100,
1051      .uflags= INTEL_X86_NCOMBO,
1052    },
1053    { .uname  = "FUSIONS_DECODED",
1054      .udesc  = "Macro-fused instructions decoded",
1055      .ucode = 0x100,
1056      .uflags= INTEL_X86_NCOMBO,
1057    },
1058 };
1059
1060 static const intel_x86_umask_t nhm_memory_disambiguation[]={
1061    { .uname  = "RESET",
1062      .udesc  = "Counts memory disambiguation reset cycles",
1063      .ucode = 0x100,
1064      .uflags= INTEL_X86_NCOMBO,
1065    },
1066    { .uname  = "WATCHDOG",
1067      .udesc  = "Counts the number of times the memory disambiguation watchdog kicked in",
1068      .ucode = 0x400,
1069      .uflags= INTEL_X86_NCOMBO,
1070    },
1071    { .uname  = "WATCH_CYCLES",
1072      .udesc  = "Counts the cycles that the memory disambiguation watchdog is active",
1073      .ucode = 0x800,
1074      .uflags= INTEL_X86_NCOMBO,
1075    },
1076 };
1077
1078 static const intel_x86_umask_t nhm_mem_inst_retired[]={
1079    { .uname  = "LATENCY_ABOVE_THRESHOLD",
1080      .udesc  = "Memory instructions retired above programmed clocks, minimum threshold value is 3, (Precise Event and ldlat required)",
1081      .ucode = 0x1000,
1082      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_LDLAT,
1083    },
1084    { .uname  = "LOADS",
1085      .udesc  = "Instructions retired which contains a load (Precise Event)",
1086      .ucode = 0x100,
1087      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1088    },
1089    { .uname  = "STORES",
1090      .udesc  = "Instructions retired which contains a store (Precise Event)",
1091      .ucode = 0x200,
1092      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1093    },
1094 };
1095
1096 static const intel_x86_umask_t nhm_mem_load_retired[]={
1097    { .uname  = "DTLB_MISS",
1098      .udesc  = "Retired loads that miss the DTLB (Precise Event)",
1099      .ucode = 0x8000,
1100      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1101    },
1102    { .uname  = "HIT_LFB",
1103      .udesc  = "Retired loads that miss L1D and hit an previously allocated LFB (Precise Event)",
1104      .ucode = 0x4000,
1105      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1106    },
1107    { .uname  = "L1D_HIT",
1108      .udesc  = "Retired loads that hit the L1 data cache (Precise Event)",
1109      .ucode = 0x100,
1110      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1111    },
1112    { .uname  = "L2_HIT",
1113      .udesc  = "Retired loads that hit the L2 cache (Precise Event)",
1114      .ucode = 0x200,
1115      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1116    },
1117    { .uname  = "L3_MISS",
1118      .udesc  = "Retired loads that miss the L3 cache (Precise Event)",
1119      .ucode = 0x1000,
1120      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1121    },
1122    { .uname  = "LLC_MISS",
1123      .udesc  = "This is an alias for L3_MISS",
1124      .uequiv = "L3_MISS",
1125      .ucode = 0x1000,
1126      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1127    },
1128    { .uname  = "L3_UNSHARED_HIT",
1129      .udesc  = "Retired loads that hit valid versions in the L3 cache (Precise Event)",
1130      .ucode = 0x400,
1131      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1132    },
1133    { .uname  = "LLC_UNSHARED_HIT",
1134      .udesc  = "This is an alias for L3_UNSHARED_HIT",
1135      .uequiv = "L3_UNSHARED_HIT",
1136      .ucode = 0x400,
1137      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1138    },
1139    { .uname  = "OTHER_CORE_L2_HIT_HITM",
1140      .udesc  = "Retired loads that hit sibling core's L2 in modified or unmodified states (Precise Event)",
1141      .ucode = 0x800,
1142      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1143    },
1144 };
1145
1146 static const intel_x86_umask_t nhm_mem_store_retired[]={
1147    { .uname  = "DTLB_MISS",
1148      .udesc  = "Retired stores that miss the DTLB (Precise Event)",
1149      .ucode = 0x100,
1150      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_DFL,
1151    },
1152 };
1153
1154 static const intel_x86_umask_t nhm_mem_uncore_retired[]={
1155    { .uname  = "OTHER_CORE_L2_HITM",
1156      .udesc  = "Load instructions retired that HIT modified data in sibling core (Precise Event)",
1157      .ucode = 0x200,
1158      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1159    },
1160    { .uname  = "REMOTE_CACHE_LOCAL_HOME_HIT",
1161      .udesc  = "Load instructions retired remote cache HIT data source (Precise Event)",
1162      .ucode = 0x800,
1163      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1164    },
1165    { .uname  = "REMOTE_DRAM",
1166      .udesc  = "Load instructions retired remote DRAM and remote home-remote cache HITM (Precise Event)",
1167      .ucode = 0x1000,
1168      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1169    },
1170    { .uname  = "LOCAL_DRAM",
1171      .udesc  = "Load instructions retired with a data source of local DRAM or locally homed remote hitm (Precise Event)",
1172      .ucode = 0x2000,
1173      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1174    },
1175    { .uname  = "L3_DATA_MISS_UNKNOWN",
1176      .udesc  = "Load instructions retired where the memory reference missed L3 and data source is unknown (Model 46 only, Precise Event)",
1177      .ucode = 0x100,
1178      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1179      .umodel = PFM_PMU_INTEL_NHM_EX,
1180    },
1181    { .uname  = "UNCACHEABLE",
1182      .udesc  = "Load instructions retired where the memory reference missed L1, L2, L3 caches and to perform I/O (Model 46 only, Precise Event)",
1183      .ucode = 0x8000,
1184      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1185      .umodel = PFM_PMU_INTEL_NHM_EX,
1186    },
1187 };
1188
1189 static const intel_x86_umask_t nhm_offcore_requests[]={
1190    { .uname  = "ANY",
1191      .udesc  = "All offcore requests",
1192      .ucode = 0x8000,
1193      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1194    },
1195    { .uname  = "ANY_READ",
1196      .udesc  = "Offcore read requests",
1197      .ucode = 0x800,
1198      .uflags= INTEL_X86_NCOMBO,
1199    },
1200    { .uname  = "ANY_RFO",
1201      .udesc  = "Offcore RFO requests",
1202      .ucode = 0x1000,
1203      .uflags= INTEL_X86_NCOMBO,
1204    },
1205    { .uname  = "DEMAND_READ_CODE",
1206      .udesc  = "Counts number of offcore demand code read requests. Does not count L2 prefetch requests.",
1207      .ucode = 0x200,
1208      .uflags= INTEL_X86_NCOMBO,
1209    },
1210    { .uname  = "DEMAND_READ_DATA",
1211      .udesc  = "Offcore demand data read requests",
1212      .ucode = 0x100,
1213      .uflags= INTEL_X86_NCOMBO,
1214    },
1215    { .uname  = "DEMAND_RFO",
1216      .udesc  = "Offcore demand RFO requests",
1217      .ucode = 0x400,
1218      .uflags= INTEL_X86_NCOMBO,
1219    },
1220    { .uname  = "L1D_WRITEBACK",
1221      .udesc  = "Offcore L1 data cache writebacks",
1222      .ucode = 0x4000,
1223      .uflags= INTEL_X86_NCOMBO,
1224    },
1225    { .uname  = "UNCACHED_MEM",
1226      .udesc  = "Counts number of offcore uncached memory requests",
1227      .ucode = 0x2000,
1228      .uflags= INTEL_X86_NCOMBO,
1229    },
1230 };
1231
1232 static const intel_x86_umask_t nhm_pic_accesses[]={
1233    { .uname  = "TPR_READS",
1234      .udesc  = "Counts number of TPR reads",
1235      .ucode = 0x100,
1236      .uflags= INTEL_X86_NCOMBO,
1237    },
1238    { .uname  = "TPR_WRITES",
1239      .udesc  = "Counts number of TPR writes",
1240      .ucode = 0x200,
1241      .uflags= INTEL_X86_NCOMBO,
1242    },
1243 };
1244
1245 static const intel_x86_umask_t nhm_rat_stalls[]={
1246    { .uname  = "FLAGS",
1247      .udesc  = "Flag stall cycles",
1248      .ucode = 0x100,
1249      .uflags= INTEL_X86_NCOMBO,
1250    },
1251    { .uname  = "REGISTERS",
1252      .udesc  = "Partial register stall cycles",
1253      .ucode = 0x200,
1254      .uflags= INTEL_X86_NCOMBO,
1255    },
1256    { .uname  = "ROB_READ_PORT",
1257      .udesc  = "ROB read port stalls cycles",
1258      .ucode = 0x400,
1259      .uflags= INTEL_X86_NCOMBO,
1260    },
1261    { .uname  = "SCOREBOARD",
1262      .udesc  = "Scoreboard stall cycles",
1263      .ucode = 0x800,
1264      .uflags= INTEL_X86_NCOMBO,
1265    },
1266    { .uname  = "ANY",
1267      .udesc  = "All RAT stall cycles",
1268      .ucode = 0xf00,
1269      .uflags= INTEL_X86_DFL,
1270    },
1271 };
1272
1273 static const intel_x86_umask_t nhm_resource_stalls[]={
1274    { .uname  = "FPCW",
1275      .udesc  = "FPU control word write stall cycles",
1276      .ucode = 0x2000,
1277    },
1278    { .uname  = "LOAD",
1279      .udesc  = "Load buffer stall cycles",
1280      .ucode = 0x200,
1281    },
1282    { .uname  = "MXCSR",
1283      .udesc  = "MXCSR rename stall cycles",
1284      .ucode = 0x4000,
1285    },
1286    { .uname  = "RS_FULL",
1287      .udesc  = "Reservation Station full stall cycles",
1288      .ucode = 0x400,
1289    },
1290    { .uname  = "STORE",
1291      .udesc  = "Store buffer stall cycles",
1292      .ucode = 0x800,
1293    },
1294    { .uname  = "OTHER",
1295      .udesc  = "Other Resource related stall cycles",
1296      .ucode = 0x8000,
1297    },
1298    { .uname  = "ROB_FULL",
1299      .udesc  = "ROB full stall cycles",
1300      .ucode = 0x1000,
1301    },
1302    { .uname  = "ANY",
1303      .udesc  = "Resource related stall cycles",
1304      .ucode = 0x100,
1305      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1306    },
1307 };
1308
1309 static const intel_x86_umask_t nhm_simd_int_128[]={
1310    { .uname  = "PACK",
1311      .udesc  = "128 bit SIMD integer pack operations",
1312      .ucode = 0x400,
1313      .uflags= INTEL_X86_NCOMBO,
1314    },
1315    { .uname  = "PACKED_ARITH",
1316      .udesc  = "128 bit SIMD integer arithmetic operations",
1317      .ucode = 0x2000,
1318      .uflags= INTEL_X86_NCOMBO,
1319    },
1320    { .uname  = "PACKED_LOGICAL",
1321      .udesc  = "128 bit SIMD integer logical operations",
1322      .ucode = 0x1000,
1323      .uflags= INTEL_X86_NCOMBO,
1324    },
1325    { .uname  = "PACKED_MPY",
1326      .udesc  = "128 bit SIMD integer multiply operations",
1327      .ucode = 0x100,
1328      .uflags= INTEL_X86_NCOMBO,
1329    },
1330    { .uname  = "PACKED_SHIFT",
1331      .udesc  = "128 bit SIMD integer shift operations",
1332      .ucode = 0x200,
1333      .uflags= INTEL_X86_NCOMBO,
1334    },
1335    { .uname  = "SHUFFLE_MOVE",
1336      .udesc  = "128 bit SIMD integer shuffle/move operations",
1337      .ucode = 0x4000,
1338      .uflags= INTEL_X86_NCOMBO,
1339    },
1340    { .uname  = "UNPACK",
1341      .udesc  = "128 bit SIMD integer unpack operations",
1342      .ucode = 0x800,
1343      .uflags= INTEL_X86_NCOMBO,
1344    },
1345 };
1346
1347 static const intel_x86_umask_t nhm_simd_int_64[]={
1348    { .uname  = "PACK",
1349      .udesc  = "SIMD integer 64 bit pack operations",
1350      .ucode = 0x400,
1351      .uflags= INTEL_X86_NCOMBO,
1352    },
1353    { .uname  = "PACKED_ARITH",
1354      .udesc  = "SIMD integer 64 bit arithmetic operations",
1355      .ucode = 0x2000,
1356      .uflags= INTEL_X86_NCOMBO,
1357    },
1358    { .uname  = "PACKED_LOGICAL",
1359      .udesc  = "SIMD integer 64 bit logical operations",
1360      .ucode = 0x1000,
1361      .uflags= INTEL_X86_NCOMBO,
1362    },
1363    { .uname  = "PACKED_MPY",
1364      .udesc  = "SIMD integer 64 bit packed multiply operations",
1365      .ucode = 0x100,
1366      .uflags= INTEL_X86_NCOMBO,
1367    },
1368    { .uname  = "PACKED_SHIFT",
1369      .udesc  = "SIMD integer 64 bit shift operations",
1370      .ucode = 0x200,
1371      .uflags= INTEL_X86_NCOMBO,
1372    },
1373    { .uname  = "SHUFFLE_MOVE",
1374      .udesc  = "SIMD integer 64 bit shuffle/move operations",
1375      .ucode = 0x4000,
1376      .uflags= INTEL_X86_NCOMBO,
1377    },
1378    { .uname  = "UNPACK",
1379      .udesc  = "SIMD integer 64 bit unpack operations",
1380      .ucode = 0x800,
1381      .uflags= INTEL_X86_NCOMBO,
1382    },
1383 };
1384
1385 static const intel_x86_umask_t nhm_snoop_response[]={
1386    { .uname  = "HIT",
1387      .udesc  = "Thread responded HIT to snoop",
1388      .ucode = 0x100,
1389      .uflags= INTEL_X86_NCOMBO,
1390    },
1391    { .uname  = "HITE",
1392      .udesc  = "Thread responded HITE to snoop",
1393      .ucode = 0x200,
1394      .uflags= INTEL_X86_NCOMBO,
1395    },
1396    { .uname  = "HITM",
1397      .udesc  = "Thread responded HITM to snoop",
1398      .ucode = 0x400,
1399      .uflags= INTEL_X86_NCOMBO,
1400    },
1401 };
1402
1403 static const intel_x86_umask_t nhm_sq_misc[]={
1404    { .uname  = "PROMOTION",
1405      .udesc  = "Counts the number of L2 secondary misses that hit the Super Queue",
1406      .ucode = 0x100,
1407      .uflags= INTEL_X86_NCOMBO,
1408    },
1409    { .uname  = "PROMOTION_POST_GO",
1410      .udesc  = "Counts the number of L2 secondary misses during the Super Queue filling L2",
1411      .ucode = 0x200,
1412      .uflags= INTEL_X86_NCOMBO,
1413    },
1414    { .uname  = "LRU_HINTS",
1415      .udesc  = "Counts number of Super Queue LRU hints sent to L3",
1416      .ucode = 0x400,
1417      .uflags= INTEL_X86_NCOMBO,
1418    },
1419    { .uname  = "FILL_DROPPED",
1420      .udesc  = "Counts the number of SQ L2 fills dropped due to L2 busy",
1421      .ucode = 0x800,
1422      .uflags= INTEL_X86_NCOMBO,
1423    },
1424    { .uname  = "SPLIT_LOCK",
1425      .udesc  = "Super Queue lock splits across a cache line",
1426      .ucode = 0x1000,
1427      .uflags= INTEL_X86_NCOMBO,
1428    },
1429 };
1430
1431 static const intel_x86_umask_t nhm_sse_mem_exec[]={
1432    { .uname  = "NTA",
1433      .udesc  = "Streaming SIMD L1D NTA prefetch miss",
1434      .ucode = 0x100,
1435      .uflags= INTEL_X86_DFL,
1436    },
1437 };
1438
1439 static const intel_x86_umask_t nhm_ssex_uops_retired[]={
1440    { .uname  = "PACKED_DOUBLE",
1441      .udesc  = "SIMD Packed-Double Uops retired (Precise Event)",
1442      .ucode = 0x400,
1443      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1444    },
1445    { .uname  = "PACKED_SINGLE",
1446      .udesc  = "SIMD Packed-Single Uops retired (Precise Event)",
1447      .ucode = 0x100,
1448      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1449    },
1450    { .uname  = "SCALAR_DOUBLE",
1451      .udesc  = "SIMD Scalar-Double Uops retired (Precise Event)",
1452      .ucode = 0x800,
1453      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1454    },
1455    { .uname  = "SCALAR_SINGLE",
1456      .udesc  = "SIMD Scalar-Single Uops retired (Precise Event)",
1457      .ucode = 0x200,
1458      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1459    },
1460    { .uname  = "VECTOR_INTEGER",
1461      .udesc  = "SIMD Vector Integer Uops retired (Precise Event)",
1462      .ucode = 0x1000,
1463      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1464    },
1465 };
1466
1467 static const intel_x86_umask_t nhm_store_blocks[]={
1468    { .uname  = "AT_RET",
1469      .udesc  = "Loads delayed with at-Retirement block code",
1470      .ucode = 0x400,
1471      .uflags= INTEL_X86_NCOMBO,
1472    },
1473    { .uname  = "L1D_BLOCK",
1474      .udesc  = "Cacheable loads delayed with L1D block code",
1475      .ucode = 0x800,
1476      .uflags= INTEL_X86_NCOMBO,
1477    },
1478    { .uname  = "NOT_STA",
1479      .udesc  = "Loads delayed due to a store blocked for unknown data",
1480      .ucode = 0x100,
1481      .uflags= INTEL_X86_NCOMBO,
1482    },
1483    { .uname  = "STA",
1484      .udesc  = "Loads delayed due to a store blocked for an unknown address",
1485      .ucode = 0x200,
1486      .uflags= INTEL_X86_NCOMBO,
1487    },
1488 };
1489
1490 static const intel_x86_umask_t nhm_uops_decoded[]={
1491    { .uname  = "ESP_FOLDING",
1492      .udesc  = "Stack pointer instructions decoded",
1493      .ucode = 0x400,
1494      .uflags= INTEL_X86_NCOMBO,
1495    },
1496    { .uname  = "ESP_SYNC",
1497      .udesc  = "Stack pointer sync operations",
1498      .ucode = 0x800,
1499      .uflags= INTEL_X86_NCOMBO,
1500    },
1501    { .uname  = "MS",
1502      .udesc  = "Uops decoded by Microcode Sequencer",
1503      .ucode = 0x200,
1504      .uflags= INTEL_X86_NCOMBO,
1505    },
1506    { .uname  = "MS_CYCLES_ACTIVE",
1507      .udesc  = "Cycles in which at least one uop is decoded by Microcode Sequencer",
1508      .uequiv = "MS:c=1",
1509      .ucode = 0x200 | (0x1 << INTEL_X86_CMASK_BIT),
1510      .uflags= INTEL_X86_NCOMBO,
1511    },
1512 };
1513
1514 static const intel_x86_umask_t nhm_uops_executed[]={
1515    { .uname  = "PORT0",
1516      .udesc  = "Uops executed on port 0",
1517      .ucode = 0x100,
1518      .uflags= INTEL_X86_NCOMBO,
1519    },
1520    { .uname  = "PORT1",
1521      .udesc  = "Uops executed on port 1",
1522      .ucode = 0x200,
1523      .uflags= INTEL_X86_NCOMBO,
1524    },
1525    { .uname  = "PORT2_CORE",
1526      .udesc  = "Uops executed on port 2 on any thread (core count only)",
1527      .ucode = 0x400 | INTEL_X86_MOD_ANY,
1528      .modhw = _INTEL_X86_ATTR_T,
1529      .uflags= INTEL_X86_NCOMBO,
1530    },
1531    { .uname  = "PORT3_CORE",
1532      .udesc  = "Uops executed on port 3 on any thread (core count only)",
1533      .ucode = 0x800 | INTEL_X86_MOD_ANY,
1534      .modhw = _INTEL_X86_ATTR_T,
1535      .uflags= INTEL_X86_NCOMBO,
1536    },
1537    { .uname  = "PORT4_CORE",
1538      .udesc  = "Uops executed on port 4 on any thread (core count only)",
1539      .ucode = 0x1000 | INTEL_X86_MOD_ANY,
1540      .modhw = _INTEL_X86_ATTR_T,
1541      .uflags= INTEL_X86_NCOMBO,
1542    },
1543    { .uname  = "PORT5",
1544      .udesc  = "Uops executed on port 5",
1545      .ucode = 0x2000,
1546      .uflags= INTEL_X86_NCOMBO,
1547    },
1548    { .uname  = "PORT015",
1549      .udesc  = "Uops issued on ports 0, 1 or 5",
1550      .ucode = 0x4000,
1551      .uflags= INTEL_X86_NCOMBO,
1552    },
1553    { .uname  = "PORT234_CORE",
1554      .udesc  = "Uops issued on ports 2, 3 or 4 on any thread (core count only)",
1555      .ucode = 0x8000 | INTEL_X86_MOD_ANY,
1556      .modhw = _INTEL_X86_ATTR_T,
1557      .uflags= INTEL_X86_NCOMBO,
1558    },
1559    { .uname  = "PORT015_STALL_CYCLES",
1560      .udesc  = "Cycles no Uops issued on ports 0, 1 or 5",
1561      .uequiv = "PORT015:c=1:i=1",
1562      .ucode = 0x4000 | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
1563      .uflags= INTEL_X86_NCOMBO,
1564    },
1565 };
1566
1567 static const intel_x86_umask_t nhm_uops_issued[]={
1568    { .uname  = "ANY",
1569      .udesc  = "Uops issued",
1570      .ucode = 0x100,
1571      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1572    },
1573    { .uname  = "STALLED_CYCLES",
1574      .udesc  = "Cycles stalled no issued uops",
1575      .uequiv = "ANY:c=1:i=1",
1576      .ucode = 0x100 | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
1577      .uflags= INTEL_X86_NCOMBO,
1578    },
1579    { .uname  = "FUSED",
1580      .udesc  = "Fused Uops issued",
1581      .ucode = 0x200,
1582      .uflags= INTEL_X86_NCOMBO,
1583    },
1584 };
1585
1586 static const intel_x86_umask_t nhm_uops_retired[]={
1587    { .uname  = "ANY",
1588      .udesc  = "Uops retired (Precise Event)",
1589      .ucode = 0x100,
1590      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_DFL,
1591    },
1592    { .uname  = "RETIRE_SLOTS",
1593      .udesc  = "Retirement slots used (Precise Event)",
1594      .ucode = 0x200,
1595      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1596    },
1597    { .uname  = "ACTIVE_CYCLES",
1598      .udesc  = "Cycles Uops are being retired (Precise Event)",
1599      .uequiv = "ANY:c=1",
1600      .ucode = 0x100 | (0x1 << INTEL_X86_CMASK_BIT),
1601      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1602    },
1603    { .uname  = "STALL_CYCLES",
1604      .udesc  = "Cycles No Uops retired (Precise Event)",
1605      .uequiv = "ANY:c=1:i=1",
1606      .ucode = 0x100 | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
1607      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1608    },
1609    { .uname  = "MACRO_FUSED",
1610      .udesc  = "Macro-fused Uops retired (Precise Event)",
1611      .ucode = 0x400,
1612      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS,
1613    },
1614 };
1615
1616 static const intel_x86_umask_t nhm_offcore_response_0[]={
1617    { .uname  = "DMND_DATA_RD",
1618      .udesc  = "Request: counts the number of demand and DCU prefetch data reads of full and partial cachelines as well as demand data page table entry cacheline reads. Does not count L2 data read prefetches or instruction fetches",
1619      .ucode = 0x100,
1620      .grpid = 0,
1621    },
1622    { .uname  = "DMND_RFO",
1623      .udesc  = "Request: counts the number of demand and DCU prefetch reads for ownership (RFO) requests generated by a write to data cacheline. Does not count L2 RFO",
1624      .ucode = 0x200,
1625      .grpid = 0,
1626    },
1627    { .uname  = "DMND_IFETCH",
1628      .udesc  = "Request: counts the number of demand and DCU prefetch instruction cacheline reads. Does not count L2 code read prefetches",
1629      .ucode = 0x400,
1630      .grpid = 0,
1631    },
1632    { .uname  = "WB",
1633      .udesc  = "Request: counts the number of writeback (modified to exclusive) transactions",
1634      .ucode = 0x800,
1635      .grpid = 0,
1636    },
1637    { .uname  = "PF_DATA_RD",
1638      .udesc  = "Request: counts the number of data cacheline reads generated by L2 prefetchers",
1639      .ucode = 0x1000,
1640      .grpid = 0,
1641    },
1642    { .uname  = "PF_RFO",
1643      .udesc  = "Request: counts the number of RFO requests generated by L2 prefetchers",
1644      .ucode = 0x2000,
1645      .grpid = 0,
1646    },
1647    { .uname  = "PF_IFETCH",
1648      .udesc  = "Request: counts the number of code reads generated by L2 prefetchers",
1649      .ucode = 0x4000,
1650      .grpid = 0,
1651    },
1652    { .uname  = "OTHER",
1653      .udesc  = "Request: counts one of the following transaction types, including L3 invalidate, I/O, full or partial writes, WC or non-temporal stores, CLFLUSH, Fences, lock, unlock, split lock",
1654      .ucode = 0x8000,
1655      .grpid = 0,
1656    },
1657    { .uname  = "ANY_IFETCH",
1658      .udesc  = "Request: combination of PF_IFETCH | DMND_IFETCH",
1659      .uequiv = "PF_IFETCH:DMND_IFETCH",
1660      .ucode = 0x4400,
1661      .grpid = 0,
1662    },
1663    { .uname  = "ANY_REQUEST",
1664      .udesc  = "Request: combination of all requests umasks",
1665      .uequiv = "DMND_DATA_RD:DMND_RFO:DMND_IFETCH:WB:PF_DATA_RD:PF_RFO:PF_IFETCH:OTHER",
1666      .ucode = 0xff00,
1667      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
1668      .grpid = 0,
1669    },
1670    { .uname  = "ANY_DATA",
1671      .udesc  = "Request: any data read/write request",
1672      .uequiv = "DMND_DATA_RD:PF_DATA_RD:DMND_RFO:PF_RFO",
1673      .ucode = 0x3300,
1674      .grpid = 0,
1675    },
1676    { .uname  = "ANY_DATA_RD",
1677      .udesc  = "Request: any data read in request",
1678      .uequiv = "DMND_DATA_RD:PF_DATA_RD",
1679      .ucode = 0x1100,
1680      .grpid = 0,
1681    },
1682
1683    { .uname  = "ANY_RFO",
1684      .udesc  = "Request: combination of DMND_RFO | PF_RFO",
1685      .uequiv = "DMND_RFO:PF_RFO",
1686      .ucode = 0x2200,
1687      .grpid = 0,
1688    },
1689    { .uname  = "UNCORE_HIT",
1690      .udesc  = "Response: counts L3 Hit: local or remote home requests that hit L3 cache in the uncore with no coherency actions required (snooping)",
1691      .ucode = 0x10000,
1692      .grpid = 1,
1693    },
1694    { .uname  = "OTHER_CORE_HIT_SNP",
1695      .udesc  = "Response: counts L3 Hit: local or remote home requests that hit L3 cache in the uncore and was serviced by another core with a cross core snoop where no modified copies were found (clean)",
1696      .ucode = 0x20000,
1697      .grpid = 1,
1698    },
1699    { .uname  = "OTHER_CORE_HITM",
1700      .udesc  = "Response: counts L3 Hit: local or remote home requests that hit L3 cache in the uncore and was serviced by another core with a cross core snoop where modified copies were found (HITM)",
1701      .ucode = 0x40000,
1702      .grpid = 1,
1703    },
1704    { .uname  = "REMOTE_CACHE_HITM",
1705      .udesc  = "Response: counts L3 Hit: local or remote home requests that hit a remote L3 cacheline in modified (HITM) state",
1706      .ucode = 0x80000,
1707      .grpid = 1,
1708    },
1709    { .uname  = "REMOTE_CACHE_FWD",
1710      .udesc  = "Response: counts L3 Miss: local homed requests that missed the L3 cache and was serviced by forwarded data following a cross package snoop where no modified copies found. (Remote home requests are not counted)",
1711      .ucode = 0x100000,
1712      .grpid = 1,
1713    },
1714    { .uname  = "REMOTE_DRAM",
1715      .udesc  = "Response: counts L3 Miss: remote home requests that missed the L3 cache and were serviced by remote DRAM",
1716      .ucode = 0x200000,
1717      .grpid = 1,
1718    },
1719    { .uname  = "LOCAL_DRAM",
1720      .udesc  = "Response: counts L3 Miss: local home requests that missed the L3 cache and were serviced by local DRAM",
1721      .ucode = 0x400000,
1722      .grpid = 1,
1723    },
1724    { .uname  = "NON_DRAM",
1725      .udesc  = "Response: Non-DRAM requests that were serviced by IOH",
1726      .ucode = 0x800000,
1727      .grpid = 1,
1728    },
1729    { .uname  = "ANY_CACHE_DRAM",
1730      .udesc  = "Response: requests serviced by any source but IOH",
1731      .uequiv = "UNCORE_HIT:OTHER_CORE_HIT_SNP:OTHER_CORE_HITM:REMOTE_CACHE_FWD:REMOTE_CACHE_HITM:REMOTE_DRAM:LOCAL_DRAM",
1732      .ucode  = 0x7f0000,
1733      .grpid  = 1,
1734    },
1735    { .uname  = "ANY_DRAM",
1736      .udesc  = "Response: requests serviced by local or remote DRAM",
1737      .uequiv = "REMOTE_DRAM:LOCAL_DRAM",
1738      .ucode  = 0x600000,
1739      .grpid  = 1,
1740    },
1741    { .uname  = "ANY_LLC_MISS",
1742      .udesc  = "Response: requests that missed in L3",
1743      .uequiv = "REMOTE_CACHE_HITM:REMOTE_CACHE_FWD:REMOTE_DRAM:LOCAL_DRAM:NON_DRAM",
1744      .ucode  = 0xf80000,
1745      .grpid  = 1,
1746    },
1747    { .uname  = "LOCAL_CACHE_DRAM",
1748      .udesc  = "Response: requests hit local core or uncore caches or local DRAM",
1749      .uequiv = "UNCORE_HIT:OTHER_CORE_HIT_SNP:OTHER_CORE_HITM:LOCAL_DRAM",
1750      .ucode  = 0x470000,
1751      .grpid  = 1,
1752    },
1753    { .uname  = "REMOTE_CACHE_DRAM",
1754      .udesc  = "Response: requests that miss L3 and hit remote caches or DRAM",
1755      .uequiv = "REMOTE_CACHE_HITM:REMOTE_CACHE_FWD:REMOTE_DRAM",
1756      .ucode  = 0x380000,
1757      .grpid  = 1,
1758    },
1759    { .uname  = "ANY_RESPONSE",
1760      .udesc  = "Response: combination of all response umasks",
1761      .uequiv = "UNCORE_HIT:OTHER_CORE_HIT_SNP:OTHER_CORE_HITM:REMOTE_CACHE_FWD:REMOTE_CACHE_HITM:REMOTE_DRAM:LOCAL_DRAM:NON_DRAM",
1762      .ucode  = 0xff0000,
1763      .uflags = INTEL_X86_NCOMBO | INTEL_X86_DFL,
1764      .grpid  = 1,
1765    },
1766 };
1767
1768 static const intel_x86_entry_t intel_nhm_pe[]={
1769 { .name   = "UNHALTED_CORE_CYCLES",
1770   .desc   = "Count core clock cycles whenever the clock signal on the specific core is running (not halted)",
1771   .modmsk = INTEL_V3_ATTRS,
1772   .cntmsk = 0x20000000full,
1773   .code = 0x3c,
1774 },
1775 { .name   = "INSTRUCTION_RETIRED",
1776   .desc   = "Count the number of instructions at retirement",
1777   .modmsk = INTEL_V3_ATTRS,
1778   .cntmsk = 0x10000000full,
1779   .code = 0xc0,
1780 },
1781 { .name   = "INSTRUCTIONS_RETIRED",
1782   .desc   = "This is an alias for INSTRUCTION_RETIRED",
1783   .modmsk = INTEL_V3_ATTRS,
1784   .equiv = "INSTRUCTION_RETIRED",
1785   .cntmsk = 0x10000000full,
1786   .code = 0xc0,
1787 },
1788 { .name   = "UNHALTED_REFERENCE_CYCLES",
1789   .desc   = "Unhalted reference cycles",
1790   .modmsk = INTEL_FIXED3_ATTRS,
1791   .cntmsk = 0x400000000ull,
1792   .code = 0x0300, /* pseudo encoding */
1793   .flags = INTEL_X86_FIXED,
1794 },
1795 { .name   = "LLC_REFERENCES",
1796   .desc   = "Count each request originating equiv the core to reference a cache line in the last level cache. The count may include speculation, but excludes cache line fills due to hardware prefetch. Alias to L2_RQSTS:SELF_DEMAND_MESI",
1797   .modmsk = INTEL_V3_ATTRS,
1798   .cntmsk = 0xf,
1799   .code = 0x4f2e,
1800 },
1801 { .name   = "LAST_LEVEL_CACHE_REFERENCES",
1802   .desc   = "This is an alias for LLC_REFERENCES",
1803   .modmsk = INTEL_V3_ATTRS,
1804   .equiv = "LLC_REFERENCES",
1805   .cntmsk = 0xf,
1806   .code = 0x4f2e,
1807 },
1808 { .name   = "LLC_MISSES",
1809   .desc   = "Count each cache miss condition for references to the last level cache. The event count may include speculation, but excludes cache line fills due to hardware prefetch. Alias to event L2_RQSTS:SELF_DEMAND_I_STATE",
1810   .modmsk = INTEL_V3_ATTRS,
1811   .cntmsk = 0xf,
1812   .code = 0x412e,
1813 },
1814 { .name   = "LAST_LEVEL_CACHE_MISSES",
1815   .desc   = "This is an equiv for LLC_MISSES",
1816   .modmsk = INTEL_V3_ATTRS,
1817   .equiv = "LLC_MISSES",
1818   .cntmsk = 0xf,
1819   .code = 0x412e,
1820 },
1821 { .name   = "BRANCH_INSTRUCTIONS_RETIRED",
1822   .desc   = "Count branch instructions at retirement. Specifically, this event counts the retirement of the last micro-op of a branch instruction.",
1823   .modmsk = INTEL_V3_ATTRS,
1824   .equiv = "BR_INST_RETIRED:ALL_BRANCHES",
1825   .cntmsk = 0xf,
1826   .code = 0xc4,
1827 },
1828 { .name   = "ARITH",
1829   .desc   = "Counts arithmetic multiply and divide operations",
1830   .modmsk = INTEL_V3_ATTRS,
1831   .cntmsk = 0xf,
1832   .code = 0x14,
1833   .numasks = LIBPFM_ARRAY_SIZE(nhm_arith),
1834   .ngrp = 1,
1835   .umasks = nhm_arith,
1836 },
1837 { .name   = "BACLEAR",
1838   .desc   = "Branch address calculator",
1839   .modmsk = INTEL_V3_ATTRS,
1840   .cntmsk = 0xf,
1841   .code = 0xe6,
1842   .numasks = LIBPFM_ARRAY_SIZE(nhm_baclear),
1843   .ngrp = 1,
1844   .umasks = nhm_baclear,
1845 },
1846 { .name   = "BACLEAR_FORCE_IQ",
1847   .desc   = "Instruction queue forced BACLEAR",
1848   .modmsk = INTEL_V3_ATTRS,
1849   .cntmsk = 0xf,
1850   .code = 0x1a7,
1851 },
1852 { .name   = "BOGUS_BR",
1853   .desc   = "Counts the number of bogus branches.",
1854   .modmsk = INTEL_V3_ATTRS,
1855   .cntmsk = 0xf,
1856   .code = 0x1e4,
1857 },
1858 { .name   = "BPU_CLEARS",
1859   .desc   = "Branch prediction Unit clears",
1860   .modmsk = INTEL_V3_ATTRS,
1861   .cntmsk = 0xf,
1862   .code = 0xe8,
1863   .numasks = LIBPFM_ARRAY_SIZE(nhm_bpu_clears),
1864   .ngrp = 1,
1865   .umasks = nhm_bpu_clears,
1866 },
1867 { .name   = "BPU_MISSED_CALL_RET",
1868   .desc   = "Branch prediction unit missed call or return",
1869   .modmsk = INTEL_V3_ATTRS,
1870   .cntmsk = 0xf,
1871   .code = 0x1e5,
1872 },
1873 { .name   = "BR_INST_DECODED",
1874   .desc   = "Branch instructions decoded",
1875   .modmsk = INTEL_V3_ATTRS,
1876   .cntmsk = 0xf,
1877   .code = 0x1e0,
1878 },
1879 { .name   = "BR_INST_EXEC",
1880   .desc   = "Branch instructions executed",
1881   .modmsk = INTEL_V3_ATTRS,
1882   .cntmsk = 0xf,
1883   .code = 0x88,
1884   .numasks = LIBPFM_ARRAY_SIZE(nhm_br_inst_exec),
1885   .ngrp = 1,
1886   .umasks = nhm_br_inst_exec,
1887 },
1888 { .name   = "BR_INST_RETIRED",
1889   .desc   = "Retired branch instructions",
1890   .modmsk = INTEL_V3_ATTRS,
1891   .cntmsk = 0xf,
1892   .code = 0xc4,
1893   .flags= INTEL_X86_PEBS,
1894   .numasks = LIBPFM_ARRAY_SIZE(nhm_br_inst_retired),
1895   .ngrp = 1,
1896   .umasks = nhm_br_inst_retired,
1897 },
1898 { .name   = "BR_MISP_EXEC",
1899   .desc   = "Mispredicted branches executed",
1900   .modmsk = INTEL_V3_ATTRS,
1901   .cntmsk = 0xf,
1902   .code = 0x89,
1903   .numasks = LIBPFM_ARRAY_SIZE(nhm_br_misp_exec),
1904   .ngrp = 1,
1905   .umasks = nhm_br_misp_exec,
1906 },
1907 { .name   = "BR_MISP_RETIRED",
1908   .desc   = "Count Mispredicted Branch Activity",
1909   .modmsk = INTEL_V3_ATTRS,
1910   .cntmsk = 0xf,
1911   .code = 0xc5,
1912   .flags= INTEL_X86_PEBS,
1913   .numasks = LIBPFM_ARRAY_SIZE(nhm_br_misp_retired),
1914   .ngrp = 1,
1915   .umasks = nhm_br_misp_retired,
1916 },
1917 { .name   = "CACHE_LOCK_CYCLES",
1918   .desc   = "Cache lock cycles",
1919   .modmsk = INTEL_V3_ATTRS,
1920   .cntmsk = 0x3,
1921   .code = 0x63,
1922   .numasks = LIBPFM_ARRAY_SIZE(nhm_cache_lock_cycles),
1923   .ngrp = 1,
1924   .umasks = nhm_cache_lock_cycles,
1925 },
1926 { .name   = "CPU_CLK_UNHALTED",
1927   .desc   = "Cycles when processor is not in halted state",
1928   .modmsk = INTEL_V3_ATTRS,
1929   .cntmsk = 0xf,
1930   .code = 0x3c,
1931   .numasks = LIBPFM_ARRAY_SIZE(nhm_cpu_clk_unhalted),
1932   .ngrp = 1,
1933   .umasks = nhm_cpu_clk_unhalted,
1934 },
1935 { .name   = "DTLB_LOAD_MISSES",
1936   .desc   = "Data TLB load misses",
1937   .modmsk = INTEL_V3_ATTRS,
1938   .cntmsk = 0xf,
1939   .code = 0x8,
1940   .numasks = LIBPFM_ARRAY_SIZE(nhm_dtlb_load_misses),
1941   .ngrp = 1,
1942   .umasks = nhm_dtlb_load_misses,
1943 },
1944 { .name   = "DTLB_MISSES",
1945   .desc   = "Data TLB misses",
1946   .modmsk = INTEL_V3_ATTRS,
1947   .cntmsk = 0xf,
1948   .code = 0x49,
1949   .numasks = LIBPFM_ARRAY_SIZE(nhm_dtlb_misses),
1950   .ngrp = 1,
1951   .umasks = nhm_dtlb_misses,
1952 },
1953 { .name   = "EPT",
1954   .desc   = "Extended Page Directory",
1955   .modmsk = INTEL_V3_ATTRS,
1956   .cntmsk = 0xf,
1957   .code = 0x4f,
1958   .numasks = LIBPFM_ARRAY_SIZE(nhm_ept),
1959   .ngrp = 1,
1960   .umasks = nhm_ept,
1961 },
1962 { .name   = "ES_REG_RENAMES",
1963   .desc   = "ES segment renames",
1964   .modmsk = INTEL_V3_ATTRS,
1965   .cntmsk = 0xf,
1966   .code = 0x1d5,
1967 },
1968 { .name   = "FP_ASSIST",
1969   .desc   = "Floating point assists",
1970   .modmsk = INTEL_V3_ATTRS,
1971   .cntmsk = 0xf,
1972   .code = 0xf7,
1973   .flags= INTEL_X86_PEBS,
1974   .numasks = LIBPFM_ARRAY_SIZE(nhm_fp_assist),
1975   .ngrp = 1,
1976   .umasks = nhm_fp_assist,
1977 },
1978 { .name   = "FP_COMP_OPS_EXE",
1979   .desc   = "Floating point computational micro-ops",
1980   .modmsk = INTEL_V3_ATTRS,
1981   .cntmsk = 0xf,
1982   .code = 0x10,
1983   .numasks = LIBPFM_ARRAY_SIZE(nhm_fp_comp_ops_exe),
1984   .ngrp = 1,
1985   .umasks = nhm_fp_comp_ops_exe,
1986 },
1987 { .name   = "FP_MMX_TRANS",
1988   .desc   = "Floating Point to and from MMX transitions",
1989   .modmsk = INTEL_V3_ATTRS,
1990   .cntmsk = 0xf,
1991   .code = 0xcc,
1992   .numasks = LIBPFM_ARRAY_SIZE(nhm_fp_mmx_trans),
1993   .ngrp = 1,
1994   .umasks = nhm_fp_mmx_trans,
1995 },
1996 { .name   = "IFU_IVC",
1997   .desc   = "Instruction Fetch unit victim cache",
1998   .modmsk = INTEL_V3_ATTRS,
1999   .cntmsk = 0xf,
2000   .code = 0x81,
2001   .numasks = LIBPFM_ARRAY_SIZE(nhm_ifu_ivc),
2002   .ngrp = 1,
2003   .umasks = nhm_ifu_ivc,
2004 },
2005 { .name   = "ILD_STALL",
2006   .desc   = "Instruction Length Decoder stalls",
2007   .modmsk = INTEL_V3_ATTRS,
2008   .cntmsk = 0xf,
2009   .code = 0x87,
2010   .numasks = LIBPFM_ARRAY_SIZE(nhm_ild_stall),
2011   .ngrp = 1,
2012   .umasks = nhm_ild_stall,
2013 },
2014 { .name   = "INST_DECODED",
2015   .desc   = "Instructions decoded",
2016   .modmsk = INTEL_V3_ATTRS,
2017   .cntmsk = 0xf,
2018   .code = 0x18,
2019   .numasks = LIBPFM_ARRAY_SIZE(nhm_inst_decoded),
2020   .ngrp = 1,
2021   .umasks = nhm_inst_decoded,
2022 },
2023 { .name   = "INST_QUEUE_WRITES",
2024   .desc   = "Instructions written to instruction queue.",
2025   .modmsk = INTEL_V3_ATTRS,
2026   .cntmsk = 0xf,
2027   .code = 0x117,
2028 },
2029 { .name   = "INST_QUEUE_WRITE_CYCLES",
2030   .desc   = "Cycles instructions are written to the instruction queue",
2031   .modmsk = INTEL_V3_ATTRS,
2032   .cntmsk = 0xf,
2033   .code = 0x11e,
2034 },
2035 { .name   = "INST_RETIRED",
2036   .desc   = "Instructions retired",
2037   .modmsk = INTEL_V3_ATTRS,
2038   .cntmsk = 0xf,
2039   .code = 0xc0,
2040   .flags= INTEL_X86_PEBS,
2041   .numasks = LIBPFM_ARRAY_SIZE(nhm_inst_retired),
2042   .ngrp = 1,
2043   .umasks = nhm_inst_retired,
2044 },
2045 { .name   = "IO_TRANSACTIONS",
2046   .desc   = "I/O transactions",
2047   .modmsk = INTEL_V3_ATTRS,
2048   .cntmsk = 0xf,
2049   .code = 0x16c,
2050 },
2051 { .name   = "ITLB_FLUSH",
2052   .desc   = "Counts the number of ITLB flushes",
2053   .modmsk = INTEL_V3_ATTRS,
2054   .cntmsk = 0xf,
2055   .code = 0x1ae,
2056 },
2057 { .name   = "ITLB_MISSES",
2058   .desc   = "Instruction TLB misses",
2059   .modmsk = INTEL_V3_ATTRS,
2060   .cntmsk = 0xf,
2061   .code = 0x85,
2062   .numasks = LIBPFM_ARRAY_SIZE(nhm_dtlb_misses),
2063   .ngrp = 1,
2064   .umasks = nhm_dtlb_misses, /* identical to actual umasks list for this event */
2065 },
2066 { .name   = "ITLB_MISS_RETIRED",
2067   .desc   = "Retired instructions that missed the ITLB (Precise Event)",
2068   .modmsk = INTEL_V3_ATTRS,
2069   .cntmsk = 0xf,
2070   .code = 0x20c8,
2071   .flags= INTEL_X86_PEBS,
2072 },
2073 { .name   = "L1D",
2074   .desc   = "L1D cache",
2075   .modmsk = INTEL_V3_ATTRS,
2076   .cntmsk = 0x3,
2077   .code = 0x51,
2078   .numasks = LIBPFM_ARRAY_SIZE(nhm_l1d),
2079   .ngrp = 1,
2080   .umasks = nhm_l1d,
2081 },
2082 { .name   = "L1D_ALL_REF",
2083   .desc   = "L1D references",
2084   .modmsk = INTEL_V3_ATTRS,
2085   .cntmsk = 0x3,
2086   .code = 0x43,
2087   .numasks = LIBPFM_ARRAY_SIZE(nhm_l1d_all_ref),
2088   .ngrp = 1,
2089   .umasks = nhm_l1d_all_ref,
2090 },
2091 { .name   = "L1D_CACHE_LD",
2092   .desc   = "L1D  cacheable loads. WARNING: event may overcount loads",
2093   .modmsk = INTEL_V3_ATTRS,
2094   .cntmsk = 0x3,
2095   .code = 0x40,
2096   .numasks = LIBPFM_ARRAY_SIZE(nhm_l1d_cache_ld),
2097   .ngrp = 1,
2098   .umasks = nhm_l1d_cache_ld,
2099 },
2100 { .name   = "L1D_CACHE_LOCK",
2101   .desc   = "L1 data cache load lock",
2102   .modmsk = INTEL_V3_ATTRS,
2103   .cntmsk = 0x3,
2104   .code = 0x42,
2105   .numasks = LIBPFM_ARRAY_SIZE(nhm_l1d_cache_lock),
2106   .ngrp = 1,
2107   .umasks = nhm_l1d_cache_lock,
2108 },
2109 { .name   = "L1D_CACHE_LOCK_FB_HIT",
2110   .desc   = "L1D load lock accepted in fill buffer",
2111   .modmsk = INTEL_V3_ATTRS,
2112   .cntmsk = 0x3,
2113   .code = 0x153,
2114 },
2115 { .name   = "L1D_CACHE_PREFETCH_LOCK_FB_HIT",
2116   .desc   = "L1D prefetch load lock accepted in fill buffer",
2117   .modmsk = INTEL_V3_ATTRS,
2118   .cntmsk = 0x3,
2119   .code = 0x152,
2120 },
2121 { .name   = "L1D_CACHE_ST",
2122   .desc   = "L1 data cache stores",
2123   .modmsk = INTEL_V3_ATTRS,
2124   .cntmsk = 0x3,
2125   .code = 0x41,
2126   .numasks = LIBPFM_ARRAY_SIZE(nhm_l1d_cache_st),
2127   .ngrp = 1,
2128   .umasks = nhm_l1d_cache_st,
2129 },
2130 { .name   = "L1D_PREFETCH",
2131   .desc   = "L1D hardware prefetch",
2132   .modmsk = INTEL_V3_ATTRS,
2133   .cntmsk = 0x3,
2134   .code = 0x4e,
2135   .numasks = LIBPFM_ARRAY_SIZE(nhm_l1d_prefetch),
2136   .ngrp = 1,
2137   .umasks = nhm_l1d_prefetch,
2138 },
2139 { .name   = "L1D_WB_L2",
2140   .desc   = "L1 writebacks to L2",
2141   .modmsk = INTEL_V3_ATTRS,
2142   .cntmsk = 0xf,
2143   .code = 0x28,
2144   .numasks = LIBPFM_ARRAY_SIZE(nhm_l1d_wb_l2),
2145   .ngrp = 1,
2146   .umasks = nhm_l1d_wb_l2,
2147 },
2148 { .name   = "L1I",
2149   .desc   = "L1I instruction fetches",
2150   .modmsk = INTEL_V3_ATTRS,
2151   .cntmsk = 0xf,
2152   .code = 0x80,
2153   .numasks = LIBPFM_ARRAY_SIZE(nhm_l1i),
2154   .ngrp = 1,
2155   .umasks = nhm_l1i,
2156 },
2157 { .name   = "L1I_OPPORTUNISTIC_HITS",
2158   .desc   = "Opportunistic hits in streaming",
2159   .modmsk = INTEL_V3_ATTRS,
2160   .cntmsk = 0xf,
2161   .code = 0x183,
2162 },
2163 { .name   = "L2_DATA_RQSTS",
2164   .desc   = "L2 data requests",
2165   .modmsk = INTEL_V3_ATTRS,
2166   .cntmsk = 0xf,
2167   .code = 0x26,
2168   .numasks = LIBPFM_ARRAY_SIZE(nhm_l2_data_rqsts),
2169   .ngrp = 1,
2170   .umasks = nhm_l2_data_rqsts,
2171 },
2172 { .name   = "L2_HW_PREFETCH",
2173   .desc   = "L2 HW prefetches",
2174   .modmsk = INTEL_V3_ATTRS,
2175   .cntmsk = 0xf,
2176   .code = 0xf3,
2177   .numasks = LIBPFM_ARRAY_SIZE(nhm_l2_hw_prefetch),
2178   .ngrp = 1,
2179   .umasks = nhm_l2_hw_prefetch,
2180 },
2181 { .name   = "L2_LINES_IN",
2182   .desc   = "L2 lines allocated",
2183   .modmsk = INTEL_V3_ATTRS,
2184   .cntmsk = 0xf,
2185   .code = 0xf1,
2186   .numasks = LIBPFM_ARRAY_SIZE(nhm_l2_lines_in),
2187   .ngrp = 1,
2188   .umasks = nhm_l2_lines_in,
2189 },
2190 { .name   = "L2_LINES_OUT",
2191   .desc   = "L2 lines evicted",
2192   .modmsk = INTEL_V3_ATTRS,
2193   .cntmsk = 0xf,
2194   .code = 0xf2,
2195   .numasks = LIBPFM_ARRAY_SIZE(nhm_l2_lines_out),
2196   .ngrp = 1,
2197   .umasks = nhm_l2_lines_out,
2198 },
2199 { .name   = "L2_RQSTS",
2200   .desc   = "L2 requests",
2201   .modmsk = INTEL_V3_ATTRS,
2202   .cntmsk = 0xf,
2203   .code = 0x24,
2204   .numasks = LIBPFM_ARRAY_SIZE(nhm_l2_rqsts),
2205   .ngrp = 1,
2206   .umasks = nhm_l2_rqsts,
2207 },
2208 { .name   = "L2_TRANSACTIONS",
2209   .desc   = "L2 transactions",
2210   .modmsk = INTEL_V3_ATTRS,
2211   .cntmsk = 0xf,
2212   .code = 0xf0,
2213   .numasks = LIBPFM_ARRAY_SIZE(nhm_l2_transactions),
2214   .ngrp = 1,
2215   .umasks = nhm_l2_transactions,
2216 },
2217 { .name   = "L2_WRITE",
2218   .desc   = "L2 demand lock/store RFO",
2219   .modmsk = INTEL_V3_ATTRS,
2220   .cntmsk = 0xf,
2221   .code = 0x27,
2222   .numasks = LIBPFM_ARRAY_SIZE(nhm_l2_write),
2223   .ngrp = 1,
2224   .umasks = nhm_l2_write,
2225 },
2226 { .name   = "LARGE_ITLB",
2227   .desc   = "Large instruction TLB",
2228   .modmsk = INTEL_V3_ATTRS,
2229   .cntmsk = 0xf,
2230   .code = 0x82,
2231   .numasks = LIBPFM_ARRAY_SIZE(nhm_large_itlb),
2232   .ngrp = 1,
2233   .umasks = nhm_large_itlb,
2234 },
2235 { .name   = "LOAD_DISPATCH",
2236   .desc   = "Loads dispatched",
2237   .modmsk = INTEL_V3_ATTRS,
2238   .cntmsk = 0xf,
2239   .code = 0x13,
2240   .numasks = LIBPFM_ARRAY_SIZE(nhm_load_dispatch),
2241   .ngrp = 1,
2242   .umasks = nhm_load_dispatch,
2243 },
2244 { .name   = "LOAD_HIT_PRE",
2245   .desc   = "Load operations conflicting with software prefetches",
2246   .modmsk = INTEL_V3_ATTRS,
2247   .cntmsk = 0x3,
2248   .code = 0x14c,
2249 },
2250 { .name   = "LONGEST_LAT_CACHE",
2251   .desc   = "Longest latency cache reference",
2252   .modmsk = INTEL_V3_ATTRS,
2253   .cntmsk = 0xf,
2254   .code = 0x2e,
2255   .numasks = LIBPFM_ARRAY_SIZE(nhm_longest_lat_cache),
2256   .ngrp = 1,
2257   .umasks = nhm_longest_lat_cache,
2258 },
2259 { .name   = "LSD",
2260   .desc   = "Loop stream detector",
2261   .modmsk = INTEL_V3_ATTRS,
2262   .cntmsk = 0xf,
2263   .code = 0xa8,
2264   .numasks = LIBPFM_ARRAY_SIZE(nhm_lsd),
2265   .ngrp = 1,
2266   .umasks = nhm_lsd,
2267 },
2268 { .name   = "MACHINE_CLEARS",
2269   .desc   = "Machine Clear",
2270   .modmsk = INTEL_V3_ATTRS,
2271   .cntmsk = 0xf,
2272   .code = 0xc3,
2273   .numasks = LIBPFM_ARRAY_SIZE(nhm_machine_clears),
2274   .ngrp = 1,
2275   .umasks = nhm_machine_clears,
2276 },
2277 { .name   = "MACRO_INSTS",
2278   .desc   = "Macro-fused instructions",
2279   .modmsk = INTEL_V3_ATTRS,
2280   .cntmsk = 0xf,
2281   .code = 0xd0,
2282   .numasks = LIBPFM_ARRAY_SIZE(nhm_macro_insts),
2283   .ngrp = 1,
2284   .umasks = nhm_macro_insts,
2285 },
2286 { .name   = "MEMORY_DISAMBIGUATION",
2287   .desc   = "Memory Disambiguation Activity",
2288   .modmsk = INTEL_V3_ATTRS,
2289   .cntmsk = 0xf,
2290   .code = 0x9,
2291   .numasks = LIBPFM_ARRAY_SIZE(nhm_memory_disambiguation),
2292   .ngrp = 1,
2293   .umasks = nhm_memory_disambiguation,
2294 },
2295 { .name   = "MEM_INST_RETIRED",
2296   .desc   = "Memory instructions retired",
2297   .modmsk = INTEL_V3_ATTRS | _INTEL_X86_ATTR_LDLAT,
2298   .cntmsk = 0xf,
2299   .code = 0xb,
2300   .flags= INTEL_X86_PEBS,
2301   .numasks = LIBPFM_ARRAY_SIZE(nhm_mem_inst_retired),
2302   .ngrp = 1,
2303   .umasks = nhm_mem_inst_retired,
2304 },
2305 { .name   = "MEM_LOAD_RETIRED",
2306   .desc   = "Retired loads",
2307   .modmsk = INTEL_V3_ATTRS,
2308   .cntmsk = 0xf,
2309   .code = 0xcb,
2310   .flags= INTEL_X86_PEBS,
2311   .numasks = LIBPFM_ARRAY_SIZE(nhm_mem_load_retired),
2312   .ngrp = 1,
2313   .umasks = nhm_mem_load_retired,
2314 },
2315 { .name   = "MEM_STORE_RETIRED",
2316   .desc   = "Retired stores",
2317   .modmsk = INTEL_V3_ATTRS,
2318   .cntmsk = 0xf,
2319   .code = 0xc,
2320   .flags= INTEL_X86_PEBS,
2321   .numasks = LIBPFM_ARRAY_SIZE(nhm_mem_store_retired),
2322   .ngrp = 1,
2323   .umasks = nhm_mem_store_retired,
2324 },
2325 { .name   = "MEM_UNCORE_RETIRED",
2326   .desc   = "Load instructions retired which hit offcore",
2327   .modmsk = INTEL_V3_ATTRS,
2328   .cntmsk = 0xf,
2329   .code = 0xf,
2330   .flags= INTEL_X86_PEBS,
2331   .numasks = LIBPFM_ARRAY_SIZE(nhm_mem_uncore_retired),
2332   .ngrp = 1,
2333   .umasks = nhm_mem_uncore_retired,
2334 },
2335 { .name   = "OFFCORE_REQUESTS",
2336   .desc   = "Offcore memory requests",
2337   .modmsk = INTEL_V3_ATTRS,
2338   .cntmsk = 0xf,
2339   .code = 0xb0,
2340   .numasks = LIBPFM_ARRAY_SIZE(nhm_offcore_requests),
2341   .ngrp = 1,
2342   .umasks = nhm_offcore_requests,
2343 },
2344 { .name   = "OFFCORE_REQUESTS_SQ_FULL",
2345   .desc   = "Counts cycles the Offcore Request buffer or Super Queue is full.",
2346   .modmsk = INTEL_V3_ATTRS,
2347   .cntmsk = 0xf,
2348   .code = 0x1b2,
2349 },
2350 { .name   = "PARTIAL_ADDRESS_ALIAS",
2351   .desc   = "False dependencies due to partial address forming",
2352   .modmsk = INTEL_V3_ATTRS,
2353   .cntmsk = 0xf,
2354   .code = 0x107,
2355 },
2356 { .name   = "PIC_ACCESSES",
2357   .desc   = "Programmable interrupt controller",
2358   .modmsk = INTEL_V3_ATTRS,
2359   .cntmsk = 0xf,
2360   .code = 0xba,
2361   .numasks = LIBPFM_ARRAY_SIZE(nhm_pic_accesses),
2362   .ngrp = 1,
2363   .umasks = nhm_pic_accesses,
2364 },
2365 { .name   = "RAT_STALLS",
2366   .desc   = "Register allocation table stalls",
2367   .modmsk = INTEL_V3_ATTRS,
2368   .cntmsk = 0xf,
2369   .code = 0xd2,
2370   .numasks = LIBPFM_ARRAY_SIZE(nhm_rat_stalls),
2371   .ngrp = 1,
2372   .umasks = nhm_rat_stalls,
2373 },
2374 { .name   = "RESOURCE_STALLS",
2375   .desc   = "Processor stalls",
2376   .modmsk = INTEL_V3_ATTRS,
2377   .cntmsk = 0xf,
2378   .code = 0xa2,
2379   .numasks = LIBPFM_ARRAY_SIZE(nhm_resource_stalls),
2380   .ngrp = 1,
2381   .umasks = nhm_resource_stalls,
2382 },
2383 { .name   = "SEG_RENAME_STALLS",
2384   .desc   = "Segment rename stall cycles",
2385   .modmsk = INTEL_V3_ATTRS,
2386   .cntmsk = 0xf,
2387   .code = 0x1d4,
2388 },
2389 { .name   = "SEGMENT_REG_LOADS",
2390   .desc   = "Counts number of segment register loads",
2391   .modmsk = INTEL_V3_ATTRS,
2392   .cntmsk = 0xf,
2393   .code = 0x1f8,
2394 },
2395 { .name   = "SIMD_INT_128",
2396   .desc   = "128 bit SIMD integer operations",
2397   .modmsk = INTEL_V3_ATTRS,
2398   .cntmsk = 0xf,
2399   .code = 0x12,
2400   .numasks = LIBPFM_ARRAY_SIZE(nhm_simd_int_128),
2401   .ngrp = 1,
2402   .umasks = nhm_simd_int_128,
2403 },
2404 { .name   = "SIMD_INT_64",
2405   .desc   = "64 bit SIMD integer operations",
2406   .modmsk = INTEL_V3_ATTRS,
2407   .cntmsk = 0xf,
2408   .code = 0xfd,
2409   .numasks = LIBPFM_ARRAY_SIZE(nhm_simd_int_64),
2410   .ngrp = 1,
2411   .umasks = nhm_simd_int_64,
2412 },
2413 { .name   = "SNOOP_RESPONSE",
2414   .desc   = "Snoop",
2415   .modmsk = INTEL_V3_ATTRS,
2416   .cntmsk = 0xf,
2417   .code = 0xb8,
2418   .numasks = LIBPFM_ARRAY_SIZE(nhm_snoop_response),
2419   .ngrp = 1,
2420   .umasks = nhm_snoop_response,
2421 },
2422 { .name   = "SQ_FULL_STALL_CYCLES",
2423   .desc   = "Counts cycles the Offcore Request buffer or Super Queue is full and request(s) are outstanding.",
2424   .modmsk = INTEL_V3_ATTRS,
2425   .cntmsk = 0xf,
2426   .code = 0x1f6,
2427 },
2428 { .name   = "SQ_MISC",
2429   .desc   = "Super Queue Activity Related to L2 Cache Access",
2430   .modmsk = INTEL_V3_ATTRS,
2431   .cntmsk = 0xf,
2432   .code = 0xf4,
2433   .numasks = LIBPFM_ARRAY_SIZE(nhm_sq_misc),
2434   .ngrp = 1,
2435   .umasks = nhm_sq_misc,
2436 },
2437 { .name   = "SSE_MEM_EXEC",
2438   .desc   = "Streaming SIMD executed",
2439   .modmsk = INTEL_V3_ATTRS,
2440   .cntmsk = 0xf,
2441   .code = 0x4b,
2442   .numasks = LIBPFM_ARRAY_SIZE(nhm_sse_mem_exec),
2443   .ngrp = 1,
2444   .umasks = nhm_sse_mem_exec,
2445 },
2446 { .name   = "SSEX_UOPS_RETIRED",
2447   .desc   = "SIMD micro-ops retired",
2448   .modmsk = INTEL_V3_ATTRS,
2449   .cntmsk = 0xf,
2450   .code = 0xc7,
2451   .flags= INTEL_X86_PEBS,
2452   .numasks = LIBPFM_ARRAY_SIZE(nhm_ssex_uops_retired),
2453   .ngrp = 1,
2454   .umasks = nhm_ssex_uops_retired,
2455 },
2456 { .name   = "STORE_BLOCKS",
2457   .desc   = "Delayed loads",
2458   .modmsk = INTEL_V3_ATTRS,
2459   .cntmsk = 0xf,
2460   .code = 0x6,
2461   .numasks = LIBPFM_ARRAY_SIZE(nhm_store_blocks),
2462   .ngrp = 1,
2463   .umasks = nhm_store_blocks,
2464 },
2465 { .name   = "TWO_UOP_INSTS_DECODED",
2466   .desc   = "Two micro-ops instructions decoded",
2467   .modmsk = INTEL_V3_ATTRS,
2468   .cntmsk = 0xf,
2469   .code = 0x119,
2470 },
2471 { .name   = "UOPS_DECODED_DEC0",
2472   .desc   = "Micro-ops decoded by decoder 0",
2473   .modmsk =0x0,
2474   .cntmsk = 0xf,
2475   .code = 0x13d,
2476 },
2477 { .name   = "UOPS_DECODED",
2478   .desc   = "Micro-ops decoded",
2479   .modmsk = INTEL_V3_ATTRS,
2480   .cntmsk = 0xf,
2481   .code = 0xd1,
2482   .numasks = LIBPFM_ARRAY_SIZE(nhm_uops_decoded),
2483   .ngrp = 1,
2484   .umasks = nhm_uops_decoded,
2485 },
2486 { .name   = "UOPS_EXECUTED",
2487   .desc   = "Micro-ops executed",
2488   .modmsk = INTEL_V3_ATTRS,
2489   .cntmsk = 0xf,
2490   .code = 0xb1,
2491   .numasks = LIBPFM_ARRAY_SIZE(nhm_uops_executed),
2492   .ngrp = 1,
2493   .umasks = nhm_uops_executed,
2494 },
2495 { .name   = "UOPS_ISSUED",
2496   .desc   = "Micro-ops issued",
2497   .modmsk = INTEL_V3_ATTRS,
2498   .cntmsk = 0xf,
2499   .code = 0xe,
2500   .numasks = LIBPFM_ARRAY_SIZE(nhm_uops_issued),
2501   .ngrp = 1,
2502   .umasks = nhm_uops_issued,
2503 },
2504 { .name   = "UOPS_RETIRED",
2505   .desc   = "Micro-ops retired",
2506   .modmsk = INTEL_V3_ATTRS,
2507   .cntmsk = 0xf,
2508   .code = 0xc2,
2509   .flags= INTEL_X86_PEBS,
2510   .numasks = LIBPFM_ARRAY_SIZE(nhm_uops_retired),
2511   .ngrp = 1,
2512   .umasks = nhm_uops_retired,
2513 },
2514 { .name   = "UOP_UNFUSION",
2515   .desc   = "Micro-ops unfusions due to FP exceptions",
2516   .modmsk = INTEL_V3_ATTRS,
2517   .cntmsk = 0xf,
2518   .code = 0x1db,
2519 },
2520 { .name   = "OFFCORE_RESPONSE_0",
2521   .desc   = "Offcore response 0 (must provide at least one request and one response umasks)",
2522   .modmsk = INTEL_V3_ATTRS,
2523   .cntmsk = 0xf,
2524   .code = 0x1b7,
2525   .flags= INTEL_X86_NHM_OFFCORE,
2526   .numasks = LIBPFM_ARRAY_SIZE(nhm_offcore_response_0),
2527   .ngrp = 2,
2528   .umasks = nhm_offcore_response_0,
2529 },
2530 };