vmm: Fix use-after-free in load_elf()
[akaros.git] / user / perfmon / events / intel_knc_events.h
1 /*
2  * Copyright (c) 2012 Google, Inc
3  * Contributed by Stephane Eranian <eranian@gmail.com>
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a copy
6  * of this software and associated documentation files (the "Software"), to deal
7  * in the Software without restriction, including without limitation the rights
8  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies
9  * of the Software, and to permit persons to whom the Software is furnished to do so,
10  * subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice shall be included in all
13  * copies or substantial portions of the Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR IMPLIED,
16  * INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS FOR A
17  * PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT
18  * HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF
19  * CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE
20  * OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * This file is part of libpfm, a performance monitoring support library for
23  * applications on Linux.
24  *
25  * PMU: knc (Intel Knights Corners)
26  */
27
28 static const intel_x86_entry_t intel_knc_pe[]={
29         { .name   = "BANK_CONFLICTS",
30           .desc   = "Number of actual bank conflicts",
31           .code   = 0xa,
32           .cntmsk = 0x3,
33           .modmsk = INTEL_V3_ATTRS,
34         },
35         { .name   = "BRANCHES",
36           .desc   = "Number of taken and not taken branches, including: conditional branches, jumps, calls, returns, software interrupts, and interrupt returns",
37           .code   = 0x12,
38           .cntmsk = 0x3,
39           .modmsk = INTEL_V3_ATTRS,
40         },
41         { .name   = "BRANCHES_MISPREDICTED",
42           .desc   = "Number of branch mispredictions that occurred on BTB hits. BTB misses are not considered branch mispredicts because no prediction exists for them yet.",
43           .code   = 0x2b,
44           .cntmsk = 0x3,
45           .modmsk = INTEL_V3_ATTRS,
46         },
47         { .name   = "CODE_CACHE_MISS",
48           .desc   = "Number of instruction reads that miss the internal code cache; whether the read is cacheable or noncacheable",
49           .code   = 0xe,
50           .cntmsk = 0x3,
51           .modmsk = INTEL_V3_ATTRS,
52         },
53         { .name   = "CODE_PAGE_WALK",
54           .desc   = "Number of code page walks",
55           .code   = 0xd,
56           .cntmsk = 0x3,
57           .modmsk = INTEL_V3_ATTRS,
58         },
59         { .name   = "CODE_READ",
60           .desc   = "Number of instruction reads; whether the read is cacheable or noncacheable",
61           .code   = 0xc,
62           .cntmsk = 0x3,
63           .modmsk = INTEL_V3_ATTRS,
64         },
65         { .name   = "CPU_CLK_UNHALTED",
66           .desc   = "Number of cycles during which the processor is not halted.",
67           .code   = 0x2a,
68           .cntmsk = 0x3,
69           .modmsk = INTEL_V3_ATTRS,
70         },
71         { .name   = "DATA_CACHE_LINES_WRITTEN_BACK",
72           .desc   = "Number of dirty lines (all) that are written back, regardless of the cause",
73           .code   = 0x6,
74           .cntmsk = 0x3,
75           .modmsk = INTEL_V3_ATTRS,
76         },
77         { .name   = "DATA_PAGE_WALK",
78           .desc   = "Number of data page walks",
79           .code   = 0x2,
80           .cntmsk = 0x3,
81           .modmsk = INTEL_V3_ATTRS,
82         },
83         { .name   = "DATA_READ",
84           .desc   = "Number of successful memory data reads committed by the K-unit (L1). Cache accesses resulting from prefetch instructions are included for A0 stepping.",
85           .code   = 0x0,
86           .cntmsk = 0x3,
87           .modmsk = INTEL_V3_ATTRS,
88         },
89         { .name   = "DATA_READ_MISS",
90           .desc   = "Number of memory read accesses that miss the internal data cache whether or not the access is cacheable or noncacheable. Cache accesses resulting from prefetch instructions are not included.",
91           .code   = 0x3,
92           .cntmsk = 0x3,
93           .modmsk = INTEL_V3_ATTRS,
94         },
95         { .name   = "DATA_READ_MISS_OR_WRITE_MISS",
96           .desc   = "Number of memory read and/or write accesses that miss the internal data cache, whether or not the access is cacheable or noncacheable",
97           .code   = 0x29,
98           .cntmsk = 0x3,
99           .modmsk = INTEL_V3_ATTRS,
100         },
101         { .name   = "DATA_READ_OR_WRITE",
102           .desc   = "Number of memory data reads and/or writes (internal data cache hit and miss combined). Read cache accesses resulting from prefetch instructions are included for A0 stepping.",
103           .code   = 0x28,
104           .cntmsk = 0x3,
105           .modmsk = INTEL_V3_ATTRS,
106         },
107         { .name   = "DATA_WRITE",
108           .desc   = "Number of successful memory data writes committed by the K-unit (L1). Streaming stores (hit/miss L1), cacheable write partials, and UC promotions are all included.",
109           .code   = 0x1,
110           .cntmsk = 0x3,
111           .modmsk = INTEL_V3_ATTRS,
112         },
113         { .name   = "DATA_WRITE_MISS",
114           .desc   = "Number of memory write accesses that miss the internal data cache whether or not the access is cacheable. Non-cacheable misses are not included.",
115           .code   = 0x4,
116           .cntmsk = 0x3,
117           .modmsk = INTEL_V3_ATTRS,
118         },
119         { .name   = "EXEC_STAGE_CYCLES",
120           .desc   = "Number of E-stage cycles that were successfully completed. Includes cycles generated by multi-cycle E-stage instructions. For instructions destined for the FPU or VPU pipelines, this event only counts occupancy in the integer E-stage.",
121           .code   = 0x2e,
122           .cntmsk = 0x3,
123           .modmsk = INTEL_V3_ATTRS,
124         },
125         { .name   = "FE_STALLED",
126           .desc   = "Number of cycles where the front-end could not advance. Any multi-cycle instructions which delay pipeline advance and apply backpressure to the front-end will be included, e.g. read-modify-write instructions. Includes cycles when the front-end did not have any instructions to issue.",
127           .code   = 0x2d,
128           .cntmsk = 0x3,
129           .modmsk = INTEL_V3_ATTRS,
130         },
131         { .name   = "INSTRUCTIONS_EXECUTED",
132           .desc   = "Number of instructions executed (up to two per clock)",
133           .code   = 0x16,
134           .cntmsk = 0x3,
135           .modmsk = INTEL_V3_ATTRS,
136         },
137         { .name   = "INSTRUCTIONS_EXECUTED_V_PIPE",
138           .desc   = "Number of instructions executed in the V_pipe. The event indicates the number of instructions that were paired.",
139           .code   = 0x17,
140           .cntmsk = 0x3,
141           .modmsk = INTEL_V3_ATTRS,
142         },
143         { .name   = "L1_DATA_HIT_INFLIGHT_PF1",
144           .desc   = "Number of data requests which hit an in-flight vprefetch0. The in-flight vprefetch0 was not necessarily issued from the same thread as the data request.",
145           .code   = 0x20,
146           .cntmsk = 0x3,
147           .modmsk = INTEL_V3_ATTRS,
148         },
149         { .name   = "L1_DATA_PF1",
150           .desc   = "Number of data vprefetch0 requests seen by the L1.",
151           .code   = 0x11,
152           .cntmsk = 0x3,
153           .modmsk = INTEL_V3_ATTRS,
154         },
155         { .name   = "L1_DATA_PF1_DROP",
156           .desc   = "Number of data vprefetch0 requests seen by the L1 which were dropped for any reason. A vprefetch0 can be dropped if the requested address matches another in-flight request or if it has a UC memtype.",
157           .code   = 0x1e,
158           .cntmsk = 0x3,
159           .modmsk = INTEL_V3_ATTRS,
160         },
161         { .name   = "L1_DATA_PF1_MISS",
162           .desc   = "Number of data vprefetch0 requests seen by the L1 which missed L1. Does not include vprefetch1 requests which are counted in L1_DATA_PF1_DROP.",
163           .code   = 0x1c,
164           .cntmsk = 0x3,
165           .modmsk = INTEL_V3_ATTRS,
166         },
167         { .name   = "L1_DATA_PF2",
168           .desc   = "Number of data vprefetch1 requests seen by the L1. This is not necessarily the same number as seen by the L2 because this count includes requests that are dropped by the core. A vprefetch1 can be dropped by the core if the requested address matches another in-flight request or if it has a UC memtype.",
169           .code   = 0x37,
170           .cntmsk = 0x3,
171           .modmsk = INTEL_V3_ATTRS,
172         },
173         { .name   = "L2_CODE_READ_MISS_CACHE_FILL",
174           .desc   = "Number of code read accesses that missed the L2 cache and were satisfied by another L2 cache. Can include promoted read misses that started as DATA accesses.",
175           .code   = 0x10f0,
176           .cntmsk = 0x3,
177           .modmsk = INTEL_V3_ATTRS,
178         },
179         { .name   = "L2_CODE_READ_MISS_MEM_FILL",
180           .desc   = "Number of code read accesses that missed the L2 cache and were satisfied by main memory. Can include promoted read misses that started as DATA accesses.",
181           .code   = 0x10f5,
182           .cntmsk = 0x3,
183           .modmsk = INTEL_V3_ATTRS,
184         },
185         { .name   = "L2_DATA_HIT_INFLIGHT_PF2",
186           .desc   = "Number of data requests which hit an in-flight vprefetch1. The in-flight vprefetch1 was not necessarily issued from the same thread as the data request.",
187           .code   = 0x10ff,
188           .cntmsk = 0x1,
189           .modmsk = INTEL_V3_ATTRS,
190         },
191         { .name   = "L2_DATA_PF1_MISS",
192           .desc   = "Number of data vprefetch0 requests seen by the L2 which missed L2.",
193           .code   = 0x38,
194           .cntmsk = 0x3,
195           .modmsk = INTEL_V3_ATTRS,
196         },
197         { .name   = "L2_DATA_PF2",
198           .desc   = "Number of data vprefetch1 requests seen by the L2. Only counts vprefetch1 hits on A0 stepping.",
199           .code   = 0x10fc,
200           .cntmsk = 0x1,
201           .modmsk = INTEL_V3_ATTRS,
202         },
203         { .name   = "L2_DATA_PF2_DROP",
204           .desc   = "Number of data vprefetch1 requests seen by the L2 which were dropped for any reason.",
205           .code   = 0x10fd,
206           .cntmsk = 0x1,
207           .modmsk = INTEL_V3_ATTRS,
208         },
209         { .name   = "L2_DATA_PF2_MISS",
210           .desc   = "Number of data vprefetch1 requests seen by the L2 which missed L2. Does not include vprefetch2 requests which are counted in L2_DATA_PF2_DROP.",
211           .code   = 0x10fe,
212           .cntmsk = 0x1,
213           .modmsk = INTEL_V3_ATTRS,
214         },
215         { .name   = "L2_DATA_READ_MISS_CACHE_FILL",
216           .desc   = "Number of data read accesses that missed the L2 cache and were satisfied by another L2 cache. Can include promoted read misses that started as CODE accesses.",
217           .code   = 0x10f1,
218           .cntmsk = 0x1,
219           .modmsk = INTEL_V3_ATTRS,
220         },
221         { .name   = "L2_DATA_READ_MISS_MEM_FILL",
222           .desc   = "Number of data read accesses that missed the L2 cache and were satisfied by main memory. Can include promoted read misses that started as CODE accesses.",
223           .code   = 0x10f6,
224           .cntmsk = 0x1,
225           .modmsk = INTEL_V3_ATTRS,
226         },
227         { .name   = "L2_DATA_WRITE_MISS_CACHE_FILL",
228           .desc   = "Number of data write (RFO) accesses that missed the L2 cache and were satisfied by another L2 cache.",
229           .code   = 0x10f2,
230           .cntmsk = 0x1,
231           .modmsk = INTEL_V3_ATTRS,
232         },
233         { .name   = "L2_DATA_WRITE_MISS_MEM_FILL",
234           .desc   = "Number of data write (RFO) accesses that missed the L2 cache and were satisfied by main memory.",
235           .code   = 0x10f7,
236           .cntmsk = 0x1,
237           .modmsk = INTEL_V3_ATTRS,
238         },
239         { .name   = "L2_READ_HIT_E",
240           .desc   = "L2 Read Hit E State, may include prefetches on A0 stepping.",
241           .code   = 0x10c8,
242           .cntmsk = 0x1,
243           .modmsk = INTEL_V3_ATTRS,
244         },
245         { .name   = "L2_READ_HIT_M",
246           .desc   = "L2 Read Hit M State",
247           .code   = 0x10c9,
248           .cntmsk = 0x1,
249           .modmsk = INTEL_V3_ATTRS,
250         },
251         { .name   = "L2_READ_HIT_S",
252           .desc   = "L2 Read Hit S State",
253           .code   = 0x10ca,
254           .cntmsk = 0x1,
255           .modmsk = INTEL_V3_ATTRS,
256         },
257         { .name   = "L2_READ_MISS",
258           .desc   = "L2 Read Misses. Prefetch and demand requests to the same address will produce double counting.",
259           .code   = 0x10cb,
260           .cntmsk = 0x1,
261           .modmsk = INTEL_V3_ATTRS,
262         },
263         { .name   = "L2_VICTIM_REQ_WITH_DATA",
264           .desc   = "L2 received a victim request and responded with data",
265           .code   = 0x10d7,
266           .cntmsk = 0x1,
267           .modmsk = INTEL_V3_ATTRS,
268         },
269         { .name   = "L2_WRITE_HIT",
270           .desc   = "L2 Write HIT, may undercount on A0 stepping.",
271           .code   = 0x10cc,
272           .cntmsk = 0x1,
273           .modmsk = INTEL_V3_ATTRS,
274         },
275         { .name   = "LONG_CODE_PAGE_WALK",
276           .desc   = "Number of long code page walks, i.e. page walks that also missed the L2 uTLB. Subset of DATA_CODE_WALK event",
277           .code   = 0x3b,
278           .cntmsk = 0x3,
279           .modmsk = INTEL_V3_ATTRS,
280         },
281         { .name   = "LONG_DATA_PAGE_WALK",
282           .desc   = "Number of long data page walks, i.e. page walks that also missed the L2 uTLB. Subset of DATA_PAGE_WALK event",
283           .code   = 0x3a,
284           .cntmsk = 0x3,
285           .modmsk = INTEL_V3_ATTRS,
286         },
287         { .name   = "MEMORY_ACCESSES_IN_BOTH_PIPES",
288           .desc   = "Number of data memory reads or writes that are paired in both pipes of the pipeline",
289           .code   = 0x9,
290           .cntmsk = 0x3,
291           .modmsk = INTEL_V3_ATTRS,
292         },
293         { .name   = "MICROCODE_CYCLES",
294           .desc   = "The number of cycles microcode is executing. While microcode is executing, all other threads are stalled.",
295           .code   = 0x2c,
296           .cntmsk = 0x3,
297           .modmsk = INTEL_V3_ATTRS,
298         },
299         { .name   = "PIPELINE_AGI_STALLS",
300           .desc   = "Number of address generation interlock (AGI) stalls. An AGI occurring in both the U- and V- pipelines in the same clock signals this event twice.",
301           .code   = 0x1f,
302           .cntmsk = 0x3,
303           .modmsk = INTEL_V3_ATTRS,
304         },
305         { .name   = "PIPELINE_FLUSHES",
306           .desc   = "Number of pipeline flushes that occur. Pipeline flushes are caused by BTB misses on taken branches, mispredictions, exceptions, interrupts, and some segment descriptor loads.",
307           .code   = 0x15,
308           .cntmsk = 0x3,
309           .modmsk = INTEL_V3_ATTRS,
310         },
311         { .name   = "PIPELINE_SG_AGI_STALLS",
312           .desc   = "Number of address generation interlock (AGI) stalls due to vscatter* and vgather* instructions.",
313           .code   = 0x21,
314           .cntmsk = 0x3,
315           .modmsk = INTEL_V3_ATTRS,
316         },
317         { .name   = "SNP_HITM_BUNIT",
318           .desc   = "Snoop HITM in BUNIT",
319           .code   = 0x10e3,
320           .cntmsk = 0x1,
321           .modmsk = INTEL_V3_ATTRS,
322         },
323         { .name   = "SNP_HITM_L2",
324           .desc   = "Snoop HITM in L2",
325           .code   = 0x10e7,
326           .cntmsk = 0x1,
327           .modmsk = INTEL_V3_ATTRS,
328         },
329         { .name   = "SNP_HIT_L2",
330           .desc   = "Snoop HIT in L2",
331           .code   = 0x10e6,
332           .cntmsk = 0x1,
333           .modmsk = INTEL_V3_ATTRS,
334         },
335         { .name   = "VPU_DATA_READ",
336           .desc   = "Number of read transactions that were issued. In general each read transaction will read 1 64B cacheline. If there are alignment issues, then reads against multiple cache lines will each be counted individually.",
337           .code   = 0x2000,
338           .cntmsk = 0x3,
339           .modmsk = INTEL_V3_ATTRS,
340         },
341         { .name   = "VPU_DATA_READ_MISS",
342           .desc   = "VPU L1 data cache readmiss. Counts the number of occurrences.",
343           .code   = 0x2003,
344           .cntmsk = 0x3,
345           .modmsk = INTEL_V3_ATTRS,
346         },
347         { .name   = "VPU_DATA_WRITE",
348           .desc   = "Number of write transactions that were issued. . In general each write transaction will write 1 64B cacheline. If there are alignment issues, then write against multiple cache lines will each be counted individually.",
349           .code   = 0x2001,
350           .cntmsk = 0x3,
351           .modmsk = INTEL_V3_ATTRS,
352         },
353         { .name   = "VPU_DATA_WRITE_MISS",
354           .desc   = "VPU L1 data cache write miss. Counts the number of occurrences.",
355           .code   = 0x2004,
356           .cntmsk = 0x3,
357           .modmsk = INTEL_V3_ATTRS,
358         },
359         { .name   = "VPU_ELEMENTS_ACTIVE",
360           .desc   = "Counts the cumulative number of elements active (via mask) for VPU instructions issued.",
361           .code   = 0x2018,
362           .cntmsk = 0x3,
363           .modmsk = INTEL_V3_ATTRS,
364         },
365         { .name   = "VPU_INSTRUCTIONS_EXECUTED",
366           .desc   = "Counts the number of VPU instructions executed in both u- and v-pipes.",
367           .code   = 0x2016,
368           .cntmsk = 0x3,
369           .modmsk = INTEL_V3_ATTRS,
370         },
371         { .name   = "VPU_INSTRUCTIONS_EXECUTED_V_PIPE",
372           .desc   = "Counts the number of VPU instructions that paired and executed in the v-pipe.",
373           .code   = 0x2017,
374           .cntmsk = 0x3,
375           .modmsk = INTEL_V3_ATTRS,
376         },
377         { .name   = "VPU_STALL_REG",
378           .desc   = "VPU stall on Register Dependency. Counts the number of occurrences. Dependencies will include RAW, WAW, WAR.",
379           .code   = 0x2005,
380           .cntmsk = 0x3,
381           .modmsk = INTEL_V3_ATTRS,
382         },
383 };