vmm: Fix use-after-free in load_elf()
[akaros.git] / user / perfmon / events / intel_coreduo_events.h
1 /*
2  * Copyright (c) 2011 Google, Inc
3  * Contributed by Stephane Eranian <eranian@gmail.com>
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a copy
6  * of this software and associated documentation files (the "Software"), to deal
7  * in the Software without restriction, including without limitation the rights
8  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies
9  * of the Software, and to permit persons to whom the Software is furnished to do so,
10  * subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice shall be included in all
13  * copies or substantial portions of the Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR IMPLIED,
16  * INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS FOR A
17  * PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT
18  * HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF
19  * CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE
20  * OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * This file is part of libpfm, a performance monitoring support library for
23  * applications on Linux.
24  *
25  * This file has been automatically generated.
26  *
27  * PMU: coreduo (Intel Core Duo/Core Solo)
28  */
29
30 static const intel_x86_umask_t coreduo_sse_prefetch[]={
31    { .uname  = "NTA",
32      .udesc  = "Streaming SIMD Extensions (SSE) Prefetch NTA instructions executed",
33      .ucode = 0x0,
34    },
35    { .uname  = "T1",
36      .udesc  = "SSE software prefetch instruction PREFE0xTCT1 retired",
37      .ucode = 0x100,
38    },
39    { .uname  = "T2",
40      .udesc  = "SSE software prefetch instruction PREFE0xTCT2 retired",
41      .ucode = 0x200,
42    },
43 };
44
45 static const intel_x86_umask_t coreduo_l2_ads[]={
46    { .uname  = "SELF",
47      .udesc  = "This core",
48      .ucode = 0x4000,
49      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
50    },
51    { .uname  = "BOTH_CORES",
52      .udesc  = "Both cores",
53      .ucode = 0xc000,
54      .uflags= INTEL_X86_NCOMBO,
55    },
56 };
57
58 static const intel_x86_umask_t coreduo_l2_lines_in[]={
59    { .uname  = "SELF",
60      .udesc  = "This core",
61      .ucode = 0x4000,
62      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
63      .grpid = 0,
64    },
65    { .uname  = "BOTH_CORES",
66      .udesc  = "Both cores",
67      .ucode = 0xc000,
68      .uflags= INTEL_X86_NCOMBO,
69      .grpid = 0,
70    },
71    { .uname  = "ANY",
72      .udesc  = "All inclusive",
73      .ucode = 0x3000,
74      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
75      .grpid = 1,
76    },
77    { .uname  = "PREFETCH",
78      .udesc  = "Hardware prefetch only",
79      .ucode = 0x1000,
80      .uflags= INTEL_X86_NCOMBO,
81      .grpid = 1,
82    },
83 };
84
85 static const intel_x86_umask_t coreduo_l2_ifetch[]={
86    { .uname  = "MESI",
87      .udesc  = "Any cacheline access",
88      .ucode = 0xf00,
89      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
90      .grpid = 0,
91    },
92    { .uname  = "I_STATE",
93      .udesc  = "Invalid cacheline",
94      .ucode = 0x100,
95      .grpid = 0,
96    },
97    { .uname  = "S_STATE",
98      .udesc  = "Shared cacheline",
99      .ucode = 0x200,
100      .grpid = 0,
101    },
102    { .uname  = "E_STATE",
103      .udesc  = "Exclusive cacheline",
104      .ucode = 0x400,
105      .grpid = 0,
106    },
107    { .uname  = "M_STATE",
108      .udesc  = "Modified cacheline",
109      .ucode = 0x800,
110      .grpid = 0,
111    },
112    { .uname  = "SELF",
113      .udesc  = "This core",
114      .ucode = 0x4000,
115      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
116      .grpid = 1,
117    },
118    { .uname  = "BOTH_CORES",
119      .udesc  = "Both cores",
120      .ucode = 0xc000,
121      .uflags= INTEL_X86_NCOMBO,
122      .grpid = 1,
123    },
124 };
125
126 static const intel_x86_umask_t coreduo_l2_rqsts[]={
127    { .uname  = "MESI",
128      .udesc  = "Any cacheline access",
129      .ucode = 0xf00,
130      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
131      .grpid = 0,
132    },
133    { .uname  = "I_STATE",
134      .udesc  = "Invalid cacheline",
135      .ucode = 0x100,
136      .grpid = 0,
137    },
138    { .uname  = "S_STATE",
139      .udesc  = "Shared cacheline",
140      .ucode = 0x200,
141      .grpid = 0,
142    },
143    { .uname  = "E_STATE",
144      .udesc  = "Exclusive cacheline",
145      .ucode = 0x400,
146      .grpid = 0,
147    },
148    { .uname  = "M_STATE",
149      .udesc  = "Modified cacheline",
150      .ucode = 0x800,
151      .grpid = 0,
152    },
153    { .uname  = "SELF",
154      .udesc  = "This core",
155      .ucode = 0x4000,
156      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
157      .grpid = 1,
158    },
159    { .uname  = "BOTH_CORES",
160      .udesc  = "Both cores",
161      .ucode = 0xc000,
162      .uflags= INTEL_X86_NCOMBO,
163      .grpid = 1,
164    },
165    { .uname  = "ANY",
166      .udesc  = "All inclusive",
167      .ucode = 0x3000,
168      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
169      .grpid = 2,
170    },
171    { .uname  = "PREFETCH",
172      .udesc  = "Hardware prefetch only",
173      .ucode = 0x1000,
174      .uflags= INTEL_X86_NCOMBO,
175      .grpid = 2,
176    },
177 };
178
179 static const intel_x86_umask_t coreduo_thermal_trip[]={
180    { .uname  = "CYCLES",
181      .udesc  = "Duration in a thermal trip based on the current core clock",
182      .ucode = 0xc000,
183      .uflags= INTEL_X86_NCOMBO,
184    },
185    { .uname  = "TRIPS",
186      .udesc  = "Number of thermal trips",
187      .ucode = 0xc000 | INTEL_X86_MOD_EDGE,
188      .modhw = _INTEL_X86_ATTR_E,
189      .uflags= INTEL_X86_NCOMBO,
190    },
191 };
192
193 static const intel_x86_umask_t coreduo_cpu_clk_unhalted[]={
194    { .uname  = "CORE_P",
195      .udesc  = "Unhalted core cycles",
196      .ucode = 0x0,
197    },
198    { .uname  = "NONHLT_REF_CYCLES",
199      .udesc  = "Non-halted bus cycles",
200      .ucode = 0x100,
201    },
202    { .uname  = "SERIAL_EXECUTION_CYCLES",
203      .udesc  = "Non-halted bus cycles of this core executing code while the other core is halted",
204      .ucode = 0x200,
205    },
206 };
207
208 static const intel_x86_umask_t coreduo_dcache_cache_ld[]={
209    { .uname  = "MESI",
210      .udesc  = "Any cacheline access",
211      .ucode = 0xf00,
212      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
213    },
214    { .uname  = "I_STATE",
215      .udesc  = "Invalid cacheline",
216      .ucode = 0x100,
217    },
218    { .uname  = "S_STATE",
219      .udesc  = "Shared cacheline",
220      .ucode = 0x200,
221    },
222    { .uname  = "E_STATE",
223      .udesc  = "Exclusive cacheline",
224      .ucode = 0x400,
225    },
226    { .uname  = "M_STATE",
227      .udesc  = "Modified cacheline",
228      .ucode = 0x800,
229    },
230 };
231
232 static const intel_x86_umask_t coreduo_sse_pre_miss[]={
233    { .uname  = "NTA_MISS",
234      .udesc  = "PREFETCHNTA missed all caches",
235      .ucode = 0x0,
236      .uflags= INTEL_X86_NCOMBO,
237    },
238    { .uname  = "T1_MISS",
239      .udesc  = "PREFETCHT1 missed all caches",
240      .ucode = 0x100,
241      .uflags= INTEL_X86_NCOMBO,
242    },
243    { .uname  = "T2_MISS",
244      .udesc  = "PREFETCHT2 missed all caches",
245      .ucode = 0x200,
246      .uflags= INTEL_X86_NCOMBO,
247    },
248    { .uname  = "STORES_MISS",
249      .udesc  = "SSE streaming store instruction missed all caches",
250      .ucode = 0x300,
251      .uflags= INTEL_X86_NCOMBO,
252    },
253 };
254
255 static const intel_x86_umask_t coreduo_bus_drdy_clocks[]={
256    { .uname  = "THIS_AGENT",
257      .udesc  = "This agent",
258      .ucode = 0x0,
259      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
260    },
261    { .uname  = "ALL_AGENTS",
262      .udesc  = "Any agent on the bus",
263      .ucode = 0x2000,
264      .uflags= INTEL_X86_NCOMBO,
265    },
266 };
267
268 static const intel_x86_umask_t coreduo_simd_int_instructions[]={
269    { .uname  = "MUL",
270      .udesc  = "Number of SIMD Integer packed multiply instructions executed",
271      .ucode = 0x100,
272    },
273    { .uname  = "SHIFT",
274      .udesc  = "Number of SIMD Integer packed shift instructions executed",
275      .ucode = 0x200,
276    },
277    { .uname  = "PACK",
278      .udesc  = "Number of SIMD Integer pack operations instruction executed",
279      .ucode = 0x400,
280    },
281    { .uname  = "UNPACK",
282      .udesc  = "Number of SIMD Integer unpack instructions executed",
283      .ucode = 0x800,
284    },
285    { .uname  = "LOGICAL",
286      .udesc  = "Number of SIMD Integer packed logical instructions executed",
287      .ucode = 0x1000,
288    },
289    { .uname  = "ARITHMETIC",
290      .udesc  = "Number of SIMD Integer packed arithmetic instructions executed",
291      .ucode = 0x2000,
292    },
293 };
294
295 static const intel_x86_umask_t coreduo_mmx_fp_trans[]={
296    { .uname  = "TO_FP",
297      .udesc  = "Number of transitions from MMX to X87",
298      .ucode = 0x0,
299    },
300    { .uname  = "TO_MMX",
301      .udesc  = "Number of transitions from X87 to MMX",
302      .ucode = 0x100,
303    },
304 };
305
306 static const intel_x86_umask_t coreduo_sse_instructions_retired[]={
307    { .uname  = "SINGLE",
308      .udesc  = "Number of SSE/SSE2 single precision instructions retired (packed and scalar)",
309      .ucode = 0x0,
310      .uflags= INTEL_X86_NCOMBO,
311    },
312    { .uname  = "SCALAR_SINGLE",
313      .udesc  = "Number of SSE/SSE2 scalar single precision instructions retired",
314      .ucode = 0x100,
315      .uflags= INTEL_X86_NCOMBO,
316    },
317    { .uname  = "PACKED_DOUBLE",
318      .udesc  = "Number of SSE/SSE2 packed double precision instructions retired",
319      .ucode = 0x200,
320      .uflags= INTEL_X86_NCOMBO,
321    },
322    { .uname  = "DOUBLE",
323      .udesc  = "Number of SSE/SSE2 scalar double precision instructions retired",
324      .ucode = 0x300,
325      .uflags= INTEL_X86_NCOMBO,
326    },
327    { .uname  = "INT_128",
328      .udesc  = "Number of SSE2 128 bit integer  instructions retired",
329      .ucode = 0x400,
330      .uflags= INTEL_X86_NCOMBO,
331    },
332 };
333
334 static const intel_x86_umask_t coreduo_sse_comp_instructions_retired[]={
335    { .uname  = "PACKED_SINGLE",
336      .udesc  = "Number of SSE/SSE2 packed single precision compute instructions retired (does not include AND, OR, XOR)",
337      .ucode = 0x0,
338    },
339    { .uname  = "SCALAR_SINGLE",
340      .udesc  = "Number of SSE/SSE2 scalar single precision compute instructions retired (does not include AND, OR, XOR)",
341      .ucode = 0x100,
342    },
343    { .uname  = "PACKED_DOUBLE",
344      .udesc  = "Number of SSE/SSE2 packed double precision compute instructions retired (does not include AND, OR, XOR)",
345      .ucode = 0x200,
346    },
347    { .uname  = "SCALAR_DOUBLE",
348      .udesc  = "Number of SSE/SSE2 scalar double precision compute instructions retired (does not include AND, OR, XOR)",
349      .ucode = 0x300,
350      .uflags= INTEL_X86_NCOMBO,
351    },
352 };
353
354 static const intel_x86_umask_t coreduo_fused_uops[]={
355    { .uname  = "ALL",
356      .udesc  = "All fused uops retired",
357      .ucode = 0x0,
358    },
359    { .uname  = "LOADS",
360      .udesc  = "Fused load uops retired",
361      .ucode = 0x100,
362    },
363    { .uname  = "STORES",
364      .udesc  = "Fused load uops retired",
365      .ucode = 0x200,
366    },
367 };
368
369 static const intel_x86_umask_t coreduo_est_trans[]={
370    { .uname = "ANY",
371      .udesc = "Any Intel Enhanced SpeedStep(R) Technology transitions",
372      .ucode = 0x0,
373    },
374    { .uname = "FREQ",
375      .udesc = "Intel Enhanced SpeedStep Technology frequency transitions",
376      .ucode = 0x1000,
377    },
378 };
379
380 static const intel_x86_entry_t intel_coreduo_pe[]={
381 { .name   = "UNHALTED_CORE_CYCLES",
382   .desc   = "Unhalted core cycles",
383   .modmsk = INTEL_X86_ATTRS,
384   .equiv = "CPU_CLK_UNHALTED:CORE_P",
385   .cntmsk = 0x3,
386   .code = 0x3c,
387 },
388 { .name   = "UNHALTED_REFERENCE_CYCLES",
389   .desc   = "Unhalted reference cycles. Measures bus cycles",
390   .modmsk = INTEL_X86_ATTRS,
391   .cntmsk = 0x3,
392   .code = 0x13c,
393   .flags = INTEL_X86_FIXED,
394 },
395 { .name   = "INSTRUCTION_RETIRED",
396   .desc   = "Instructions retired",
397   .modmsk = INTEL_X86_ATTRS,
398   .equiv = "INSTR_RET",
399   .cntmsk = 0x3,
400   .code = 0xc0,
401 },
402 { .name   = "INSTRUCTIONS_RETIRED",
403   .desc   = "This is an alias for INSTRUCTION_RETIRED",
404   .modmsk = INTEL_X86_ATTRS,
405   .equiv = "INSTRUCTION_RETIRED",
406   .cntmsk = 0x3,
407   .code = 0xc0,
408 },
409 { .name   = "LLC_REFERENCES",
410   .desc   = "Last level of cache references",
411   .modmsk = INTEL_X86_ATTRS,
412   .cntmsk = 0x3,
413   .code = 0x4f2e,
414 },
415 { .name   = "LAST_LEVEL_CACHE_REFERENCES",
416   .desc   = "This is an alias for LLC_REFERENCES",
417   .modmsk = INTEL_X86_ATTRS,
418   .equiv = "LLC_REFERENCES",
419   .cntmsk = 0x3,
420   .code = 0x4f2e,
421 },
422 { .name   = "LLC_MISSES",
423   .desc   = "Last level of cache misses",
424   .modmsk = INTEL_X86_ATTRS,
425   .cntmsk = 0x3,
426   .code = 0x412e,
427 },
428 { .name   = "LAST_LEVEL_CACHE_MISSES",
429   .desc   = "This is an alias for LLC_MISSES",
430   .modmsk = INTEL_X86_ATTRS,
431   .equiv = "LLC_MISSES",
432   .cntmsk = 0x3,
433   .code = 0x412e,
434 },
435 { .name   = "BRANCH_INSTRUCTIONS_RETIRED",
436   .desc   = "Branch instructions retired",
437   .modmsk = INTEL_X86_ATTRS,
438   .equiv = "BR_INSTR_RET",
439   .cntmsk = 0x3,
440   .code = 0xc4,
441 },
442 { .name   = "MISPREDICTED_BRANCH_RETIRED",
443   .desc   = "Mispredicted branch instruction retired",
444   .modmsk = INTEL_X86_ATTRS,
445   .equiv = "BR_MISPRED_RET",
446   .cntmsk = 0x3,
447   .code = 0xc5,
448 },
449 { .name   = "LD_BLOCKS",
450   .desc   = "Load operations delayed due to store buffer blocks. The preceding store may be blocked due to unknown address, unknown data, or conflict due to partial overlap between the load and store.",
451   .modmsk = INTEL_X86_ATTRS,
452   .cntmsk = 0x3,
453   .code = 0x3,
454 },
455 { .name   = "SD_DRAINS",
456   .desc   = "Cycles while draining store buffers",
457   .modmsk = INTEL_X86_ATTRS,
458   .cntmsk = 0x3,
459   .code = 0x4,
460 },
461 { .name   = "MISALIGN_MEM_REF",
462   .desc   = "Misaligned data memory references (MOB splits of loads and stores).",
463   .modmsk = INTEL_X86_ATTRS,
464   .cntmsk = 0x3,
465   .code = 0x5,
466 },
467 { .name   = "SEG_REG_LOADS",
468   .desc   = "Segment register loads",
469   .modmsk = INTEL_X86_ATTRS,
470   .cntmsk = 0x3,
471   .code = 0x6,
472 },
473 { .name   = "SSE_PREFETCH",
474   .desc   = "Streaming SIMD Extensions (SSE) Prefetch instructions executed",
475   .modmsk = INTEL_X86_ATTRS,
476   .cntmsk = 0x3,
477   .code = 0x7,
478   .numasks = LIBPFM_ARRAY_SIZE(coreduo_sse_prefetch),
479   .ngrp = 1,
480   .umasks = coreduo_sse_prefetch,
481 },
482 { .name   = "SSE_NTSTORES_RET",
483   .desc   = "SSE streaming store instruction retired",
484   .modmsk = INTEL_X86_ATTRS,
485   .cntmsk = 0x3,
486   .code = 0x307,
487 },
488 { .name   = "FP_COMPS_OP_EXE",
489   .desc   = "FP computational Instruction executed. FADD, FSUB, FCOM, FMULs, MUL, IMUL, FDIVs, DIV, IDIV, FPREMs, FSQRT are included; but exclude FADD or FMUL used in the middle of a transcendental instruction.",
490   .modmsk = INTEL_X86_ATTRS,
491   .cntmsk = 0x3,
492   .code = 0x10,
493 },
494 { .name   = "FP_ASSIST",
495   .desc   = "FP exceptions experienced microcode assists",
496   .modmsk = INTEL_X86_ATTRS,
497   .cntmsk = 0x2,
498   .code = 0x11,
499 },
500 { .name   = "MUL",
501   .desc   = "Multiply operations (a speculative count, including FP and integer multiplies).",
502   .modmsk = INTEL_X86_ATTRS,
503   .cntmsk = 0x2,
504   .code = 0x12,
505 },
506 { .name   = "DIV",
507   .desc   = "Divide operations (a speculative count, including FP and integer multiplies). ",
508   .modmsk = INTEL_X86_ATTRS,
509   .cntmsk = 0x2,
510   .code = 0x13,
511 },
512 { .name   = "CYCLES_DIV_BUSY",
513   .desc   = "Cycles the divider is busy ",
514   .modmsk = INTEL_X86_ATTRS,
515   .cntmsk = 0x1,
516   .code = 0x14,
517 },
518 { .name   = "L2_ADS",
519   .desc   = "L2 Address strobes ",
520   .modmsk = INTEL_X86_ATTRS,
521   .cntmsk = 0x3,
522   .code = 0x21,
523   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_ads),
524   .ngrp = 1,
525   .umasks = coreduo_l2_ads,
526 },
527 { .name   = "DBUS_BUSY",
528   .desc   = "Core cycle during which data bus was busy (increments by 4)",
529   .modmsk = INTEL_X86_ATTRS,
530   .cntmsk = 0x3,
531   .code = 0x22,
532   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_ads),
533   .ngrp = 1,
534   .umasks = coreduo_l2_ads, /* identical to actual umasks list for this event */
535 },
536 { .name   = "DBUS_BUSY_RD",
537   .desc   = "Cycles data bus is busy transferring data to a core (increments by 4) ",
538   .modmsk = INTEL_X86_ATTRS,
539   .cntmsk = 0x3,
540   .code = 0x23,
541   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_ads),
542   .ngrp = 1,
543   .umasks = coreduo_l2_ads, /* identical to actual umasks list for this event */
544 },
545 { .name   = "L2_LINES_IN",
546   .desc   = "L2 cache lines allocated",
547   .modmsk = INTEL_X86_ATTRS,
548   .cntmsk = 0x3,
549   .code = 0x24,
550   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_lines_in),
551   .ngrp = 2,
552   .umasks = coreduo_l2_lines_in,
553 },
554 { .name   = "L2_M_LINES_IN",
555   .desc   = "L2 Modified-state cache lines allocated",
556   .modmsk = INTEL_X86_ATTRS,
557   .cntmsk = 0x3,
558   .code = 0x25,
559   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_ads),
560   .ngrp = 1,
561   .umasks = coreduo_l2_ads, /* identical to actual umasks list for this event */
562 },
563 { .name   = "L2_LINES_OUT",
564   .desc   = "L2 cache lines evicted ",
565   .modmsk = INTEL_X86_ATTRS,
566   .cntmsk = 0x3,
567   .code = 0x26,
568   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_lines_in),
569   .ngrp = 2,
570   .umasks = coreduo_l2_lines_in, /* identical to actual umasks list for this event */
571 },
572 { .name   = "L2_M_LINES_OUT",
573   .desc   = "L2 Modified-state cache lines evicted ",
574   .modmsk = INTEL_X86_ATTRS,
575   .cntmsk = 0x3,
576   .code = 0x27,
577   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_lines_in),
578   .ngrp = 2,
579   .umasks = coreduo_l2_lines_in, /* identical to actual umasks list for this event */
580 },
581 { .name   = "L2_IFETCH",
582   .desc   = "L2 instruction fetches from instruction fetch unit (includes speculative fetches) ",
583   .modmsk = INTEL_X86_ATTRS,
584   .cntmsk = 0x3,
585   .code = 0x28,
586   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_ifetch),
587   .ngrp = 2,
588   .umasks = coreduo_l2_ifetch,
589 },
590 { .name   = "L2_LD",
591   .desc   = "L2 cache reads (includes speculation) ",
592   .modmsk = INTEL_X86_ATTRS,
593   .cntmsk = 0x3,
594   .code = 0x29,
595   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_ifetch),
596   .ngrp = 2,
597   .umasks = coreduo_l2_ifetch, /* identical to actual umasks list for this event */
598 },
599 { .name   = "L2_ST",
600   .desc   = "L2 cache writes (includes speculation)",
601   .modmsk = INTEL_X86_ATTRS,
602   .cntmsk = 0x3,
603   .code = 0x2a,
604   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_ifetch),
605   .ngrp = 2,
606   .umasks = coreduo_l2_ifetch, /* identical to actual umasks list for this event */
607 },
608 { .name   = "L2_RQSTS",
609   .desc   = "L2 cache reference requests ",
610   .modmsk = INTEL_X86_ATTRS,
611   .cntmsk = 0x3,
612   .code = 0x2e,
613   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_rqsts),
614   .ngrp = 3,
615   .umasks = coreduo_l2_rqsts,
616 },
617 { .name   = "L2_REJECT_CYCLES",
618   .desc   = "Cycles L2 is busy and rejecting new requests.",
619   .modmsk = INTEL_X86_ATTRS,
620   .cntmsk = 0x3,
621   .code = 0x30,
622   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_rqsts),
623   .ngrp = 3,
624   .umasks = coreduo_l2_rqsts, /* identical to actual umasks list for this event */
625 },
626 { .name   = "L2_NO_REQUEST_CYCLES",
627   .desc   = "Cycles there is no request to access L2.",
628   .modmsk = INTEL_X86_ATTRS,
629   .cntmsk = 0x3,
630   .code = 0x32,
631   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_rqsts),
632   .ngrp = 3,
633   .umasks = coreduo_l2_rqsts, /* identical to actual umasks list for this event */
634 },
635 { .name   = "EST_TRANS",
636   .desc   = "Intel Enhanced SpeedStep(R) Technology transitions",
637   .modmsk = INTEL_X86_ATTRS,
638   .cntmsk = 0x3,
639   .code = 0x3a,
640   .numasks= LIBPFM_ARRAY_SIZE(coreduo_est_trans),
641   .ngrp = 1,
642   .umasks = coreduo_est_trans,
643 },
644 { .name   = "THERMAL_TRIP",
645   .desc   = "Duration in a thermal trip based on the current core clock ",
646   .modmsk = INTEL_X86_ATTRS,
647   .cntmsk = 0x3,
648   .code = 0x3b,
649   .numasks = LIBPFM_ARRAY_SIZE(coreduo_thermal_trip),
650   .ngrp = 1,
651   .umasks = coreduo_thermal_trip,
652 },
653 { .name   = "CPU_CLK_UNHALTED",
654   .desc   = "Core cycles when core is not halted",
655   .modmsk = INTEL_X86_ATTRS,
656   .cntmsk = 0x3,
657   .code = 0x3c,
658   .numasks = LIBPFM_ARRAY_SIZE(coreduo_cpu_clk_unhalted),
659   .ngrp = 1,
660   .umasks = coreduo_cpu_clk_unhalted,
661 },
662 { .name   = "DCACHE_CACHE_LD",
663   .desc   = "L1 cacheable data read operations",
664   .modmsk = INTEL_X86_ATTRS,
665   .cntmsk = 0x3,
666   .code = 0x40,
667   .numasks = LIBPFM_ARRAY_SIZE(coreduo_dcache_cache_ld),
668   .ngrp = 1,
669   .umasks = coreduo_dcache_cache_ld,
670 },
671 { .name   = "DCACHE_CACHE_ST",
672   .desc   = "L1 cacheable data write operations",
673   .modmsk = INTEL_X86_ATTRS,
674   .cntmsk = 0x3,
675   .code = 0x41,
676   .numasks = LIBPFM_ARRAY_SIZE(coreduo_dcache_cache_ld),
677   .ngrp = 1,
678   .umasks = coreduo_dcache_cache_ld, /* identical to actual umasks list for this event */
679 },
680 { .name   = "DCACHE_CACHE_LOCK",
681   .desc   = "L1 cacheable lock read operations to invalid state",
682   .modmsk = INTEL_X86_ATTRS,
683   .cntmsk = 0x3,
684   .code = 0x42,
685   .numasks = LIBPFM_ARRAY_SIZE(coreduo_dcache_cache_ld),
686   .ngrp = 1,
687   .umasks = coreduo_dcache_cache_ld, /* identical to actual umasks list for this event */
688 },
689 { .name   = "DATA_MEM_REF",
690   .desc   = "L1 data read and writes of cacheable and non-cacheable types",
691   .modmsk = INTEL_X86_ATTRS,
692   .cntmsk = 0x3,
693   .code = 0x143,
694 },
695 { .name   = "DATA_MEM_CACHE_REF",
696   .desc   = "L1 data cacheable read and write operations.",
697   .modmsk = INTEL_X86_ATTRS,
698   .cntmsk = 0x3,
699   .code = 0x244,
700 },
701 { .name   = "DCACHE_REPL",
702   .desc   = "L1 data cache line replacements",
703   .modmsk = INTEL_X86_ATTRS,
704   .cntmsk = 0x3,
705   .code = 0xf45,
706 },
707 { .name   = "DCACHE_M_REPL",
708   .desc   = "L1 data M-state cache line  allocated",
709   .modmsk = INTEL_X86_ATTRS,
710   .cntmsk = 0x3,
711   .code = 0x46,
712 },
713 { .name   = "DCACHE_M_EVICT",
714   .desc   = "L1 data M-state cache line evicted",
715   .modmsk = INTEL_X86_ATTRS,
716   .cntmsk = 0x3,
717   .code = 0x47,
718 },
719 { .name   = "DCACHE_PEND_MISS",
720   .desc   = "Weighted cycles of L1 miss outstanding",
721   .modmsk = INTEL_X86_ATTRS,
722   .cntmsk = 0x3,
723   .code = 0x48,
724 },
725 { .name   = "DTLB_MISS",
726   .desc   = "Data references that missed TLB",
727   .modmsk = INTEL_X86_ATTRS,
728   .cntmsk = 0x3,
729   .code = 0x49,
730 },
731 { .name   = "SSE_PRE_MISS",
732   .desc   = "Streaming SIMD Extensions (SSE) instructions missing all cache levels",
733   .modmsk = INTEL_X86_ATTRS,
734   .cntmsk = 0x3,
735   .code = 0x4b,
736   .numasks = LIBPFM_ARRAY_SIZE(coreduo_sse_pre_miss),
737   .ngrp = 1,
738   .umasks = coreduo_sse_pre_miss,
739 },
740 { .name   = "L1_PREF_REQ",
741   .desc   = "L1 prefetch requests due to DCU cache misses",
742   .modmsk = INTEL_X86_ATTRS,
743   .cntmsk = 0x3,
744   .code = 0x4f,
745 },
746 { .name   = "BUS_REQ_OUTSTANDING",
747   .desc   = "Weighted cycles of cacheable bus data read requests. This event counts full-line read request from DCU or HW prefetcher, but not RFO, write, instruction fetches, or others.",
748   .modmsk = INTEL_X86_ATTRS,
749   .cntmsk = 0x3,
750   .code = 0x60,
751   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_lines_in),
752   .ngrp = 2,
753   .umasks = coreduo_l2_lines_in, /* identical to actual umasks list for this event */
754 },
755 { .name   = "BUS_BNR_CLOCKS",
756   .desc   = "External bus cycles while BNR asserted",
757   .modmsk = INTEL_X86_ATTRS,
758   .cntmsk = 0x3,
759   .code = 0x61,
760 },
761 { .name   = "BUS_DRDY_CLOCKS",
762   .desc   = "External bus cycles while DRDY asserted",
763   .modmsk = INTEL_X86_ATTRS,
764   .cntmsk = 0x3,
765   .code = 0x62,
766   .numasks = LIBPFM_ARRAY_SIZE(coreduo_bus_drdy_clocks),
767   .ngrp = 1,
768   .umasks = coreduo_bus_drdy_clocks,
769 },
770 { .name   = "BUS_LOCKS_CLOCKS",
771   .desc   = "External bus cycles while bus lock signal asserted",
772   .modmsk = INTEL_X86_ATTRS,
773   .cntmsk = 0x3,
774   .code = 0x63,
775   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_ads),
776   .ngrp = 1,
777   .umasks = coreduo_l2_ads, /* identical to actual umasks list for this event */
778 },
779 { .name   = "BUS_DATA_RCV",
780   .desc   = "External bus cycles while bus lock signal asserted",
781   .modmsk = INTEL_X86_ATTRS,
782   .cntmsk = 0x3,
783   .code = 0x4064,
784 },
785 { .name   = "BUS_TRANS_BRD",
786   .desc   = "Burst read bus transactions (data or code)",
787   .modmsk = INTEL_X86_ATTRS,
788   .cntmsk = 0x3,
789   .code = 0x65,
790   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_ads),
791   .ngrp = 1,
792   .umasks = coreduo_l2_ads, /* identical to actual umasks list for this event */
793 },
794 { .name   = "BUS_TRANS_RFO",
795   .desc   = "Completed read for ownership ",
796   .modmsk = INTEL_X86_ATTRS,
797   .cntmsk = 0x3,
798   .code = 0x66,
799   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_lines_in),
800   .ngrp = 2,
801   .umasks = coreduo_l2_lines_in, /* identical to actual umasks list for this event */
802 },
803 { .name   = "BUS_TRANS_IFETCH",
804   .desc   = "Completed instruction fetch transactions",
805   .modmsk = INTEL_X86_ATTRS,
806   .cntmsk = 0x3,
807   .code = 0x68,
808   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_lines_in),
809   .ngrp = 2,
810   .umasks = coreduo_l2_lines_in, /* identical to actual umasks list for this event */
811 },
812 { .name   = "BUS_TRANS_INVAL",
813   .desc   = "Completed invalidate transactions",
814   .modmsk = INTEL_X86_ATTRS,
815   .cntmsk = 0x3,
816   .code = 0x69,
817   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_lines_in),
818   .ngrp = 2,
819   .umasks = coreduo_l2_lines_in, /* identical to actual umasks list for this event */
820 },
821 { .name   = "BUS_TRANS_PWR",
822   .desc   = "Completed partial write transactions",
823   .modmsk = INTEL_X86_ATTRS,
824   .cntmsk = 0x3,
825   .code = 0x6a,
826   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_lines_in),
827   .ngrp = 2,
828   .umasks = coreduo_l2_lines_in, /* identical to actual umasks list for this event */
829 },
830 { .name   = "BUS_TRANS_P",
831   .desc   = "Completed partial transactions (include partial read + partial write + line write)",
832   .modmsk = INTEL_X86_ATTRS,
833   .cntmsk = 0x3,
834   .code = 0x6b,
835   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_lines_in),
836   .ngrp = 2,
837   .umasks = coreduo_l2_lines_in, /* identical to actual umasks list for this event */
838 },
839 { .name   = "BUS_TRANS_IO",
840   .desc   = "Completed I/O transactions (read and write)",
841   .modmsk = INTEL_X86_ATTRS,
842   .cntmsk = 0x3,
843   .code = 0x6c,
844   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_lines_in),
845   .ngrp = 2,
846   .umasks = coreduo_l2_lines_in, /* identical to actual umasks list for this event */
847 },
848 { .name   = "BUS_TRANS_DEF",
849   .desc   = "Completed defer transactions ",
850   .modmsk = INTEL_X86_ATTRS,
851   .cntmsk = 0x3,
852   .code = 0x206d,
853   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_ads),
854   .ngrp = 1,
855   .umasks = coreduo_l2_ads, /* identical to actual umasks list for this event */
856 },
857 { .name   = "BUS_TRANS_WB",
858   .desc   = "Completed writeback transactions from DCU (does not include L2 writebacks)",
859   .modmsk = INTEL_X86_ATTRS,
860   .cntmsk = 0x3,
861   .code = 0xc067,
862   .numasks = LIBPFM_ARRAY_SIZE(coreduo_bus_drdy_clocks),
863   .ngrp = 1,
864   .umasks = coreduo_bus_drdy_clocks, /* identical to actual umasks list for this event */
865 },
866 { .name   = "BUS_TRANS_BURST",
867   .desc   = "Completed burst transactions (full line transactions include reads, write, RFO, and writebacks) ",
868   .modmsk = INTEL_X86_ATTRS,
869   .cntmsk = 0x3,
870   .code = 0xc06e,
871   .numasks = LIBPFM_ARRAY_SIZE(coreduo_bus_drdy_clocks),
872   .ngrp = 1,
873   .umasks = coreduo_bus_drdy_clocks, /* identical to actual umasks list for this event */
874 },
875 { .name   = "BUS_TRANS_MEM",
876   .desc   = "Completed memory transactions. This includes Bus_Trans_Burst + Bus_Trans_P + Bus_Trans_Inval.",
877   .modmsk = INTEL_X86_ATTRS,
878   .cntmsk = 0x3,
879   .code = 0xc06f,
880   .numasks = LIBPFM_ARRAY_SIZE(coreduo_bus_drdy_clocks),
881   .ngrp = 1,
882   .umasks = coreduo_bus_drdy_clocks, /* identical to actual umasks list for this event */
883 },
884 { .name   = "BUS_TRANS_ANY",
885   .desc   = "Any completed bus transactions",
886   .modmsk = INTEL_X86_ATTRS,
887   .cntmsk = 0x3,
888   .code = 0xc070,
889   .numasks = LIBPFM_ARRAY_SIZE(coreduo_bus_drdy_clocks),
890   .ngrp = 1,
891   .umasks = coreduo_bus_drdy_clocks, /* identical to actual umasks list for this event */
892 },
893 { .name   = "BUS_SNOOPS",
894   .desc   = "External bus cycles while bus lock signal asserted",
895   .modmsk = INTEL_X86_ATTRS,
896   .cntmsk = 0x3,
897   .code = 0x77,
898   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_ifetch),
899   .ngrp = 2,
900   .umasks = coreduo_l2_ifetch, /* identical to actual umasks list for this event */
901 },
902 { .name   = "DCU_SNOOP_TO_SHARE",
903   .desc   = "DCU snoops to share-state L1 cache line due to L1 misses ",
904   .modmsk = INTEL_X86_ATTRS,
905   .cntmsk = 0x3,
906   .code = 0x178,
907   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_ads),
908   .ngrp = 1,
909   .umasks = coreduo_l2_ads, /* identical to actual umasks list for this event */
910 },
911 { .name   = "BUS_NOT_IN_USE",
912   .desc   = "Number of cycles there is no transaction from the core",
913   .modmsk = INTEL_X86_ATTRS,
914   .cntmsk = 0x3,
915   .code = 0x7d,
916   .numasks = LIBPFM_ARRAY_SIZE(coreduo_l2_ads),
917   .ngrp = 1,
918   .umasks = coreduo_l2_ads, /* identical to actual umasks list for this event */
919 },
920 { .name   = "BUS_SNOOP_STALL",
921   .desc   = "Number of bus cycles while bus snoop is stalled",
922   .modmsk = INTEL_X86_ATTRS,
923   .cntmsk = 0x3,
924   .code = 0x7e,
925 },
926 { .name   = "ICACHE_READS",
927   .desc   = "Number of instruction fetches from ICache, streaming buffers (both cacheable and uncacheable fetches)",
928   .modmsk = INTEL_X86_ATTRS,
929   .cntmsk = 0x3,
930   .code = 0x80,
931 },
932 { .name   = "ICACHE_MISSES",
933   .desc   = "Number of instruction fetch misses from ICache, streaming buffers.",
934   .modmsk = INTEL_X86_ATTRS,
935   .cntmsk = 0x3,
936   .code = 0x81,
937 },
938 { .name   = "ITLB_MISSES",
939   .desc   = "Number of iITLB misses",
940   .modmsk = INTEL_X86_ATTRS,
941   .cntmsk = 0x3,
942   .code = 0x85,
943 },
944 { .name   = "IFU_MEM_STALL",
945   .desc   = "Cycles IFU is stalled while waiting for data from memory",
946   .modmsk = INTEL_X86_ATTRS,
947   .cntmsk = 0x3,
948   .code = 0x86,
949 },
950 { .name   = "ILD_STALL",
951   .desc   = "Number of instruction length decoder stalls (Counts number of LCP stalls)",
952   .modmsk = INTEL_X86_ATTRS,
953   .cntmsk = 0x3,
954   .code = 0x87,
955 },
956 { .name   = "BR_INST_EXEC",
957   .desc   = "Branch instruction executed (includes speculation).",
958   .modmsk = INTEL_X86_ATTRS,
959   .cntmsk = 0x3,
960   .code = 0x88,
961 },
962 { .name   = "BR_MISSP_EXEC",
963   .desc   = "Branch instructions executed and mispredicted at execution  (includes branches that do not have prediction or mispredicted)",
964   .modmsk = INTEL_X86_ATTRS,
965   .cntmsk = 0x3,
966   .code = 0x89,
967 },
968 { .name   = "BR_BAC_MISSP_EXEC",
969   .desc   = "Branch instructions executed that were mispredicted at front end",
970   .modmsk = INTEL_X86_ATTRS,
971   .cntmsk = 0x3,
972   .code = 0x8a,
973 },
974 { .name   = "BR_CND_EXEC",
975   .desc   = "Conditional branch instructions executed",
976   .modmsk = INTEL_X86_ATTRS,
977   .cntmsk = 0x3,
978   .code = 0x8b,
979 },
980 { .name   = "BR_CND_MISSP_EXEC",
981   .desc   = "Conditional branch instructions executed that were mispredicted",
982   .modmsk = INTEL_X86_ATTRS,
983   .cntmsk = 0x3,
984   .code = 0x8c,
985 },
986 { .name   = "BR_IND_EXEC",
987   .desc   = "Indirect branch instructions executed",
988   .modmsk = INTEL_X86_ATTRS,
989   .cntmsk = 0x3,
990   .code = 0x8d,
991 },
992 { .name   = "BR_IND_MISSP_EXEC",
993   .desc   = "Indirect branch instructions executed that were mispredicted",
994   .modmsk = INTEL_X86_ATTRS,
995   .cntmsk = 0x3,
996   .code = 0x8e,
997 },
998 { .name   = "BR_RET_EXEC",
999   .desc   = "Return branch instructions executed",
1000   .modmsk = INTEL_X86_ATTRS,
1001   .cntmsk = 0x3,
1002   .code = 0x8f,
1003 },
1004 { .name   = "BR_RET_MISSP_EXEC",
1005   .desc   = "Return branch instructions executed that were mispredicted",
1006   .modmsk = INTEL_X86_ATTRS,
1007   .cntmsk = 0x3,
1008   .code = 0x90,
1009 },
1010 { .name   = "BR_RET_BAC_MISSP_EXEC",
1011   .desc   = "Return branch instructions executed that were mispredicted at the front end",
1012   .modmsk = INTEL_X86_ATTRS,
1013   .cntmsk = 0x3,
1014   .code = 0x91,
1015 },
1016 { .name   = "BR_CALL_EXEC",
1017   .desc   = "Return call instructions executed",
1018   .modmsk = INTEL_X86_ATTRS,
1019   .cntmsk = 0x3,
1020   .code = 0x92,
1021 },
1022 { .name   = "BR_CALL_MISSP_EXEC",
1023   .desc   = "Return call instructions executed that were mispredicted",
1024   .modmsk = INTEL_X86_ATTRS,
1025   .cntmsk = 0x3,
1026   .code = 0x93,
1027 },
1028 { .name   = "BR_IND_CALL_EXEC",
1029   .desc   = "Indirect call branch instructions executed",
1030   .modmsk = INTEL_X86_ATTRS,
1031   .cntmsk = 0x3,
1032   .code = 0x94,
1033 },
1034 { .name   = "RESOURCE_STALL",
1035   .desc   = "Cycles while there is a resource related stall (renaming, buffer entries) as seen by allocator",
1036   .modmsk = INTEL_X86_ATTRS,
1037   .cntmsk = 0x3,
1038   .code = 0xa2,
1039 },
1040 { .name   = "MMX_INSTR_EXEC",
1041   .desc   = "Number of MMX instructions executed (does not include MOVQ and MOVD stores)",
1042   .modmsk = INTEL_X86_ATTRS,
1043   .cntmsk = 0x3,
1044   .code = 0xb0,
1045 },
1046 { .name   = "SIMD_INT_SAT_EXEC",
1047   .desc   = "Number of SIMD Integer saturating instructions executed",
1048   .modmsk = INTEL_X86_ATTRS,
1049   .cntmsk = 0x3,
1050   .code = 0xb1,
1051 },
1052 { .name   = "SIMD_INT_INSTRUCTIONS",
1053   .desc   = "Number of SIMD Integer instructions executed",
1054   .modmsk = INTEL_X86_ATTRS,
1055   .cntmsk = 0x3,
1056   .code = 0xb3,
1057   .numasks = LIBPFM_ARRAY_SIZE(coreduo_simd_int_instructions),
1058   .ngrp = 1,
1059   .umasks = coreduo_simd_int_instructions,
1060 },
1061 { .name   = "INSTR_RET",
1062   .desc   = "Number of instruction retired (Macro fused instruction count as 2)",
1063   .modmsk = INTEL_X86_ATTRS,
1064   .cntmsk = 0x3,
1065   .code = 0xc0,
1066 },
1067 { .name   = "FP_COMP_INSTR_RET",
1068   .desc   = "Number of FP compute instructions retired (X87 instruction or instruction that contain X87 operations)",
1069   .modmsk = INTEL_X86_ATTRS,
1070   .cntmsk = 0x1,
1071   .code = 0xc1,
1072 },
1073 { .name   = "UOPS_RET",
1074   .desc   = "Number of micro-ops retired (include fused uops)",
1075   .modmsk = INTEL_X86_ATTRS,
1076   .cntmsk = 0x3,
1077   .code = 0xc2,
1078 },
1079 { .name   = "SMC_DETECTED",
1080   .desc   = "Number of times self-modifying code condition detected",
1081   .modmsk = INTEL_X86_ATTRS,
1082   .cntmsk = 0x3,
1083   .code = 0xc3,
1084 },
1085 { .name   = "BR_INSTR_RET",
1086   .desc   = "Number of branch instructions retired",
1087   .modmsk = INTEL_X86_ATTRS,
1088   .cntmsk = 0x3,
1089   .code = 0xc4,
1090 },
1091 { .name   = "BR_MISPRED_RET",
1092   .desc   = "Number of mispredicted branch instructions retired",
1093   .modmsk = INTEL_X86_ATTRS,
1094   .cntmsk = 0x3,
1095   .code = 0xc5,
1096 },
1097 { .name   = "CYCLES_INT_MASKED",
1098   .desc   = "Cycles while interrupt is disabled",
1099   .modmsk = INTEL_X86_ATTRS,
1100   .cntmsk = 0x3,
1101   .code = 0xc6,
1102 },
1103 { .name   = "CYCLES_INT_PEDNING_MASKED",
1104   .desc   = "Cycles while interrupt is disabled and interrupts are pending",
1105   .modmsk = INTEL_X86_ATTRS,
1106   .cntmsk = 0x3,
1107   .code = 0xc7,
1108 },
1109 { .name   = "HW_INT_RX",
1110   .desc   = "Number of hardware interrupts received",
1111   .modmsk = INTEL_X86_ATTRS,
1112   .cntmsk = 0x3,
1113   .code = 0xc8,
1114 },
1115 { .name   = "BR_TAKEN_RET",
1116   .desc   = "Number of taken branch instruction retired",
1117   .modmsk = INTEL_X86_ATTRS,
1118   .cntmsk = 0x3,
1119   .code = 0xc9,
1120 },
1121 { .name   = "BR_MISPRED_TAKEN_RET",
1122   .desc   = "Number of taken and mispredicted branch instructions retired",
1123   .modmsk = INTEL_X86_ATTRS,
1124   .cntmsk = 0x3,
1125   .code = 0xca,
1126 },
1127 { .name   = "MMX_FP_TRANS",
1128   .desc   = "Transitions from MMX (TM) Instructions to Floating Point Instructions",
1129   .modmsk = INTEL_X86_ATTRS,
1130   .cntmsk = 0x3,
1131   .code = 0xcc,
1132   .numasks = LIBPFM_ARRAY_SIZE(coreduo_mmx_fp_trans),
1133   .ngrp = 1,
1134   .umasks = coreduo_mmx_fp_trans,
1135 },
1136 { .name   = "MMX_ASSIST",
1137   .desc   = "Number of EMMS executed",
1138   .modmsk = INTEL_X86_ATTRS,
1139   .cntmsk = 0x3,
1140   .code = 0xcd,
1141 },
1142 { .name   = "MMX_INSTR_RET",
1143   .desc   = "Number of MMX instruction retired",
1144   .modmsk = INTEL_X86_ATTRS,
1145   .cntmsk = 0x3,
1146   .code = 0xce,
1147 },
1148 { .name   = "INSTR_DECODED",
1149   .desc   = "Number of instruction decoded",
1150   .modmsk = INTEL_X86_ATTRS,
1151   .cntmsk = 0x3,
1152   .code = 0xd0,
1153 },
1154 { .name   = "ESP_UOPS",
1155   .desc   = "Number of ESP folding instruction decoded",
1156   .modmsk = INTEL_X86_ATTRS,
1157   .cntmsk = 0x3,
1158   .code = 0xd7,
1159 },
1160 { .name   = "SSE_INSTRUCTIONS_RETIRED",
1161   .desc   = "Number of SSE/SSE2 instructions retired (packed and scalar)",
1162   .modmsk = INTEL_X86_ATTRS,
1163   .cntmsk = 0x3,
1164   .code = 0xd8,
1165   .numasks = LIBPFM_ARRAY_SIZE(coreduo_sse_instructions_retired),
1166   .ngrp = 1,
1167   .umasks = coreduo_sse_instructions_retired,
1168 },
1169 { .name   = "SSE_COMP_INSTRUCTIONS_RETIRED",
1170   .desc   = "Number of computational SSE/SSE2 instructions retired (does not include AND, OR, XOR)",
1171   .modmsk = INTEL_X86_ATTRS,
1172   .cntmsk = 0x3,
1173   .code = 0xd9,
1174   .numasks = LIBPFM_ARRAY_SIZE(coreduo_sse_comp_instructions_retired),
1175   .ngrp = 1,
1176   .umasks = coreduo_sse_comp_instructions_retired,
1177 },
1178 { .name   = "FUSED_UOPS",
1179   .desc   = "Fused uops retired",
1180   .modmsk = INTEL_X86_ATTRS,
1181   .cntmsk = 0x3,
1182   .code = 0xda,
1183   .numasks = LIBPFM_ARRAY_SIZE(coreduo_fused_uops),
1184   .ngrp = 1,
1185   .umasks = coreduo_fused_uops,
1186 },
1187 { .name   = "UNFUSION",
1188   .desc   = "Number of unfusion events in the ROB (due to exception)",
1189   .modmsk = INTEL_X86_ATTRS,
1190   .cntmsk = 0x3,
1191   .code = 0xdb,
1192 },
1193 { .name   = "BR_INSTR_DECODED",
1194   .desc   = "Branch instructions decoded",
1195   .modmsk = INTEL_X86_ATTRS,
1196   .cntmsk = 0x3,
1197   .code = 0xe0,
1198 },
1199 { .name   = "BTB_MISSES",
1200   .desc   = "Number of branches the BTB did not produce a prediction",
1201   .modmsk = INTEL_X86_ATTRS,
1202   .cntmsk = 0x3,
1203   .code = 0xe2,
1204 },
1205 { .name   = "BR_BOGUS",
1206   .desc   = "Number of bogus branches",
1207   .modmsk = INTEL_X86_ATTRS,
1208   .cntmsk = 0x3,
1209   .code = 0xe4,
1210 },
1211 { .name   = "BACLEARS",
1212   .desc   = "Number of BAClears asserted",
1213   .modmsk = INTEL_X86_ATTRS,
1214   .cntmsk = 0x3,
1215   .code = 0xe6,
1216 },
1217 { .name   = "PREF_RQSTS_UP",
1218   .desc   = "Number of hardware prefetch requests issued in forward streams",
1219   .modmsk = INTEL_X86_ATTRS,
1220   .cntmsk = 0x3,
1221   .code = 0xf0,
1222 },
1223 { .name   = "PREF_RQSTS_DN",
1224   .desc   = "Number of hardware prefetch requests issued in backward streams",
1225   .modmsk = INTEL_X86_ATTRS,
1226   .cntmsk = 0x3,
1227   .code = 0xf8,
1228 },
1229 };