vmm: Fix use-after-free in load_elf()
[akaros.git] / user / perfmon / events / intel_core_events.h
1 /*
2  * Copyright (c) 2011 Google, Inc
3  * Contributed by Stephane Eranian <eranian@gmail.com>
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a copy
6  * of this software and associated documentation files (the "Software"), to deal
7  * in the Software without restriction, including without limitation the rights
8  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies
9  * of the Software, and to permit persons to whom the Software is furnished to do so,
10  * subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice shall be included in all
13  * copies or substantial portions of the Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR IMPLIED,
16  * INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS FOR A
17  * PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT
18  * HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF
19  * CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE
20  * OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * This file is part of libpfm, a performance monitoring support library for
23  * applications on Linux.
24  *
25  * This file has been automatically generated.
26  *
27  * PMU: core (Intel Core)
28  */
29
30 static const intel_x86_umask_t core_rs_uops_dispatched_cycles[]={
31    { .uname  = "PORT_0",
32      .udesc  = "On port 0",
33      .ucode = 0x100,
34    },
35    { .uname  = "PORT_1",
36      .udesc  = "On port 1",
37      .ucode = 0x200,
38    },
39    { .uname  = "PORT_2",
40      .udesc  = "On port 2",
41      .ucode = 0x400,
42    },
43    { .uname  = "PORT_3",
44      .udesc  = "On port 3",
45      .ucode = 0x800,
46    },
47    { .uname  = "PORT_4",
48      .udesc  = "On port 4",
49      .ucode = 0x1000,
50    },
51    { .uname  = "PORT_5",
52      .udesc  = "On port 5",
53      .ucode = 0x2000,
54    },
55    { .uname  = "ANY",
56      .udesc  = "On any port",
57      .uequiv = "PORT_0:PORT_1:PORT_2:PORT_3:PORT_4:PORT_5",
58      .ucode = 0x3f00,
59      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
60    },
61 };
62
63 static const intel_x86_umask_t core_load_block[]={
64    { .uname  = "STA",
65      .udesc  = "Loads blocked by a preceding store with unknown address",
66      .ucode = 0x200,
67    },
68    { .uname  = "STD",
69      .udesc  = "Loads blocked by a preceding store with unknown data",
70      .ucode = 0x400,
71    },
72    { .uname  = "OVERLAP_STORE",
73      .udesc  = "Loads that partially overlap an earlier store, or 4K equived with a previous store",
74      .ucode = 0x800,
75    },
76    { .uname  = "UNTIL_RETIRE",
77      .udesc  = "Loads blocked until retirement",
78      .ucode = 0x1000,
79    },
80    { .uname  = "L1D",
81      .udesc  = "Loads blocked by the L1 data cache",
82      .ucode = 0x2000,
83    },
84 };
85
86 static const intel_x86_umask_t core_store_block[]={
87    { .uname  = "ORDER",
88      .udesc  = "Cycles while store is waiting for a preceding store to be globally observed",
89      .ucode = 0x200,
90    },
91    { .uname  = "SNOOP",
92      .udesc  = "A store is blocked due to a conflict with an external or internal snoop",
93      .ucode = 0x800,
94    },
95 };
96
97 static const intel_x86_umask_t core_sse_pre_exec[]={
98    { .uname  = "NTA",
99      .udesc  = "Streaming SIMD Extensions (SSE) Prefetch NTA instructions executed",
100      .ucode = 0x0,
101      .uflags= INTEL_X86_NCOMBO,
102    },
103    { .uname  = "L1",
104      .udesc  = "Streaming SIMD Extensions (SSE) PrefetchT0 instructions executed",
105      .ucode = 0x100,
106      .uflags= INTEL_X86_NCOMBO,
107    },
108    { .uname  = "L2",
109      .udesc  = "Streaming SIMD Extensions (SSE) PrefetchT1 and PrefetchT2 instructions executed",
110      .ucode = 0x200,
111      .uflags= INTEL_X86_NCOMBO,
112    },
113    { .uname  = "STORES",
114      .udesc  = "Streaming SIMD Extensions (SSE) Weakly-ordered store instructions executed",
115      .ucode = 0x300,
116      .uflags= INTEL_X86_NCOMBO,
117    },
118 };
119
120 static const intel_x86_umask_t core_dtlb_misses[]={
121    { .uname  = "ANY",
122      .udesc  = "Any memory access that missed the DTLB",
123      .ucode = 0x100,
124      .uflags= INTEL_X86_DFL,
125    },
126    { .uname  = "MISS_LD",
127      .udesc  = "DTLB misses due to load operations",
128      .ucode = 0x200,
129    },
130    { .uname  = "L0_MISS_LD",
131      .udesc  = "L0 DTLB misses due to load operations",
132      .ucode = 0x400,
133    },
134    { .uname  = "MISS_ST",
135      .udesc  = "DTLB misses due to store operations",
136      .ucode = 0x800,
137    },
138 };
139
140 static const intel_x86_umask_t core_memory_disambiguation[]={
141    { .uname  = "RESET",
142      .udesc  = "Memory disambiguation reset cycles",
143      .ucode = 0x100,
144    },
145    { .uname  = "SUCCESS",
146      .udesc  = "Number of loads that were successfully disambiguated",
147      .ucode = 0x200,
148    },
149 };
150
151 static const intel_x86_umask_t core_page_walks[]={
152    { .uname  = "COUNT",
153      .udesc  = "Number of page-walks executed",
154      .ucode = 0x100,
155    },
156    { .uname  = "CYCLES",
157      .udesc  = "Duration of page-walks in core cycles",
158      .ucode = 0x200,
159    },
160 };
161
162 static const intel_x86_umask_t core_delayed_bypass[]={
163    { .uname  = "FP",
164      .udesc  = "Delayed bypass to FP operation",
165      .ucode = 0x0,
166    },
167    { .uname  = "SIMD",
168      .udesc  = "Delayed bypass to SIMD operation",
169      .ucode = 0x100,
170    },
171    { .uname  = "LOAD",
172      .udesc  = "Delayed bypass to load operation",
173      .ucode = 0x200,
174    },
175 };
176
177 static const intel_x86_umask_t core_l2_ads[]={
178    { .uname  = "SELF",
179      .udesc  = "This core",
180      .ucode = 0x4000,
181      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
182    },
183    { .uname  = "BOTH_CORES",
184      .udesc  = "Both cores",
185      .ucode = 0xc000,
186      .uflags= INTEL_X86_NCOMBO,
187    },
188 };
189
190 static const intel_x86_umask_t core_l2_lines_in[]={
191    { .uname  = "SELF",
192      .udesc  = "This core",
193      .ucode = 0x4000,
194      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
195      .grpid = 0,
196    },
197    { .uname  = "BOTH_CORES",
198      .udesc  = "Both cores",
199      .ucode = 0xc000,
200      .uflags= INTEL_X86_NCOMBO,
201      .grpid = 0,
202    },
203    { .uname  = "ANY",
204      .udesc  = "All inclusive",
205      .ucode = 0x3000,
206      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
207      .grpid = 1,
208    },
209    { .uname  = "PREFETCH",
210      .udesc  = "Hardware prefetch only",
211      .ucode = 0x1000,
212      .uflags= INTEL_X86_NCOMBO,
213      .grpid = 1,
214    },
215    { .uname  = "EXCL_PREFETCH",
216      .udesc  = "Exclude hardware prefetch",
217      .ucode = 0x0,
218      .uflags= INTEL_X86_NCOMBO,
219      .grpid = 1,
220    },
221 };
222
223 static const intel_x86_umask_t core_l2_ifetch[]={
224    { .uname  = "SELF",
225      .udesc  = "This core",
226      .ucode = 0x4000,
227      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
228      .grpid = 0,
229    },
230    { .uname  = "BOTH_CORES",
231      .udesc  = "Both cores",
232      .ucode = 0xc000,
233      .uflags= INTEL_X86_NCOMBO,
234      .grpid = 0,
235    },
236    { .uname  = "MESI",
237      .udesc  = "Any cacheline access",
238      .uequiv = "M_STATE:E_STATE:S_STATE:I_STATE",
239      .ucode = 0xf00,
240      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
241      .grpid = 1,
242    },
243    { .uname  = "I_STATE",
244      .udesc  = "Invalid cacheline",
245      .ucode = 0x100,
246      .grpid = 1,
247    },
248    { .uname  = "S_STATE",
249      .udesc  = "Shared cacheline",
250      .ucode = 0x200,
251      .grpid = 1,
252    },
253    { .uname  = "E_STATE",
254      .udesc  = "Exclusive cacheline",
255      .ucode = 0x400,
256      .grpid = 1,
257    },
258    { .uname  = "M_STATE",
259      .udesc  = "Modified cacheline",
260      .ucode = 0x800,
261      .grpid = 1,
262    },
263 };
264
265 static const intel_x86_umask_t core_l2_ld[]={
266    { .uname  = "SELF",
267      .udesc  = "This core",
268      .ucode = 0x4000,
269      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
270      .grpid = 0,
271    },
272    { .uname  = "BOTH_CORES",
273      .udesc  = "Both cores",
274      .ucode = 0xc000,
275      .uflags= INTEL_X86_NCOMBO,
276      .grpid = 0,
277    },
278    { .uname  = "ANY",
279      .udesc  = "All inclusive",
280      .ucode = 0x3000,
281      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
282      .grpid = 1,
283    },
284    { .uname  = "PREFETCH",
285      .udesc  = "Hardware prefetch only",
286      .ucode = 0x1000,
287      .uflags= INTEL_X86_NCOMBO,
288      .grpid = 1,
289    },
290    { .uname  = "EXCL_PREFETCH",
291      .udesc  = "Exclude hardware prefetch",
292      .ucode = 0x0,
293      .uflags= INTEL_X86_NCOMBO,
294      .grpid = 1,
295    },
296    { .uname  = "MESI",
297      .udesc  = "Any cacheline access",
298      .uequiv = "M_STATE:E_STATE:S_STATE:I_STATE",
299      .ucode = 0xf00,
300      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
301      .grpid = 2,
302    },
303    { .uname  = "I_STATE",
304      .udesc  = "Invalid cacheline",
305      .ucode = 0x100,
306      .grpid = 2,
307    },
308    { .uname  = "S_STATE",
309      .udesc  = "Shared cacheline",
310      .ucode = 0x200,
311      .grpid = 2,
312    },
313    { .uname  = "E_STATE",
314      .udesc  = "Exclusive cacheline",
315      .ucode = 0x400,
316      .grpid = 2,
317    },
318    { .uname  = "M_STATE",
319      .udesc  = "Modified cacheline",
320      .ucode = 0x800,
321      .grpid = 2,
322    },
323 };
324
325 static const intel_x86_umask_t core_cpu_clk_unhalted[]={
326    { .uname  = "CORE_P",
327      .udesc  = "Core cycles when core is not halted",
328      .ucode = 0x0,
329      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
330    },
331    { .uname  = "BUS",
332      .udesc  = "Bus cycles when core is not halted. This event can give a measurement of the elapsed time. This events has a constant ratio with CPU_CLK_UNHALTED:REF event, which is the maximum bus to processor frequency ratio",
333      .ucode = 0x100,
334      .uflags= INTEL_X86_NCOMBO,
335    },
336    { .uname  = "NO_OTHER",
337      .udesc  = "Bus cycles when core is active and the other is halted",
338      .ucode = 0x200,
339      .uflags= INTEL_X86_NCOMBO,
340    },
341 };
342
343 static const intel_x86_umask_t core_l1d_cache_ld[]={
344    { .uname  = "MESI",
345      .udesc  = "Any cacheline access",
346      .uequiv = "M_STATE:E_STATE:S_STATE:I_STATE",
347      .ucode = 0xf00,
348      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
349    },
350    { .uname  = "I_STATE",
351      .udesc  = "Invalid cacheline",
352      .ucode = 0x100,
353    },
354    { .uname  = "S_STATE",
355      .udesc  = "Shared cacheline",
356      .ucode = 0x200,
357    },
358    { .uname  = "E_STATE",
359      .udesc  = "Exclusive cacheline",
360      .ucode = 0x400,
361    },
362    { .uname  = "M_STATE",
363      .udesc  = "Modified cacheline",
364      .ucode = 0x800,
365    },
366 };
367
368 static const intel_x86_umask_t core_l1d_split[]={
369    { .uname  = "LOADS",
370      .udesc  = "Cache line split loads from the L1 data cache",
371      .ucode = 0x100,
372    },
373    { .uname  = "STORES",
374      .udesc  = "Cache line split stores to the L1 data cache",
375      .ucode = 0x200,
376    },
377 };
378
379 static const intel_x86_umask_t core_sse_pre_miss[]={
380    { .uname  = "NTA",
381      .udesc  = "Streaming SIMD Extensions (SSE) Prefetch NTA instructions missing all cache levels",
382      .ucode = 0x0,
383    },
384    { .uname  = "L1",
385      .udesc  = "Streaming SIMD Extensions (SSE) PrefetchT0 instructions missing all cache levels",
386      .ucode = 0x100,
387    },
388    { .uname  = "L2",
389      .udesc  = "Streaming SIMD Extensions (SSE) PrefetchT1 and PrefetchT2 instructions missing all cache levels",
390      .ucode = 0x200,
391    },
392 };
393
394 static const intel_x86_umask_t core_l1d_prefetch[]={
395    { .uname  = "REQUESTS",
396      .udesc  = "L1 data cache prefetch requests",
397      .ucode = 0x1000,
398      .uflags= INTEL_X86_DFL,
399    },
400 };
401
402 static const intel_x86_umask_t core_bus_request_outstanding[]={
403    { .uname  = "SELF",
404      .udesc  = "This core",
405      .ucode = 0x4000,
406      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
407      .grpid = 0,
408    },
409    { .uname  = "BOTH_CORES",
410      .udesc  = "Both cores",
411      .ucode = 0xc000,
412      .uflags= INTEL_X86_NCOMBO,
413      .grpid = 0,
414    },
415    { .uname  = "THIS_AGENT",
416      .udesc  = "This agent",
417      .ucode = 0x0,
418      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
419      .grpid = 1,
420    },
421    { .uname  = "ALL_AGENTS",
422      .udesc  = "Any agent on the bus",
423      .ucode = 0x2000,
424      .uflags= INTEL_X86_NCOMBO,
425      .grpid = 1,
426    },
427 };
428
429 static const intel_x86_umask_t core_bus_bnr_drv[]={
430    { .uname  = "THIS_AGENT",
431      .udesc  = "This agent",
432      .ucode = 0x0,
433      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
434    },
435    { .uname  = "ALL_AGENTS",
436      .udesc  = "Any agent on the bus",
437      .ucode = 0x2000,
438      .uflags= INTEL_X86_NCOMBO,
439    },
440 };
441
442 static const intel_x86_umask_t core_ext_snoop[]={
443    { .uname  = "ANY",
444      .udesc  = "Any external snoop response",
445      .ucode = 0xb00,
446      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
447      .grpid = 0,
448    },
449    { .uname  = "CLEAN",
450      .udesc  = "External snoop CLEAN response",
451      .ucode = 0x100,
452      .grpid = 0,
453    },
454    { .uname  = "HIT",
455      .udesc  = "External snoop HIT response",
456      .ucode = 0x200,
457      .grpid = 0,
458    },
459    { .uname  = "HITM",
460      .udesc  = "External snoop HITM response",
461      .ucode = 0x800,
462      .grpid = 0,
463    },
464    { .uname  = "THIS_AGENT",
465      .udesc  = "This agent",
466      .ucode = 0x0,
467      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
468      .grpid = 1,
469    },
470    { .uname  = "ALL_AGENTS",
471      .udesc  = "Any agent on the bus",
472      .ucode = 0x2000,
473      .uflags= INTEL_X86_NCOMBO,
474      .grpid = 1,
475    },
476 };
477
478 static const intel_x86_umask_t core_cmp_snoop[]={
479    { .uname  = "ANY",
480      .udesc  = "L1 data cache is snooped by other core",
481      .ucode = 0x300,
482      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
483      .grpid = 0,
484    },
485    { .uname  = "SHARE",
486      .udesc  = "L1 data cache is snooped for sharing by other core",
487      .ucode = 0x100,
488      .grpid = 0,
489    },
490    { .uname  = "INVALIDATE",
491      .udesc  = "L1 data cache is snooped for Invalidation by other core",
492      .ucode = 0x200,
493      .grpid = 0,
494    },
495    { .uname  = "SELF",
496      .udesc  = "This core",
497      .ucode = 0x4000,
498      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
499      .grpid = 1,
500    },
501    { .uname  = "BOTH_CORES",
502      .udesc  = "Both cores",
503      .ucode = 0xc000,
504      .uflags= INTEL_X86_NCOMBO,
505      .grpid = 1,
506    },
507 };
508
509 static const intel_x86_umask_t core_itlb[]={
510    { .uname  = "SMALL_MISS",
511      .udesc  = "ITLB small page misses",
512      .ucode = 0x200,
513    },
514    { .uname  = "LARGE_MISS",
515      .udesc  = "ITLB large page misses",
516      .ucode = 0x1000,
517    },
518    { .uname  = "FLUSH",
519      .udesc  = "ITLB flushes",
520      .ucode = 0x4000,
521    },
522    { .uname  = "MISSES",
523      .udesc  = "ITLB misses",
524      .ucode = 0x1200,
525      .uflags= INTEL_X86_NCOMBO,
526    },
527 };
528
529 static const intel_x86_umask_t core_inst_queue[]={
530    { .uname  = "FULL",
531      .udesc  = "Cycles during which the instruction queue is full",
532      .ucode = 0x200,
533      .uflags= INTEL_X86_DFL,
534    },
535 };
536
537 static const intel_x86_umask_t core_macro_insts[]={
538    { .uname  = "DECODED",
539      .udesc  = "Instructions decoded",
540      .ucode = 0x100,
541    },
542    { .uname  = "CISC_DECODED",
543      .udesc  = "CISC instructions decoded",
544      .ucode = 0x800,
545    },
546 };
547
548 static const intel_x86_umask_t core_esp[]={
549    { .uname  = "SYNCH",
550      .udesc  = "ESP register content synchronization",
551      .ucode = 0x100,
552    },
553    { .uname  = "ADDITIONS",
554      .udesc  = "ESP register automatic additions",
555      .ucode = 0x200,
556    },
557 };
558
559 static const intel_x86_umask_t core_simd_uop_type_exec[]={
560    { .uname  = "MUL",
561      .udesc  = "SIMD packed multiply micro-ops executed",
562      .ucode = 0x100,
563    },
564    { .uname  = "SHIFT",
565      .udesc  = "SIMD packed shift micro-ops executed",
566      .ucode = 0x200,
567    },
568    { .uname  = "PACK",
569      .udesc  = "SIMD pack micro-ops executed",
570      .ucode = 0x400,
571    },
572    { .uname  = "UNPACK",
573      .udesc  = "SIMD unpack micro-ops executed",
574      .ucode = 0x800,
575    },
576    { .uname  = "LOGICAL",
577      .udesc  = "SIMD packed logical micro-ops executed",
578      .ucode = 0x1000,
579    },
580    { .uname  = "ARITHMETIC",
581      .udesc  = "SIMD packed arithmetic micro-ops executed",
582      .ucode = 0x2000,
583    },
584 };
585
586 static const intel_x86_umask_t core_inst_retired[]={
587    { .uname  = "ANY_P",
588      .udesc  = "Instructions retired (Precise Event)",
589      .ucode = 0x0,
590      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_DFL,
591    },
592    { .uname  = "LOADS",
593      .udesc  = "Instructions retired, which contain a load",
594      .ucode = 0x100,
595    },
596    { .uname  = "STORES",
597      .udesc  = "Instructions retired, which contain a store",
598      .ucode = 0x200,
599    },
600    { .uname  = "OTHER",
601      .udesc  = "Instructions retired, with no load or store operation",
602      .ucode = 0x400,
603    },
604 };
605
606 static const intel_x86_umask_t core_x87_ops_retired[]={
607    { .uname  = "FXCH",
608      .udesc  = "FXCH instructions retired",
609      .ucode = 0x100,
610    },
611    { .uname  = "ANY",
612      .udesc  = "Retired floating-point computational operations (Precise Event)",
613      .ucode = 0xfe00,
614      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_DFL,
615    },
616 };
617
618 static const intel_x86_umask_t core_uops_retired[]={
619    { .uname  = "LD_IND_BR",
620      .udesc  = "Fused load+op or load+indirect branch retired",
621      .ucode = 0x100,
622    },
623    { .uname  = "STD_STA",
624      .udesc  = "Fused store address + data retired",
625      .ucode = 0x200,
626    },
627    { .uname  = "MACRO_FUSION",
628      .udesc  = "Retired instruction pairs fused into one micro-op",
629      .ucode = 0x400,
630    },
631    { .uname  = "NON_FUSED",
632      .udesc  = "Non-fused micro-ops retired",
633      .ucode = 0x800,
634    },
635    { .uname  = "FUSED",
636      .udesc  = "Fused micro-ops retired",
637      .ucode = 0x700,
638      .uflags= INTEL_X86_NCOMBO,
639    },
640    { .uname  = "ANY",
641      .udesc  = "Micro-ops retired",
642      .ucode = 0xf00,
643      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
644    },
645 };
646
647 static const intel_x86_umask_t core_machine_nukes[]={
648    { .uname  = "SMC",
649      .udesc  = "Self-Modifying Code detected",
650      .ucode = 0x100,
651    },
652    { .uname  = "MEM_ORDER",
653      .udesc  = "Execution pipeline restart due to memory ordering conflict or memory disambiguation misprediction",
654      .ucode = 0x400,
655    },
656 };
657
658 static const intel_x86_umask_t core_br_inst_retired[]={
659    { .uname  = "ANY",
660      .udesc  = "Retired branch instructions",
661      .ucode = 0x0,
662      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
663    },
664    { .uname  = "PRED_NOT_TAKEN",
665      .udesc  = "Retired branch instructions that were predicted not-taken",
666      .ucode = 0x100,
667    },
668    { .uname  = "MISPRED_NOT_TAKEN",
669      .udesc  = "Retired branch instructions that were mispredicted not-taken",
670      .ucode = 0x200,
671    },
672    { .uname  = "PRED_TAKEN",
673      .udesc  = "Retired branch instructions that were predicted taken",
674      .ucode = 0x400,
675    },
676    { .uname  = "MISPRED_TAKEN",
677      .udesc  = "Retired branch instructions that were mispredicted taken",
678      .ucode = 0x800,
679    },
680    { .uname  = "TAKEN",
681      .udesc  = "Retired taken branch instructions",
682      .ucode = 0xc00,
683      .uflags= INTEL_X86_NCOMBO,
684    },
685 };
686
687 static const intel_x86_umask_t core_simd_inst_retired[]={
688    { .uname  = "PACKED_SINGLE",
689      .udesc  = "Retired Streaming SIMD Extensions (SSE) packed-single instructions",
690      .ucode = 0x100,
691    },
692    { .uname  = "SCALAR_SINGLE",
693      .udesc  = "Retired Streaming SIMD Extensions (SSE) scalar-single instructions",
694      .ucode = 0x200,
695    },
696    { .uname  = "PACKED_DOUBLE",
697      .udesc  = "Retired Streaming SIMD Extensions 2 (SSE2) packed-double instructions",
698      .ucode = 0x400,
699    },
700    { .uname  = "SCALAR_DOUBLE",
701      .udesc  = "Retired Streaming SIMD Extensions 2 (SSE2) scalar-double instructions",
702      .ucode = 0x800,
703    },
704    { .uname  = "VECTOR",
705      .udesc  = "Retired Streaming SIMD Extensions 2 (SSE2) vector integer instructions",
706      .ucode = 0x1000,
707    },
708    { .uname  = "ANY",
709      .udesc  = "Retired Streaming SIMD instructions (Precise Event)",
710      .ucode = 0x1f00,
711      .uflags= INTEL_X86_NCOMBO | INTEL_X86_PEBS | INTEL_X86_DFL,
712    },
713 };
714
715 static const intel_x86_umask_t core_simd_comp_inst_retired[]={
716    { .uname  = "PACKED_SINGLE",
717      .udesc  = "Retired computational Streaming SIMD Extensions (SSE) packed-single instructions",
718      .ucode = 0x100,
719    },
720    { .uname  = "SCALAR_SINGLE",
721      .udesc  = "Retired computational Streaming SIMD Extensions (SSE) scalar-single instructions",
722      .ucode = 0x200,
723    },
724    { .uname  = "PACKED_DOUBLE",
725      .udesc  = "Retired computational Streaming SIMD Extensions 2 (SSE2) packed-double instructions",
726      .ucode = 0x400,
727    },
728    { .uname  = "SCALAR_DOUBLE",
729      .udesc  = "Retired computational Streaming SIMD Extensions 2 (SSE2) scalar-double instructions",
730      .ucode = 0x800,
731    },
732 };
733
734 static const intel_x86_umask_t core_mem_load_retired[]={
735    { .uname  = "L1D_MISS",
736      .udesc  = "Retired loads that miss the L1 data cache (Precise Event)",
737      .ucode = 0x100,
738      .uflags= INTEL_X86_PEBS,
739    },
740    { .uname  = "L1D_LINE_MISS",
741      .udesc  = "L1 data cache line missed by retired loads (Precise Event)",
742      .ucode = 0x200,
743      .uflags= INTEL_X86_PEBS,
744    },
745    { .uname  = "L2_MISS",
746      .udesc  = "Retired loads that miss the L2 cache (Precise Event)",
747      .ucode = 0x400,
748      .uflags= INTEL_X86_PEBS,
749    },
750    { .uname  = "L2_LINE_MISS",
751      .udesc  = "L2 cache line missed by retired loads (Precise Event)",
752      .ucode = 0x800,
753      .uflags= INTEL_X86_PEBS,
754    },
755    { .uname  = "DTLB_MISS",
756      .udesc  = "Retired loads that miss the DTLB (Precise Event)",
757      .ucode = 0x1000,
758      .uflags= INTEL_X86_PEBS,
759    },
760 };
761
762 static const intel_x86_umask_t core_fp_mmx_trans[]={
763    { .uname  = "TO_FP",
764      .udesc  = "Transitions from MMX (TM) Instructions to Floating Point Instructions",
765      .ucode = 0x200,
766    },
767    { .uname  = "TO_MMX",
768      .udesc  = "Transitions from Floating Point to MMX (TM) Instructions",
769      .ucode = 0x100,
770    },
771 };
772
773 static const intel_x86_umask_t core_rat_stalls[]={
774    { .uname  = "ROB_READ_PORT",
775      .udesc  = "ROB read port stalls cycles",
776      .ucode = 0x100,
777    },
778    { .uname  = "PARTIAL_CYCLES",
779      .udesc  = "Partial register stall cycles",
780      .ucode = 0x200,
781    },
782    { .uname  = "FLAGS",
783      .udesc  = "Flag stall cycles",
784      .ucode = 0x400,
785    },
786    { .uname  = "FPSW",
787      .udesc  = "FPU status word stall",
788      .ucode = 0x800,
789    },
790    { .uname  = "ANY",
791      .udesc  = "All RAT stall cycles",
792      .ucode = 0xf00,
793      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
794    },
795 };
796
797 static const intel_x86_umask_t core_seg_rename_stalls[]={
798    { .uname  = "ES",
799      .udesc  = "Segment rename stalls - ES ",
800      .ucode = 0x100,
801    },
802    { .uname  = "DS",
803      .udesc  = "Segment rename stalls - DS",
804      .ucode = 0x200,
805    },
806    { .uname  = "FS",
807      .udesc  = "Segment rename stalls - FS",
808      .ucode = 0x400,
809    },
810    { .uname  = "GS",
811      .udesc  = "Segment rename stalls - GS",
812      .ucode = 0x800,
813    },
814    { .uname  = "ANY",
815      .udesc  = "Any (ES/DS/FS/GS) segment rename stall",
816      .ucode = 0xf00,
817      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
818    },
819 };
820
821 static const intel_x86_umask_t core_seg_reg_renames[]={
822    { .uname  = "ES",
823      .udesc  = "Segment renames - ES",
824      .ucode = 0x100,
825    },
826    { .uname  = "DS",
827      .udesc  = "Segment renames - DS",
828      .ucode = 0x200,
829    },
830    { .uname  = "FS",
831      .udesc  = "Segment renames - FS",
832      .ucode = 0x400,
833    },
834    { .uname  = "GS",
835      .udesc  = "Segment renames - GS",
836      .ucode = 0x800,
837    },
838    { .uname  = "ANY",
839      .udesc  = "Any (ES/DS/FS/GS) segment rename",
840      .ucode = 0xf00,
841      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
842    },
843 };
844
845 static const intel_x86_umask_t core_resource_stalls[]={
846    { .uname  = "ROB_FULL",
847      .udesc  = "Cycles during which the ROB is full",
848      .ucode = 0x100,
849    },
850    { .uname  = "RS_FULL",
851      .udesc  = "Cycles during which the RS is full",
852      .ucode = 0x200,
853    },
854    { .uname  = "LD_ST",
855      .udesc  = "Cycles during which the pipeline has exceeded load or store limit or waiting to commit all stores",
856      .ucode = 0x400,
857    },
858    { .uname  = "FPCW",
859      .udesc  = "Cycles stalled due to FPU control word write",
860      .ucode = 0x800,
861    },
862    { .uname  = "BR_MISS_CLEAR",
863      .udesc  = "Cycles stalled due to branch misprediction",
864      .ucode = 0x1000,
865    },
866    { .uname  = "ANY",
867      .udesc  = "Resource related stalls",
868      .ucode = 0x1f00,
869      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
870    },
871 };
872
873 static const intel_x86_entry_t intel_core_pe[]={
874 { .name   = "UNHALTED_CORE_CYCLES",
875   .desc   = "Count core clock cycles whenever the clock signal on the specific core is running (not halted)",
876   .modmsk = INTEL_X86_ATTRS,
877   .cntmsk = 0x200000003ull,
878   .code = 0x3c,
879 },
880 { .name   = "INSTRUCTION_RETIRED",
881   .desc   = "Count the number of instructions at retirement",
882   .modmsk = INTEL_X86_ATTRS,
883   .cntmsk = 0x100000003ull,
884   .code = 0xc0,
885 },
886 { .name   = "INSTRUCTIONS_RETIRED",
887   .desc   = "This is an alias from INSTRUCTION_RETIRED",
888   .modmsk = INTEL_X86_ATTRS,
889   .equiv = "INSTRUCTION_RETIRED",
890   .cntmsk = 0x100000003ull,
891   .code = 0xc0,
892 },
893 { .name   = "UNHALTED_REFERENCE_CYCLES",
894   .desc   = "Unhalted reference cycles",
895   .modmsk = INTEL_FIXED2_ATTRS,
896   .cntmsk = 0x400000000ull,
897   .code = 0x0300, /* pseudo encoding */
898   .flags = INTEL_X86_FIXED,
899 },
900 { .name   = "LLC_REFERENCES",
901   .desc   = "Count each request originating equiv the core to reference a cache line in the last level cache. The count may include speculation, but excludes cache line fills due to hardware prefetch. Alias to L2_RQSTS:SELF_DEMAND_MESI",
902   .modmsk = INTEL_X86_ATTRS,
903   .cntmsk = 0x3,
904   .code = 0x4f2e,
905 },
906 { .name   = "LAST_LEVEL_CACHE_REFERENCES",
907   .desc   = "This is an alias for LLC_REFERENCES",
908   .modmsk = INTEL_X86_ATTRS,
909   .equiv = "LLC_REFERENCES",
910   .cntmsk = 0x3,
911   .code = 0x4f2e,
912 },
913 { .name   = "LLC_MISSES",
914   .desc   = "Count each cache miss condition for references to the last level cache. The event count may include speculation, but excludes cache line fills due to hardware prefetch. Alias to event L2_RQSTS:SELF_DEMAND_I_STATE",
915   .modmsk = INTEL_X86_ATTRS,
916   .cntmsk = 0x3,
917   .code = 0x412e,
918 },
919 { .name   = "LAST_LEVEL_CACHE_MISSES",
920   .desc   = "This is an alias for LLC_MISSES",
921   .modmsk = INTEL_X86_ATTRS,
922   .equiv = "LLC_MISSES",
923   .cntmsk = 0x3,
924   .code = 0x412e,
925 },
926 { .name   = "BRANCH_INSTRUCTIONS_RETIRED",
927   .desc   = "Count branch instructions at retirement. Specifically, this event counts the retirement of the last micro-op of a branch instruction.",
928   .modmsk = INTEL_X86_ATTRS,
929   .equiv = "BR_INST_RETIRED:ANY",
930   .cntmsk = 0x3,
931   .code = 0xc4,
932 },
933 { .name   = "MISPREDICTED_BRANCH_RETIRED",
934   .desc   = "Count mispredicted branch instructions at retirement. Specifically, this event counts at retirement of the last micro-op of a branch instruction in the architectural path of the execution and experienced misprediction in the branch prediction hardware.",
935   .modmsk = INTEL_X86_ATTRS,
936   .equiv = "BR_INST_RETIRED_MISPRED",
937   .cntmsk = 0x3,
938   .code = 0xc5,
939   .flags= INTEL_X86_PEBS,
940 },
941 { .name   = "RS_UOPS_DISPATCHED_CYCLES",
942   .desc   = "Cycles micro-ops dispatched for execution",
943   .modmsk = INTEL_X86_ATTRS,
944   .cntmsk = 0x1,
945   .code = 0xa1,
946   .numasks = LIBPFM_ARRAY_SIZE(core_rs_uops_dispatched_cycles),
947   .ngrp = 1,
948   .umasks = core_rs_uops_dispatched_cycles,
949 },
950 { .name   = "RS_UOPS_DISPATCHED",
951   .desc   = "Number of micro-ops dispatched for execution",
952   .modmsk = INTEL_X86_ATTRS,
953   .cntmsk = 0x3,
954   .code = 0xa0,
955 },
956 { .name   = "RS_UOPS_DISPATCHED_NONE",
957   .desc   = "Number of of cycles in which no micro-ops is dispatched for execution",
958   .modmsk =0x0,
959   .equiv = "RS_UOPS_DISPATCHED:i=1:c=1",
960   .cntmsk = 0x3,
961   .code = 0xa0 | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
962 },
963 { .name   = "LOAD_BLOCK",
964   .desc   = "Loads blocked",
965   .modmsk = INTEL_X86_ATTRS,
966   .cntmsk = 0x3,
967   .code = 0x3,
968   .numasks = LIBPFM_ARRAY_SIZE(core_load_block),
969   .ngrp = 1,
970   .umasks = core_load_block,
971 },
972 { .name   = "SB_DRAIN_CYCLES",
973   .desc   = "Cycles while stores are blocked due to store buffer drain",
974   .modmsk = INTEL_X86_ATTRS,
975   .cntmsk = 0x3,
976   .code = 0x104,
977 },
978 { .name   = "STORE_BLOCK",
979   .desc   = "Cycles while store is waiting",
980   .modmsk = INTEL_X86_ATTRS,
981   .cntmsk = 0x3,
982   .code = 0x4,
983   .numasks = LIBPFM_ARRAY_SIZE(core_store_block),
984   .ngrp = 1,
985   .umasks = core_store_block,
986 },
987 { .name   = "SEGMENT_REG_LOADS",
988   .desc   = "Number of segment register loads",
989   .modmsk = INTEL_X86_ATTRS,
990   .cntmsk = 0x3,
991   .code = 0x6,
992 },
993 { .name   = "SSE_PRE_EXEC",
994   .desc   = "Streaming SIMD Extensions (SSE) Prefetch instructions executed",
995   .modmsk = INTEL_X86_ATTRS,
996   .cntmsk = 0x3,
997   .code = 0x7,
998   .numasks = LIBPFM_ARRAY_SIZE(core_sse_pre_exec),
999   .ngrp = 1,
1000   .umasks = core_sse_pre_exec,
1001 },
1002 { .name   = "DTLB_MISSES",
1003   .desc   = "Memory accesses that missed the DTLB",
1004   .modmsk = INTEL_X86_ATTRS,
1005   .cntmsk = 0x3,
1006   .code = 0x8,
1007   .numasks = LIBPFM_ARRAY_SIZE(core_dtlb_misses),
1008   .ngrp = 1,
1009   .umasks = core_dtlb_misses,
1010 },
1011 { .name   = "MEMORY_DISAMBIGUATION",
1012   .desc   = "Memory disambiguation",
1013   .modmsk = INTEL_X86_ATTRS,
1014   .cntmsk = 0x3,
1015   .code = 0x9,
1016   .numasks = LIBPFM_ARRAY_SIZE(core_memory_disambiguation),
1017   .ngrp = 1,
1018   .umasks = core_memory_disambiguation,
1019 },
1020 { .name   = "PAGE_WALKS",
1021   .desc   = "Number of page-walks executed",
1022   .modmsk = INTEL_X86_ATTRS,
1023   .cntmsk = 0x3,
1024   .code = 0xc,
1025   .numasks = LIBPFM_ARRAY_SIZE(core_page_walks),
1026   .ngrp = 1,
1027   .umasks = core_page_walks,
1028 },
1029 { .name   = "FP_COMP_OPS_EXE",
1030   .desc   = "Floating point computational micro-ops executed",
1031   .modmsk = INTEL_X86_ATTRS,
1032   .cntmsk = 0x1,
1033   .code = 0x10,
1034 },
1035 { .name   = "FP_ASSIST",
1036   .desc   = "Floating point assists",
1037   .modmsk = INTEL_X86_ATTRS,
1038   .cntmsk = 0x2,
1039   .code = 0x11,
1040 },
1041 { .name   = "MUL",
1042   .desc   = "Multiply operations executed",
1043   .modmsk = INTEL_X86_ATTRS,
1044   .cntmsk = 0x2,
1045   .code = 0x12,
1046 },
1047 { .name   = "DIV",
1048   .desc   = "Divide operations executed",
1049   .modmsk = INTEL_X86_ATTRS,
1050   .cntmsk = 0x2,
1051   .code = 0x13,
1052 },
1053 { .name   = "CYCLES_DIV_BUSY",
1054   .desc   = "Cycles the divider is busy",
1055   .modmsk = INTEL_X86_ATTRS,
1056   .cntmsk = 0x1,
1057   .code = 0x14,
1058 },
1059 { .name   = "IDLE_DURING_DIV",
1060   .desc   = "Cycles the divider is busy and all other execution units are idle",
1061   .modmsk = INTEL_X86_ATTRS,
1062   .cntmsk = 0x1,
1063   .code = 0x18,
1064 },
1065 { .name   = "DELAYED_BYPASS",
1066   .desc   = "Delayed bypass",
1067   .modmsk = INTEL_X86_ATTRS,
1068   .cntmsk = 0x2,
1069   .code = 0x19,
1070   .numasks = LIBPFM_ARRAY_SIZE(core_delayed_bypass),
1071   .ngrp = 1,
1072   .umasks = core_delayed_bypass,
1073 },
1074 { .name   = "L2_ADS",
1075   .desc   = "Cycles L2 address bus is in use",
1076   .modmsk = INTEL_X86_ATTRS,
1077   .cntmsk = 0x3,
1078   .code = 0x21,
1079   .numasks = LIBPFM_ARRAY_SIZE(core_l2_ads),
1080   .ngrp = 1,
1081   .umasks = core_l2_ads,
1082 },
1083 { .name   = "L2_DBUS_BUSY_RD",
1084   .desc   = "Cycles the L2 transfers data to the core",
1085   .modmsk = INTEL_X86_ATTRS,
1086   .cntmsk = 0x3,
1087   .code = 0x23,
1088   .numasks = LIBPFM_ARRAY_SIZE(core_l2_ads),
1089   .ngrp = 1,
1090   .umasks = core_l2_ads, /* identical to actual umasks list for this event */
1091 },
1092 { .name   = "L2_LINES_IN",
1093   .desc   = "L2 cache misses",
1094   .modmsk = INTEL_X86_ATTRS,
1095   .cntmsk = 0x3,
1096   .code = 0x24,
1097   .numasks = LIBPFM_ARRAY_SIZE(core_l2_lines_in),
1098   .ngrp = 2,
1099   .umasks = core_l2_lines_in,
1100 },
1101 { .name   = "L2_M_LINES_IN",
1102   .desc   = "L2 cache line modifications",
1103   .modmsk = INTEL_X86_ATTRS,
1104   .cntmsk = 0x3,
1105   .code = 0x25,
1106   .numasks = LIBPFM_ARRAY_SIZE(core_l2_ads),
1107   .ngrp = 1,
1108   .umasks = core_l2_ads, /* identical to actual umasks list for this event */
1109 },
1110 { .name   = "L2_LINES_OUT",
1111   .desc   = "L2 cache lines evicted",
1112   .modmsk = INTEL_X86_ATTRS,
1113   .cntmsk = 0x3,
1114   .code = 0x26,
1115   .numasks = LIBPFM_ARRAY_SIZE(core_l2_lines_in),
1116   .ngrp = 2,
1117   .umasks = core_l2_lines_in, /* identical to actual umasks list for this event */
1118 },
1119 { .name   = "L2_M_LINES_OUT",
1120   .desc   = "Modified lines evicted from the L2 cache",
1121   .modmsk = INTEL_X86_ATTRS,
1122   .cntmsk = 0x3,
1123   .code = 0x27,
1124   .numasks = LIBPFM_ARRAY_SIZE(core_l2_lines_in),
1125   .ngrp = 2,
1126   .umasks = core_l2_lines_in, /* identical to actual umasks list for this event */
1127 },
1128 { .name   = "L2_IFETCH",
1129   .desc   = "L2 cacheable instruction fetch requests",
1130   .modmsk = INTEL_X86_ATTRS,
1131   .cntmsk = 0x3,
1132   .code = 0x28,
1133   .numasks = LIBPFM_ARRAY_SIZE(core_l2_ifetch),
1134   .ngrp = 2,
1135   .umasks = core_l2_ifetch,
1136 },
1137 { .name   = "L2_LD",
1138   .desc   = "L2 cache reads",
1139   .modmsk = INTEL_X86_ATTRS,
1140   .cntmsk = 0x3,
1141   .code = 0x29,
1142   .numasks = LIBPFM_ARRAY_SIZE(core_l2_ld),
1143   .ngrp = 3,
1144   .umasks = core_l2_ld,
1145 },
1146 { .name   = "L2_ST",
1147   .desc   = "L2 store requests",
1148   .modmsk = INTEL_X86_ATTRS,
1149   .cntmsk = 0x3,
1150   .code = 0x2a,
1151   .numasks = LIBPFM_ARRAY_SIZE(core_l2_ifetch),
1152   .ngrp = 2,
1153   .umasks = core_l2_ifetch, /* identical to actual umasks list for this event */
1154 },
1155 { .name   = "L2_LOCK",
1156   .desc   = "L2 locked accesses",
1157   .modmsk = INTEL_X86_ATTRS,
1158   .cntmsk = 0x3,
1159   .code = 0x2b,
1160   .numasks = LIBPFM_ARRAY_SIZE(core_l2_ifetch),
1161   .ngrp = 2,
1162   .umasks = core_l2_ifetch, /* identical to actual umasks list for this event */
1163 },
1164 { .name   = "L2_RQSTS",
1165   .desc   = "L2 cache requests",
1166   .modmsk = INTEL_X86_ATTRS,
1167   .cntmsk = 0x3,
1168   .code = 0x2e,
1169   .numasks = LIBPFM_ARRAY_SIZE(core_l2_ld),
1170   .ngrp = 3,
1171   .umasks = core_l2_ld, /* identical to actual umasks list for this event */
1172 },
1173 { .name   = "L2_REJECT_BUSQ",
1174   .desc   = "Rejected L2 cache requests",
1175   .modmsk = INTEL_X86_ATTRS,
1176   .cntmsk = 0x3,
1177   .code = 0x30,
1178   .numasks = LIBPFM_ARRAY_SIZE(core_l2_ld),
1179   .ngrp = 3,
1180   .umasks = core_l2_ld, /* identical to actual umasks list for this event */
1181 },
1182 { .name   = "L2_NO_REQ",
1183   .desc   = "Cycles no L2 cache requests are pending",
1184   .modmsk = INTEL_X86_ATTRS,
1185   .cntmsk = 0x3,
1186   .code = 0x32,
1187   .numasks = LIBPFM_ARRAY_SIZE(core_l2_ads),
1188   .ngrp = 1,
1189   .umasks = core_l2_ads, /* identical to actual umasks list for this event */
1190 },
1191 { .name   = "EIST_TRANS",
1192   .desc   = "Number of Enhanced Intel SpeedStep(R) Technology (EIST) transitions",
1193   .modmsk = INTEL_X86_ATTRS,
1194   .cntmsk = 0x3,
1195   .code = 0x3a,
1196 },
1197 { .name   = "THERMAL_TRIP",
1198   .desc   = "Number of thermal trips",
1199   .modmsk = INTEL_X86_ATTRS,
1200   .cntmsk = 0x3,
1201   .code = 0xc03b,
1202 },
1203 { .name   = "CPU_CLK_UNHALTED",
1204   .desc   = "Core cycles when core is not halted",
1205   .modmsk = INTEL_X86_ATTRS,
1206   .cntmsk = 0x3,
1207   .code = 0x3c,
1208   .numasks = LIBPFM_ARRAY_SIZE(core_cpu_clk_unhalted),
1209   .ngrp = 1,
1210   .umasks = core_cpu_clk_unhalted,
1211 },
1212 { .name   = "L1D_CACHE_LD",
1213   .desc   = "L1 cacheable data reads",
1214   .modmsk = INTEL_X86_ATTRS,
1215   .cntmsk = 0x3,
1216   .code = 0x40,
1217   .numasks = LIBPFM_ARRAY_SIZE(core_l1d_cache_ld),
1218   .ngrp = 1,
1219   .umasks = core_l1d_cache_ld,
1220 },
1221 { .name   = "L1D_CACHE_ST",
1222   .desc   = "L1 cacheable data writes",
1223   .modmsk = INTEL_X86_ATTRS,
1224   .cntmsk = 0x3,
1225   .code = 0x41,
1226   .numasks = LIBPFM_ARRAY_SIZE(core_l1d_cache_ld),
1227   .ngrp = 1,
1228   .umasks = core_l1d_cache_ld, /* identical to actual umasks list for this event */
1229 },
1230 { .name   = "L1D_CACHE_LOCK",
1231   .desc   = "L1 data cacheable locked reads",
1232   .modmsk = INTEL_X86_ATTRS,
1233   .cntmsk = 0x3,
1234   .code = 0x42,
1235   .numasks = LIBPFM_ARRAY_SIZE(core_l1d_cache_ld),
1236   .ngrp = 1,
1237   .umasks = core_l1d_cache_ld, /* identical to actual umasks list for this event */
1238 },
1239 { .name   = "L1D_ALL_REF",
1240   .desc   = "All references to the L1 data cache",
1241   .modmsk = INTEL_X86_ATTRS,
1242   .cntmsk = 0x3,
1243   .code = 0x143,
1244 },
1245 { .name   = "L1D_ALL_CACHE_REF",
1246   .desc   = "L1 Data cacheable reads and writes",
1247   .modmsk = INTEL_X86_ATTRS,
1248   .cntmsk = 0x3,
1249   .code = 0x243,
1250 },
1251 { .name   = "L1D_REPL",
1252   .desc   = "Cache lines allocated in the L1 data cache",
1253   .modmsk = INTEL_X86_ATTRS,
1254   .cntmsk = 0x3,
1255   .code = 0xf45,
1256 },
1257 { .name   = "L1D_M_REPL",
1258   .desc   = "Modified cache lines allocated in the L1 data cache",
1259   .modmsk = INTEL_X86_ATTRS,
1260   .cntmsk = 0x3,
1261   .code = 0x46,
1262 },
1263 { .name   = "L1D_M_EVICT",
1264   .desc   = "Modified cache lines evicted from the L1 data cache",
1265   .modmsk = INTEL_X86_ATTRS,
1266   .cntmsk = 0x3,
1267   .code = 0x47,
1268 },
1269 { .name   = "L1D_PEND_MISS",
1270   .desc   = "Total number of outstanding L1 data cache misses at any cycle",
1271   .modmsk = INTEL_X86_ATTRS,
1272   .cntmsk = 0x3,
1273   .code = 0x48,
1274 },
1275 { .name   = "L1D_SPLIT",
1276   .desc   = "Cache line split from L1 data cache",
1277   .modmsk = INTEL_X86_ATTRS,
1278   .cntmsk = 0x3,
1279   .code = 0x49,
1280   .numasks = LIBPFM_ARRAY_SIZE(core_l1d_split),
1281   .ngrp = 1,
1282   .umasks = core_l1d_split,
1283 },
1284 { .name   = "SSE_PRE_MISS",
1285   .desc   = "Streaming SIMD Extensions (SSE) instructions missing all cache levels",
1286   .modmsk = INTEL_X86_ATTRS,
1287   .cntmsk = 0x3,
1288   .code = 0x4b,
1289   .numasks = LIBPFM_ARRAY_SIZE(core_sse_pre_miss),
1290   .ngrp = 1,
1291   .umasks = core_sse_pre_miss,
1292 },
1293 { .name   = "LOAD_HIT_PRE",
1294   .desc   = "Load operations conflicting with a software prefetch to the same address",
1295   .modmsk = INTEL_X86_ATTRS,
1296   .cntmsk = 0x3,
1297   .code = 0x4c,
1298 },
1299 { .name   = "L1D_PREFETCH",
1300   .desc   = "L1 data cache prefetch",
1301   .modmsk = INTEL_X86_ATTRS,
1302   .cntmsk = 0x3,
1303   .code = 0x4e,
1304   .numasks = LIBPFM_ARRAY_SIZE(core_l1d_prefetch),
1305   .ngrp = 1,
1306   .umasks = core_l1d_prefetch,
1307 },
1308 { .name   = "BUS_REQUEST_OUTSTANDING",
1309   .desc   = "Number of pending full cache line read transactions on the bus occurring in each cycle",
1310   .modmsk = INTEL_X86_ATTRS,
1311   .cntmsk = 0x3,
1312   .code = 0x60,
1313   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1314   .ngrp = 2,
1315   .umasks = core_bus_request_outstanding,
1316 },
1317 { .name   = "BUS_BNR_DRV",
1318   .desc   = "Number of Bus Not Ready signals asserted",
1319   .modmsk = INTEL_X86_ATTRS,
1320   .cntmsk = 0x3,
1321   .code = 0x61,
1322   .numasks = LIBPFM_ARRAY_SIZE(core_bus_bnr_drv),
1323   .ngrp = 1,
1324   .umasks = core_bus_bnr_drv,
1325 },
1326 { .name   = "BUS_DRDY_CLOCKS",
1327   .desc   = "Bus cycles when data is sent on the bus",
1328   .modmsk = INTEL_X86_ATTRS,
1329   .cntmsk = 0x3,
1330   .code = 0x62,
1331   .numasks = LIBPFM_ARRAY_SIZE(core_bus_bnr_drv),
1332   .ngrp = 1,
1333   .umasks = core_bus_bnr_drv, /* identical to actual umasks list for this event */
1334 },
1335 { .name   = "BUS_LOCK_CLOCKS",
1336   .desc   = "Bus cycles when a LOCK signal is asserted",
1337   .modmsk = INTEL_X86_ATTRS,
1338   .cntmsk = 0x3,
1339   .code = 0x63,
1340   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1341   .ngrp = 2,
1342   .umasks = core_bus_request_outstanding, /* identical to actual umasks list for this event */
1343 },
1344 { .name   = "BUS_DATA_RCV",
1345   .desc   = "Bus cycles while processor receives data",
1346   .modmsk = INTEL_X86_ATTRS,
1347   .cntmsk = 0x3,
1348   .code = 0x64,
1349   .numasks = LIBPFM_ARRAY_SIZE(core_l2_ads),
1350   .ngrp = 1,
1351   .umasks = core_l2_ads, /* identical to actual umasks list for this event */
1352 },
1353 { .name   = "BUS_TRANS_BRD",
1354   .desc   = "Burst read bus transactions",
1355   .modmsk = INTEL_X86_ATTRS,
1356   .cntmsk = 0x3,
1357   .code = 0x65,
1358   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1359   .ngrp = 2,
1360   .umasks = core_bus_request_outstanding, /* identical to actual umasks list for this event */
1361 },
1362 { .name   = "BUS_TRANS_RFO",
1363   .desc   = "RFO bus transactions",
1364   .modmsk = INTEL_X86_ATTRS,
1365   .cntmsk = 0x3,
1366   .code = 0x66,
1367   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1368   .ngrp = 2,
1369   .umasks = core_bus_request_outstanding, /* identical to actual umasks list for this event */
1370 },
1371 { .name   = "BUS_TRANS_WB",
1372   .desc   = "Explicit writeback bus transactions",
1373   .modmsk = INTEL_X86_ATTRS,
1374   .cntmsk = 0x3,
1375   .code = 0x67,
1376   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1377   .ngrp = 2,
1378   .umasks = core_bus_request_outstanding, /* identical to actual umasks list for this event */
1379 },
1380 { .name   = "BUS_TRANS_IFETCH",
1381   .desc   = "Instruction-fetch bus transactions",
1382   .modmsk = INTEL_X86_ATTRS,
1383   .cntmsk = 0x3,
1384   .code = 0x68,
1385   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1386   .ngrp = 2,
1387   .umasks = core_bus_request_outstanding, /* identical to actual umasks list for this event */
1388 },
1389 { .name   = "BUS_TRANS_INVAL",
1390   .desc   = "Invalidate bus transactions",
1391   .modmsk = INTEL_X86_ATTRS,
1392   .cntmsk = 0x3,
1393   .code = 0x69,
1394   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1395   .ngrp = 2,
1396   .umasks = core_bus_request_outstanding, /* identical to actual umasks list for this event */
1397 },
1398 { .name   = "BUS_TRANS_PWR",
1399   .desc   = "Partial write bus transaction",
1400   .modmsk = INTEL_X86_ATTRS,
1401   .cntmsk = 0x3,
1402   .code = 0x6a,
1403   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1404   .ngrp = 2,
1405   .umasks = core_bus_request_outstanding, /* identical to actual umasks list for this event */
1406 },
1407 { .name   = "BUS_TRANS_P",
1408   .desc   = "Partial bus transactions",
1409   .modmsk = INTEL_X86_ATTRS,
1410   .cntmsk = 0x3,
1411   .code = 0x6b,
1412   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1413   .ngrp = 2,
1414   .umasks = core_bus_request_outstanding, /* identical to actual umasks list for this event */
1415 },
1416 { .name   = "BUS_TRANS_IO",
1417   .desc   = "IO bus transactions",
1418   .modmsk = INTEL_X86_ATTRS,
1419   .cntmsk = 0x3,
1420   .code = 0x6c,
1421   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1422   .ngrp = 2,
1423   .umasks = core_bus_request_outstanding, /* identical to actual umasks list for this event */
1424 },
1425 { .name   = "BUS_TRANS_DEF",
1426   .desc   = "Deferred bus transactions",
1427   .modmsk = INTEL_X86_ATTRS,
1428   .cntmsk = 0x3,
1429   .code = 0x6d,
1430   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1431   .ngrp = 2,
1432   .umasks = core_bus_request_outstanding, /* identical to actual umasks list for this event */
1433 },
1434 { .name   = "BUS_TRANS_BURST",
1435   .desc   = "Burst (full cache-line) bus transactions",
1436   .modmsk = INTEL_X86_ATTRS,
1437   .cntmsk = 0x3,
1438   .code = 0x6e,
1439   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1440   .ngrp = 2,
1441   .umasks = core_bus_request_outstanding, /* identical to actual umasks list for this event */
1442 },
1443 { .name   = "BUS_TRANS_MEM",
1444   .desc   = "Memory bus transactions",
1445   .modmsk = INTEL_X86_ATTRS,
1446   .cntmsk = 0x3,
1447   .code = 0x6f,
1448   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1449   .ngrp = 2,
1450   .umasks = core_bus_request_outstanding, /* identical to actual umasks list for this event */
1451 },
1452 { .name   = "BUS_TRANS_ANY",
1453   .desc   = "All bus transactions",
1454   .modmsk = INTEL_X86_ATTRS,
1455   .cntmsk = 0x3,
1456   .code = 0x70,
1457   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1458   .ngrp = 2,
1459   .umasks = core_bus_request_outstanding, /* identical to actual umasks list for this event */
1460 },
1461 { .name   = "EXT_SNOOP",
1462   .desc   = "External snoops responses",
1463   .modmsk = INTEL_X86_ATTRS,
1464   .cntmsk = 0x3,
1465   .code = 0x77,
1466   .numasks = LIBPFM_ARRAY_SIZE(core_ext_snoop),
1467   .ngrp = 2,
1468   .umasks = core_ext_snoop,
1469 },
1470 { .name   = "CMP_SNOOP",
1471   .desc   = "L1 data cache is snooped by other core",
1472   .modmsk = INTEL_X86_ATTRS,
1473   .cntmsk = 0x3,
1474   .code = 0x78,
1475   .numasks = LIBPFM_ARRAY_SIZE(core_cmp_snoop),
1476   .ngrp = 2,
1477   .umasks = core_cmp_snoop,
1478 },
1479 { .name   = "BUS_HIT_DRV",
1480   .desc   = "HIT signal asserted",
1481   .modmsk = INTEL_X86_ATTRS,
1482   .cntmsk = 0x3,
1483   .code = 0x7a,
1484   .numasks = LIBPFM_ARRAY_SIZE(core_bus_bnr_drv),
1485   .ngrp = 1,
1486   .umasks = core_bus_bnr_drv, /* identical to actual umasks list for this event */
1487 },
1488 { .name   = "BUS_HITM_DRV",
1489   .desc   = "HITM signal asserted",
1490   .modmsk = INTEL_X86_ATTRS,
1491   .cntmsk = 0x3,
1492   .code = 0x7b,
1493   .numasks = LIBPFM_ARRAY_SIZE(core_bus_bnr_drv),
1494   .ngrp = 1,
1495   .umasks = core_bus_bnr_drv, /* identical to actual umasks list for this event */
1496 },
1497 { .name   = "BUSQ_EMPTY",
1498   .desc   = "Bus queue is empty",
1499   .modmsk = INTEL_X86_ATTRS,
1500   .cntmsk = 0x3,
1501   .code = 0x7d,
1502   .numasks = LIBPFM_ARRAY_SIZE(core_bus_bnr_drv),
1503   .ngrp = 1,
1504   .umasks = core_bus_bnr_drv, /* identical to actual umasks list for this event */
1505 },
1506 { .name   = "SNOOP_STALL_DRV",
1507   .desc   = "Bus stalled for snoops",
1508   .modmsk = INTEL_X86_ATTRS,
1509   .cntmsk = 0x3,
1510   .code = 0x7e,
1511   .numasks = LIBPFM_ARRAY_SIZE(core_bus_request_outstanding),
1512   .ngrp = 2,
1513   .umasks = core_bus_request_outstanding, /* identical to actual umasks list for this event */
1514 },
1515 { .name   = "BUS_IO_WAIT",
1516   .desc   = "IO requests waiting in the bus queue",
1517   .modmsk = INTEL_X86_ATTRS,
1518   .cntmsk = 0x3,
1519   .code = 0x7f,
1520   .numasks = LIBPFM_ARRAY_SIZE(core_l2_ads),
1521   .ngrp = 1,
1522   .umasks = core_l2_ads, /* identical to actual umasks list for this event */
1523 },
1524 { .name   = "L1I_READS",
1525   .desc   = "Instruction fetches",
1526   .modmsk = INTEL_X86_ATTRS,
1527   .cntmsk = 0x3,
1528   .code = 0x80,
1529 },
1530 { .name   = "L1I_MISSES",
1531   .desc   = "Instruction Fetch Unit misses",
1532   .modmsk = INTEL_X86_ATTRS,
1533   .cntmsk = 0x3,
1534   .code = 0x81,
1535 },
1536 { .name   = "ITLB",
1537   .desc   = "ITLB small page misses",
1538   .modmsk = INTEL_X86_ATTRS,
1539   .cntmsk = 0x3,
1540   .code = 0x82,
1541   .numasks = LIBPFM_ARRAY_SIZE(core_itlb),
1542   .ngrp = 1,
1543   .umasks = core_itlb,
1544 },
1545 { .name   = "INST_QUEUE",
1546   .desc   = "Cycles during which the instruction queue is full",
1547   .modmsk = INTEL_X86_ATTRS,
1548   .cntmsk = 0x3,
1549   .code = 0x83,
1550   .numasks = LIBPFM_ARRAY_SIZE(core_inst_queue),
1551   .ngrp = 1,
1552   .umasks = core_inst_queue,
1553 },
1554 { .name   = "CYCLES_L1I_MEM_STALLED",
1555   .desc   = "Cycles during which instruction fetches are stalled",
1556   .modmsk = INTEL_X86_ATTRS,
1557   .cntmsk = 0x3,
1558   .code = 0x86,
1559 },
1560 { .name   = "ILD_STALL",
1561   .desc   = "Instruction Length Decoder stall cycles due to a length changing prefix",
1562   .modmsk = INTEL_X86_ATTRS,
1563   .cntmsk = 0x3,
1564   .code = 0x87,
1565 },
1566 { .name   = "BR_INST_EXEC",
1567   .desc   = "Branch instructions executed",
1568   .modmsk = INTEL_X86_ATTRS,
1569   .cntmsk = 0x3,
1570   .code = 0x88,
1571 },
1572 { .name   = "BR_MISSP_EXEC",
1573   .desc   = "Mispredicted branch instructions executed",
1574   .modmsk = INTEL_X86_ATTRS,
1575   .cntmsk = 0x3,
1576   .code = 0x89,
1577 },
1578 { .name   = "BR_BAC_MISSP_EXEC",
1579   .desc   = "Branch instructions mispredicted at decoding",
1580   .modmsk = INTEL_X86_ATTRS,
1581   .cntmsk = 0x3,
1582   .code = 0x8a,
1583 },
1584 { .name   = "BR_CND_EXEC",
1585   .desc   = "Conditional branch instructions executed",
1586   .modmsk = INTEL_X86_ATTRS,
1587   .cntmsk = 0x3,
1588   .code = 0x8b,
1589 },
1590 { .name   = "BR_CND_MISSP_EXEC",
1591   .desc   = "Mispredicted conditional branch instructions executed",
1592   .modmsk = INTEL_X86_ATTRS,
1593   .cntmsk = 0x3,
1594   .code = 0x8c,
1595 },
1596 { .name   = "BR_IND_EXEC",
1597   .desc   = "Indirect branch instructions executed",
1598   .modmsk = INTEL_X86_ATTRS,
1599   .cntmsk = 0x3,
1600   .code = 0x8d,
1601 },
1602 { .name   = "BR_IND_MISSP_EXEC",
1603   .desc   = "Mispredicted indirect branch instructions executed",
1604   .modmsk = INTEL_X86_ATTRS,
1605   .cntmsk = 0x3,
1606   .code = 0x8e,
1607 },
1608 { .name   = "BR_RET_EXEC",
1609   .desc   = "RET instructions executed",
1610   .modmsk = INTEL_X86_ATTRS,
1611   .cntmsk = 0x3,
1612   .code = 0x8f,
1613 },
1614 { .name   = "BR_RET_MISSP_EXEC",
1615   .desc   = "Mispredicted RET instructions executed",
1616   .modmsk = INTEL_X86_ATTRS,
1617   .cntmsk = 0x3,
1618   .code = 0x90,
1619 },
1620 { .name   = "BR_RET_BAC_MISSP_EXEC",
1621   .desc   = "RET instructions executed mispredicted at decoding",
1622   .modmsk = INTEL_X86_ATTRS,
1623   .cntmsk = 0x3,
1624   .code = 0x91,
1625 },
1626 { .name   = "BR_CALL_EXEC",
1627   .desc   = "CALL instructions executed",
1628   .modmsk = INTEL_X86_ATTRS,
1629   .cntmsk = 0x3,
1630   .code = 0x92,
1631 },
1632 { .name   = "BR_CALL_MISSP_EXEC",
1633   .desc   = "Mispredicted CALL instructions executed",
1634   .modmsk = INTEL_X86_ATTRS,
1635   .cntmsk = 0x3,
1636   .code = 0x93,
1637 },
1638 { .name   = "BR_IND_CALL_EXEC",
1639   .desc   = "Indirect CALL instructions executed",
1640   .modmsk = INTEL_X86_ATTRS,
1641   .cntmsk = 0x3,
1642   .code = 0x94,
1643 },
1644 { .name   = "BR_TKN_BUBBLE_1",
1645   .desc   = "Branch predicted taken with bubble I",
1646   .modmsk = INTEL_X86_ATTRS,
1647   .cntmsk = 0x3,
1648   .code = 0x97,
1649 },
1650 { .name   = "BR_TKN_BUBBLE_2",
1651   .desc   = "Branch predicted taken with bubble II",
1652   .modmsk = INTEL_X86_ATTRS,
1653   .cntmsk = 0x3,
1654   .code = 0x98,
1655 },
1656 { .name   = "MACRO_INSTS",
1657   .desc   = "Instructions decoded",
1658   .modmsk = INTEL_X86_ATTRS,
1659   .cntmsk = 0x3,
1660   .code = 0xaa,
1661   .numasks = LIBPFM_ARRAY_SIZE(core_macro_insts),
1662   .ngrp = 1,
1663   .umasks = core_macro_insts,
1664 },
1665 { .name   = "ESP",
1666   .desc   = "ESP register content synchronization",
1667   .modmsk = INTEL_X86_ATTRS,
1668   .cntmsk = 0x3,
1669   .code = 0xab,
1670   .numasks = LIBPFM_ARRAY_SIZE(core_esp),
1671   .ngrp = 1,
1672   .umasks = core_esp,
1673 },
1674 { .name   = "SIMD_UOPS_EXEC",
1675   .desc   = "SIMD micro-ops executed (excluding stores)",
1676   .modmsk = INTEL_X86_ATTRS,
1677   .cntmsk = 0x3,
1678   .code = 0xb0,
1679 },
1680 { .name   = "SIMD_SAT_UOP_EXEC",
1681   .desc   = "SIMD saturated arithmetic micro-ops executed",
1682   .modmsk = INTEL_X86_ATTRS,
1683   .cntmsk = 0x3,
1684   .code = 0xb1,
1685 },
1686 { .name   = "SIMD_UOP_TYPE_EXEC",
1687   .desc   = "SIMD packed multiply micro-ops executed",
1688   .modmsk = INTEL_X86_ATTRS,
1689   .cntmsk = 0x3,
1690   .code = 0xb3,
1691   .numasks = LIBPFM_ARRAY_SIZE(core_simd_uop_type_exec),
1692   .ngrp = 1,
1693   .umasks = core_simd_uop_type_exec,
1694 },
1695 { .name   = "INST_RETIRED",
1696   .desc   = "Instructions retired",
1697   .modmsk = INTEL_X86_ATTRS,
1698   .cntmsk = 0x3,
1699   .code = 0xc0,
1700   .flags= INTEL_X86_PEBS,
1701   .numasks = LIBPFM_ARRAY_SIZE(core_inst_retired),
1702   .ngrp = 1,
1703   .umasks = core_inst_retired,
1704 },
1705 { .name   = "X87_OPS_RETIRED",
1706   .desc   = "FXCH instructions retired",
1707   .modmsk = INTEL_X86_ATTRS,
1708   .cntmsk = 0x3,
1709   .code = 0xc1,
1710   .flags= INTEL_X86_PEBS,
1711   .numasks = LIBPFM_ARRAY_SIZE(core_x87_ops_retired),
1712   .ngrp = 1,
1713   .umasks = core_x87_ops_retired,
1714 },
1715 { .name   = "UOPS_RETIRED",
1716   .desc   = "Fused load+op or load+indirect branch retired",
1717   .modmsk = INTEL_X86_ATTRS,
1718   .cntmsk = 0x3,
1719   .code = 0xc2,
1720   .numasks = LIBPFM_ARRAY_SIZE(core_uops_retired),
1721   .ngrp = 1,
1722   .umasks = core_uops_retired,
1723 },
1724 { .name   = "MACHINE_NUKES",
1725   .desc   = "Self-Modifying Code detected",
1726   .modmsk = INTEL_X86_ATTRS,
1727   .cntmsk = 0x3,
1728   .code = 0xc3,
1729   .numasks = LIBPFM_ARRAY_SIZE(core_machine_nukes),
1730   .ngrp = 1,
1731   .umasks = core_machine_nukes,
1732 },
1733 { .name   = "BR_INST_RETIRED",
1734   .desc   = "Retired branch instructions",
1735   .modmsk = INTEL_X86_ATTRS,
1736   .cntmsk = 0x3,
1737   .code = 0xc4,
1738   .numasks = LIBPFM_ARRAY_SIZE(core_br_inst_retired),
1739   .ngrp = 1,
1740   .umasks = core_br_inst_retired,
1741 },
1742 { .name   = "BR_INST_RETIRED_MISPRED",
1743   .desc   = "Retired mispredicted branch instructions (Precise_Event)",
1744   .modmsk = INTEL_X86_ATTRS,
1745   .cntmsk = 0x3,
1746   .code = 0xc5,
1747   .flags= INTEL_X86_PEBS,
1748 },
1749 { .name   = "CYCLES_INT_MASKED",
1750   .desc   = "Cycles during which interrupts are disabled",
1751   .modmsk = INTEL_X86_ATTRS,
1752   .cntmsk = 0x3,
1753   .code = 0x1c6,
1754 },
1755 { .name   = "CYCLES_INT_PENDING_AND_MASKED",
1756   .desc   = "Cycles during which interrupts are pending and disabled",
1757   .modmsk = INTEL_X86_ATTRS,
1758   .cntmsk = 0x3,
1759   .code = 0x2c6,
1760 },
1761 { .name   = "SIMD_INST_RETIRED",
1762   .desc   = "Retired Streaming SIMD Extensions (SSE) packed-single instructions",
1763   .modmsk = INTEL_X86_ATTRS,
1764   .cntmsk = 0x3,
1765   .code = 0xc7,
1766   .flags= INTEL_X86_PEBS,
1767   .numasks = LIBPFM_ARRAY_SIZE(core_simd_inst_retired),
1768   .ngrp = 1,
1769   .umasks = core_simd_inst_retired,
1770 },
1771 { .name   = "HW_INT_RCV",
1772   .desc   = "Hardware interrupts received",
1773   .modmsk = INTEL_X86_ATTRS,
1774   .cntmsk = 0x3,
1775   .code = 0xc8,
1776 },
1777 { .name   = "ITLB_MISS_RETIRED",
1778   .desc   = "Retired instructions that missed the ITLB",
1779   .modmsk = INTEL_X86_ATTRS,
1780   .cntmsk = 0x3,
1781   .code = 0xc9,
1782 },
1783 { .name   = "SIMD_COMP_INST_RETIRED",
1784   .desc   = "Retired computational Streaming SIMD Extensions (SSE) packed-single instructions",
1785   .modmsk = INTEL_X86_ATTRS,
1786   .cntmsk = 0x3,
1787   .code = 0xca,
1788   .numasks = LIBPFM_ARRAY_SIZE(core_simd_comp_inst_retired),
1789   .ngrp = 1,
1790   .umasks = core_simd_comp_inst_retired,
1791 },
1792 { .name   = "MEM_LOAD_RETIRED",
1793   .desc   = "Retired loads that miss the L1 data cache",
1794   .modmsk = INTEL_X86_ATTRS,
1795   .cntmsk = 0x1,
1796   .code = 0xcb,
1797   .flags= INTEL_X86_PEBS,
1798   .numasks = LIBPFM_ARRAY_SIZE(core_mem_load_retired),
1799   .ngrp = 1,
1800   .umasks = core_mem_load_retired,
1801 },
1802 { .name   = "FP_MMX_TRANS",
1803   .desc   = "Transitions from MMX (TM) Instructions to Floating Point Instructions",
1804   .modmsk = INTEL_X86_ATTRS,
1805   .cntmsk = 0x3,
1806   .code = 0xcc,
1807   .numasks = LIBPFM_ARRAY_SIZE(core_fp_mmx_trans),
1808   .ngrp = 1,
1809   .umasks = core_fp_mmx_trans,
1810 },
1811 { .name   = "SIMD_ASSIST",
1812   .desc   = "SIMD assists invoked",
1813   .modmsk = INTEL_X86_ATTRS,
1814   .cntmsk = 0x3,
1815   .code = 0xcd,
1816 },
1817 { .name   = "SIMD_INSTR_RETIRED",
1818   .desc   = "SIMD Instructions retired",
1819   .modmsk = INTEL_X86_ATTRS,
1820   .cntmsk = 0x3,
1821   .code = 0xce,
1822 },
1823 { .name   = "SIMD_SAT_INSTR_RETIRED",
1824   .desc   = "Saturated arithmetic instructions retired",
1825   .modmsk = INTEL_X86_ATTRS,
1826   .cntmsk = 0x3,
1827   .code = 0xcf,
1828 },
1829 { .name   = "RAT_STALLS",
1830   .desc   = "ROB read port stalls cycles",
1831   .modmsk = INTEL_X86_ATTRS,
1832   .cntmsk = 0x3,
1833   .code = 0xd2,
1834   .numasks = LIBPFM_ARRAY_SIZE(core_rat_stalls),
1835   .ngrp = 1,
1836   .umasks = core_rat_stalls,
1837 },
1838 { .name   = "SEG_RENAME_STALLS",
1839   .desc   = "Segment rename stalls - ES ",
1840   .modmsk = INTEL_X86_ATTRS,
1841   .cntmsk = 0x3,
1842   .code = 0xd4,
1843   .numasks = LIBPFM_ARRAY_SIZE(core_seg_rename_stalls),
1844   .ngrp = 1,
1845   .umasks = core_seg_rename_stalls,
1846 },
1847 { .name   = "SEG_REG_RENAMES",
1848   .desc   = "Segment renames - ES",
1849   .modmsk = INTEL_X86_ATTRS,
1850   .cntmsk = 0x3,
1851   .code = 0xd5,
1852   .numasks = LIBPFM_ARRAY_SIZE(core_seg_reg_renames),
1853   .ngrp = 1,
1854   .umasks = core_seg_reg_renames,
1855 },
1856 { .name   = "RESOURCE_STALLS",
1857   .desc   = "Cycles during which the ROB is full",
1858   .modmsk = INTEL_X86_ATTRS,
1859   .cntmsk = 0x3,
1860   .code = 0xdc,
1861   .numasks = LIBPFM_ARRAY_SIZE(core_resource_stalls),
1862   .ngrp = 1,
1863   .umasks = core_resource_stalls,
1864 },
1865 { .name   = "BR_INST_DECODED",
1866   .desc   = "Branch instructions decoded",
1867   .modmsk = INTEL_X86_ATTRS,
1868   .cntmsk = 0x3,
1869   .code = 0xe0,
1870 },
1871 { .name   = "BOGUS_BR",
1872   .desc   = "Bogus branches",
1873   .modmsk = INTEL_X86_ATTRS,
1874   .cntmsk = 0x3,
1875   .code = 0xe4,
1876 },
1877 { .name   = "BACLEARS",
1878   .desc   = "BACLEARS asserted",
1879   .modmsk = INTEL_X86_ATTRS,
1880   .cntmsk = 0x3,
1881   .code = 0xe6,
1882 },
1883 { .name   = "PREF_RQSTS_UP",
1884   .desc   = "Upward prefetches issued from the DPL",
1885   .modmsk = INTEL_X86_ATTRS,
1886   .cntmsk = 0x3,
1887   .code = 0xf0,
1888 },
1889 { .name   = "PREF_RQSTS_DN",
1890   .desc   = "Downward prefetches issued from the DPL",
1891   .modmsk = INTEL_X86_ATTRS,
1892   .cntmsk = 0x3,
1893   .code = 0xf8,
1894 },
1895 };