vmm: Fix use-after-free in load_elf()
[akaros.git] / user / perfmon / events / intel_atom_events.h
1 /*
2  * Copyright (c) 2011 Google, Inc
3  * Contributed by Stephane Eranian <eranian@gmail.com>
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a copy
6  * of this software and associated documentation files (the "Software"), to deal
7  * in the Software without restriction, including without limitation the rights
8  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies
9  * of the Software, and to permit persons to whom the Software is furnished to do so,
10  * subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice shall be included in all
13  * copies or substantial portions of the Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR IMPLIED,
16  * INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS FOR A
17  * PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT
18  * HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF
19  * CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE
20  * OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * This file is part of libpfm, a performance monitoring support library for
23  * applications on Linux.
24  *
25  * This file has been automatically generated.
26  *
27  * PMU: atom (Intel Atom)
28  */
29
30 static const intel_x86_umask_t atom_l2_reject_busq[]={
31    { .uname  = "MESI",
32      .udesc  = "Any cacheline access",
33      .ucode = 0xf00,
34      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
35      .grpid = 0,
36    },
37    { .uname  = "I_STATE",
38      .udesc  = "Invalid cacheline",
39      .ucode = 0x100,
40      .grpid = 0,
41    },
42    { .uname  = "S_STATE",
43      .udesc  = "Shared cacheline",
44      .ucode = 0x200,
45      .grpid = 0,
46    },
47    { .uname  = "E_STATE",
48      .udesc  = "Exclusive cacheline",
49      .ucode = 0x400,
50      .grpid = 0,
51    },
52    { .uname  = "M_STATE",
53      .udesc  = "Modified cacheline",
54      .ucode = 0x800,
55      .grpid = 0,
56    },
57    { .uname  = "SELF",
58      .udesc  = "This core",
59      .ucode = 0x4000,
60      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
61      .grpid = 1,
62    },
63    { .uname  = "BOTH_CORES",
64      .udesc  = "Both cores",
65      .ucode = 0xc000,
66      .grpid = 1,
67    },
68    { .uname  = "ANY",
69      .udesc  = "All inclusive",
70      .ucode = 0x3000,
71      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
72      .grpid = 2,
73    },
74    { .uname  = "PREFETCH",
75      .udesc  = "Hardware prefetch only",
76      .ucode = 0x1000,
77      .grpid = 2,
78    },
79 };
80
81 static const intel_x86_umask_t atom_icache[]={
82    { .uname  = "ACCESSES",
83      .udesc  = "Instruction fetches, including uncacheacble fetches",
84      .ucode = 0x300,
85      .uflags= INTEL_X86_NCOMBO,
86    },
87    { .uname  = "MISSES",
88      .udesc  = "Count all instructions fetches that miss the icache or produce memory requests. This includes uncacheache fetches. Any instruction fetch miss is counted only once and not once for every cycle it is outstanding",
89      .ucode = 0x200,
90    },
91 };
92
93 static const intel_x86_umask_t atom_l2_lock[]={
94    { .uname  = "MESI",
95      .udesc  = "Any cacheline access",
96      .ucode = 0xf00,
97      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
98      .grpid = 0,
99    },
100    { .uname  = "I_STATE",
101      .udesc  = "Invalid cacheline",
102      .ucode = 0x100,
103      .grpid = 0,
104    },
105    { .uname  = "S_STATE",
106      .udesc  = "Shared cacheline",
107      .ucode = 0x200,
108      .grpid = 0,
109    },
110    { .uname  = "E_STATE",
111      .udesc  = "Exclusive cacheline",
112      .ucode = 0x400,
113      .grpid = 0,
114    },
115    { .uname  = "M_STATE",
116      .udesc  = "Modified cacheline",
117      .ucode = 0x800,
118      .grpid = 0,
119    },
120    { .uname  = "SELF",
121      .udesc  = "This core",
122      .ucode = 0x4000,
123      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
124      .grpid = 1,
125    },
126    { .uname  = "BOTH_CORES",
127      .udesc  = "Both cores",
128      .ucode = 0xc000,
129      .grpid = 1,
130    },
131 };
132
133 static const intel_x86_umask_t atom_uops_retired[]={
134    { .uname  = "ANY",
135      .udesc  = "Micro-ops retired",
136      .ucode = 0x1000,
137      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
138    },
139    { .uname  = "STALLED_CYCLES",
140      .udesc  = "Cycles no micro-ops retired",
141      .ucode = 0x1000 | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
142      .uflags= INTEL_X86_NCOMBO,
143    },
144    { .uname  = "STALLS",
145      .udesc  = "Periods no micro-ops retired",
146      .ucode = 0x1000 | INTEL_X86_MOD_EDGE | INTEL_X86_MOD_INV | (0x1 << INTEL_X86_CMASK_BIT),
147      .uflags= INTEL_X86_NCOMBO,
148    },
149 };
150
151 static const intel_x86_umask_t atom_l2_m_lines_out[]={
152    { .uname  = "SELF",
153      .udesc  = "This core",
154      .ucode = 0x4000,
155      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
156      .grpid = 0,
157    },
158    { .uname  = "BOTH_CORES",
159      .udesc  = "Both cores",
160      .ucode = 0xc000,
161      .grpid = 0,
162    },
163    { .uname  = "ANY",
164      .udesc  = "All inclusive",
165      .ucode = 0x3000,
166      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
167      .grpid = 1,
168    },
169    { .uname  = "PREFETCH",
170      .udesc  = "Hardware prefetch only",
171      .ucode = 0x1000,
172      .grpid = 1,
173    },
174 };
175
176 static const intel_x86_umask_t atom_simd_comp_inst_retired[]={
177    { .uname  = "PACKED_SINGLE",
178      .udesc  = "Retired computational Streaming SIMD Extensions (SSE) packed-single instructions",
179      .ucode = 0x100,
180    },
181    { .uname  = "SCALAR_SINGLE",
182      .udesc  = "Retired computational Streaming SIMD Extensions (SSE) scalar-single instructions",
183      .ucode = 0x200,
184    },
185    { .uname  = "PACKED_DOUBLE",
186      .udesc  = "Retired computational Streaming SIMD Extensions 2 (SSE2) packed-double instructions",
187      .ucode = 0x400,
188    },
189    { .uname  = "SCALAR_DOUBLE",
190      .udesc  = "Retired computational Streaming SIMD Extensions 2 (SSE2) scalar-double instructions",
191      .ucode = 0x800,
192    },
193 };
194
195 static const intel_x86_umask_t atom_simd_sat_uop_exec[]={
196    { .uname  = "S",
197      .udesc  = "SIMD saturated arithmetic micro-ops executed",
198      .ucode = 0x0,
199      .uflags= INTEL_X86_NCOMBO,
200    },
201    { .uname  = "AR",
202      .udesc  = "SIMD saturated arithmetic micro-ops retired",
203      .ucode = 0x8000,
204      .uflags= INTEL_X86_NCOMBO,
205    },
206 };
207
208 static const intel_x86_umask_t atom_inst_retired[]={
209    { .uname  = "ANY_P",
210      .udesc  = "Instructions retired using generic counter (precise event)",
211      .ucode = 0x0,
212      .uflags= INTEL_X86_PEBS | INTEL_X86_DFL,
213    },
214 };
215
216 static const intel_x86_umask_t atom_l1d_cache[]={
217    { .uname  = "LD",
218      .udesc  = "L1 Cacheable Data Reads",
219      .ucode = 0x2100,
220      .uflags= INTEL_X86_NCOMBO,
221    },
222    { .uname  = "ST",
223      .udesc  = "L1 Cacheable Data Writes",
224      .ucode = 0x2200,
225      .uflags= INTEL_X86_NCOMBO,
226    },
227 };
228
229 static const intel_x86_umask_t atom_mul[]={
230    { .uname  = "S",
231      .udesc  = "Multiply operations executed",
232      .ucode = 0x100,
233      .uflags= INTEL_X86_NCOMBO,
234    },
235    { .uname  = "AR",
236      .udesc  = "Multiply operations retired",
237      .ucode = 0x8100,
238      .uflags= INTEL_X86_NCOMBO,
239    },
240 };
241
242 static const intel_x86_umask_t atom_div[]={
243    { .uname  = "S",
244      .udesc  = "Divide operations executed",
245      .ucode = 0x100,
246      .uflags= INTEL_X86_NCOMBO,
247    },
248    { .uname  = "AR",
249      .udesc  = "Divide operations retired",
250      .ucode = 0x8100,
251      .uflags= INTEL_X86_NCOMBO,
252    },
253 };
254
255 static const intel_x86_umask_t atom_bus_trans_p[]={
256    { .uname  = "THIS_AGENT",
257      .udesc  = "This agent",
258      .ucode = 0x0,
259      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
260      .grpid = 0,
261    },
262    { .uname  = "ALL_AGENTS",
263      .udesc  = "Any agent on the bus",
264      .ucode = 0x2000,
265      .uflags= INTEL_X86_NCOMBO,
266      .grpid = 0,
267    },
268    { .uname  = "SELF",
269      .udesc  = "This core",
270      .ucode = 0x4000,
271      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
272      .grpid = 1,
273    },
274    { .uname  = "BOTH_CORES",
275      .udesc  = "Both cores",
276      .ucode = 0xc000,
277      .grpid = 1,
278    },
279 };
280
281 static const intel_x86_umask_t atom_bus_io_wait[]={
282    { .uname  = "SELF",
283      .udesc  = "This core",
284      .ucode = 0x4000,
285      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
286    },
287    { .uname  = "BOTH_CORES",
288      .udesc  = "Both cores",
289      .ucode = 0xc000,
290    },
291 };
292
293 static const intel_x86_umask_t atom_bus_hitm_drv[]={
294    { .uname  = "THIS_AGENT",
295      .udesc  = "This agent",
296      .ucode = 0x0,
297      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
298    },
299    { .uname  = "ALL_AGENTS",
300      .udesc  = "Any agent on the bus",
301      .ucode = 0x2000,
302      .uflags= INTEL_X86_NCOMBO,
303    },
304 };
305
306 static const intel_x86_umask_t atom_itlb[]={
307    { .uname  = "FLUSH",
308      .udesc  = "ITLB flushes",
309      .ucode = 0x400,
310    },
311    { .uname  = "MISSES",
312      .udesc  = "ITLB misses",
313      .ucode = 0x200,
314    },
315 };
316
317 static const intel_x86_umask_t atom_simd_uop_type_exec[]={
318    { .uname  = "MUL_S",
319      .udesc  = "SIMD packed multiply micro-ops executed",
320      .ucode = 0x100,
321      .uflags= INTEL_X86_NCOMBO,
322    },
323    { .uname  = "MUL_AR",
324      .udesc  = "SIMD packed multiply micro-ops retired",
325      .ucode = 0x8100,
326      .uflags= INTEL_X86_NCOMBO,
327    },
328    { .uname  = "SHIFT_S",
329      .udesc  = "SIMD packed shift micro-ops executed",
330      .ucode = 0x200,
331      .uflags= INTEL_X86_NCOMBO,
332    },
333    { .uname  = "SHIFT_AR",
334      .udesc  = "SIMD packed shift micro-ops retired",
335      .ucode = 0x8200,
336      .uflags= INTEL_X86_NCOMBO,
337    },
338    { .uname  = "PACK_S",
339      .udesc  = "SIMD packed micro-ops executed",
340      .ucode = 0x400,
341      .uflags= INTEL_X86_NCOMBO,
342    },
343    { .uname  = "PACK_AR",
344      .udesc  = "SIMD packed micro-ops retired",
345      .ucode = 0x8400,
346      .uflags= INTEL_X86_NCOMBO,
347    },
348    { .uname  = "UNPACK_S",
349      .udesc  = "SIMD unpacked micro-ops executed",
350      .ucode = 0x800,
351      .uflags= INTEL_X86_NCOMBO,
352    },
353    { .uname  = "UNPACK_AR",
354      .udesc  = "SIMD unpacked micro-ops retired",
355      .ucode = 0x8800,
356      .uflags= INTEL_X86_NCOMBO,
357    },
358    { .uname  = "LOGICAL_S",
359      .udesc  = "SIMD packed logical micro-ops executed",
360      .ucode = 0x1000,
361      .uflags= INTEL_X86_NCOMBO,
362    },
363    { .uname  = "LOGICAL_AR",
364      .udesc  = "SIMD packed logical micro-ops retired",
365      .ucode = 0x9000,
366      .uflags= INTEL_X86_NCOMBO,
367    },
368    { .uname  = "ARITHMETIC_S",
369      .udesc  = "SIMD packed arithmetic micro-ops executed",
370      .ucode = 0x2000,
371      .uflags= INTEL_X86_NCOMBO,
372    },
373    { .uname  = "ARITHMETIC_AR",
374      .udesc  = "SIMD packed arithmetic micro-ops retired",
375      .ucode = 0xa000,
376      .uflags= INTEL_X86_NCOMBO,
377    },
378 };
379
380 static const intel_x86_umask_t atom_simd_inst_retired[]={
381    { .uname  = "PACKED_SINGLE",
382      .udesc  = "Retired Streaming SIMD Extensions (SSE) packed-single instructions",
383      .ucode = 0x100,
384    },
385    { .uname  = "SCALAR_SINGLE",
386      .udesc  = "Retired Streaming SIMD Extensions (SSE) scalar-single instructions",
387      .ucode = 0x200,
388    },
389    { .uname  = "PACKED_DOUBLE",
390      .udesc  = "Retired Streaming SIMD Extensions 2 (SSE2) packed-double instructions",
391      .ucode = 0x400,
392    },
393    { .uname  = "SCALAR_DOUBLE",
394      .udesc  = "Retired Streaming SIMD Extensions 2 (SSE2) scalar-double instructions",
395      .ucode = 0x800,
396    },
397    { .uname  = "VECTOR",
398      .udesc  = "Retired Streaming SIMD Extensions 2 (SSE2) vector instructions",
399      .ucode = 0x1000,
400    },
401    { .uname  = "ANY",
402      .udesc  = "Retired Streaming SIMD instructions",
403      .ucode = 0x1f00,
404      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
405    },
406 };
407
408 static const intel_x86_umask_t atom_prefetch[]={
409    { .uname  = "PREFETCHT0",
410      .udesc  = "Streaming SIMD Extensions (SSE) PrefetchT0 instructions executed",
411      .ucode = 0x100,
412    },
413    { .uname  = "SW_L2",
414      .udesc  = "Streaming SIMD Extensions (SSE) PrefetchT1 and PrefetchT2 instructions executed",
415      .ucode = 0x600,
416    },
417    { .uname  = "PREFETCHNTA",
418      .udesc  = "Streaming SIMD Extensions (SSE) Prefetch NTA instructions executed",
419      .ucode = 0x800,
420    },
421 };
422
423 static const intel_x86_umask_t atom_l2_rqsts[]={
424    { .uname  = "SELF",
425      .udesc  = "This core",
426      .ucode = 0x4000,
427      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
428      .grpid = 0,
429    },
430    { .uname  = "BOTH_CORES",
431      .udesc  = "Both cores",
432      .ucode = 0xc000,
433      .grpid = 0,
434    },
435    { .uname  = "ANY",
436      .udesc  = "All inclusive",
437      .ucode = 0x3000,
438      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
439      .grpid = 1,
440    },
441    { .uname  = "PREFETCH",
442      .udesc  = "Hardware prefetch only",
443      .ucode = 0x1000,
444      .grpid = 1,
445    },
446    { .uname  = "MESI",
447      .udesc  = "Any cacheline access",
448      .ucode = 0xf00,
449      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
450      .grpid = 2,
451    },
452    { .uname  = "I_STATE",
453      .udesc  = "Invalid cacheline",
454      .ucode = 0x100,
455      .grpid = 2,
456    },
457    { .uname  = "S_STATE",
458      .udesc  = "Shared cacheline",
459      .ucode = 0x200,
460      .grpid = 2,
461    },
462    { .uname  = "E_STATE",
463      .udesc  = "Exclusive cacheline",
464      .ucode = 0x400,
465      .grpid = 2,
466    },
467    { .uname  = "M_STATE",
468      .udesc  = "Modified cacheline",
469      .ucode = 0x800,
470      .grpid = 2,
471    },
472 };
473
474 static const intel_x86_umask_t atom_simd_uops_exec[]={
475    { .uname  = "S",
476      .udesc  = "Number of SIMD saturated arithmetic micro-ops executed",
477      .ucode = 0x0,
478      .uflags= INTEL_X86_NCOMBO,
479    },
480    { .uname  = "AR",
481      .udesc  = "Number of SIMD saturated arithmetic micro-ops retired",
482      .ucode = 0x8000,
483      .uflags= INTEL_X86_NCOMBO,
484    },
485 };
486
487 static const intel_x86_umask_t atom_machine_clears[]={
488    { .uname  = "SMC",
489      .udesc  = "Self-Modifying Code detected",
490      .ucode = 0x100,
491      .uflags= INTEL_X86_DFL,
492    },
493 };
494
495 static const intel_x86_umask_t atom_br_inst_retired[]={
496    { .uname  = "ANY",
497      .udesc  = "Retired branch instructions",
498      .ucode = 0x0,
499      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
500    },
501    { .uname  = "PRED_NOT_TAKEN",
502      .udesc  = "Retired branch instructions that were predicted not-taken",
503      .ucode = 0x100,
504    },
505    { .uname  = "MISPRED_NOT_TAKEN",
506      .udesc  = "Retired branch instructions that were mispredicted not-taken",
507      .ucode = 0x200,
508    },
509    { .uname  = "PRED_TAKEN",
510      .udesc  = "Retired branch instructions that were predicted taken",
511      .ucode = 0x400,
512    },
513    { .uname  = "MISPRED_TAKEN",
514      .udesc  = "Retired branch instructions that were mispredicted taken",
515      .ucode = 0x800,
516    },
517    { .uname  = "MISPRED",
518      .udesc  = "Retired mispredicted branch instructions",
519      .ucode = 0xa00,
520      .uflags= INTEL_X86_NCOMBO,
521    },
522    { .uname  = "TAKEN",
523      .udesc  = "Retired taken branch instructions",
524      .ucode = 0xc00,
525      .uflags= INTEL_X86_NCOMBO,
526    },
527    { .uname  = "ANY1",
528      .udesc  = "Retired branch instructions",
529      .ucode = 0xf00,
530      .uflags= INTEL_X86_NCOMBO,
531    },
532 };
533
534 static const intel_x86_umask_t atom_macro_insts[]={
535    { .uname  = "NON_CISC_DECODED",
536      .udesc  = "Non-CISC macro instructions decoded ",
537      .ucode = 0x100,
538      .uflags= INTEL_X86_NCOMBO,
539    },
540    { .uname  = "ALL_DECODED",
541      .udesc  = "All Instructions decoded",
542      .ucode = 0x300,
543      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
544    },
545 };
546
547 static const intel_x86_umask_t atom_segment_reg_loads[]={
548    { .uname  = "ANY",
549      .udesc  = "Number of segment register loads",
550      .ucode = 0x8000,
551      .uflags= INTEL_X86_DFL,
552    },
553 };
554
555 static const intel_x86_umask_t atom_baclears[]={
556    { .uname  = "ANY",
557      .udesc  = "BACLEARS asserted",
558      .ucode = 0x100,
559      .uflags= INTEL_X86_DFL,
560    },
561 };
562
563 static const intel_x86_umask_t atom_cycles_int_masked[]={
564    { .uname  = "CYCLES_INT_MASKED",
565      .udesc  = "Cycles during which interrupts are disabled",
566      .ucode = 0x100,
567      .uflags= INTEL_X86_NCOMBO,
568    },
569    { .uname  = "CYCLES_INT_PENDING_AND_MASKED",
570      .udesc  = "Cycles during which interrupts are pending and disabled",
571      .ucode = 0x200,
572      .uflags= INTEL_X86_NCOMBO,
573    },
574 };
575
576 static const intel_x86_umask_t atom_fp_assist[]={
577    { .uname  = "S",
578      .udesc  = "Floating point assists for executed instructions",
579      .ucode = 0x100,
580      .uflags= INTEL_X86_NCOMBO,
581    },
582    { .uname  = "AR",
583      .udesc  = "Floating point assists for retired instructions",
584      .ucode = 0x8100,
585      .uflags= INTEL_X86_NCOMBO,
586    },
587 };
588
589 static const intel_x86_umask_t atom_data_tlb_misses[]={
590    { .uname  = "DTLB_MISS",
591      .udesc  = "Memory accesses that missed the DTLB",
592      .ucode = 0x700,
593      .uflags= INTEL_X86_NCOMBO,
594    },
595    { .uname  = "DTLB_MISS_LD",
596      .udesc  = "DTLB misses due to load operations",
597      .ucode = 0x500,
598    },
599    { .uname  = "L0_DTLB_MISS_LD",
600      .udesc  = "L0 (micro-TLB) misses due to load operations",
601      .ucode = 0x900,
602      .uflags= INTEL_X86_NCOMBO,
603    },
604    { .uname  = "DTLB_MISS_ST",
605      .udesc  = "DTLB misses due to store operations",
606      .ucode = 0x600,
607      .uflags= INTEL_X86_NCOMBO,
608    },
609 };
610
611 static const intel_x86_umask_t atom_store_forwards[]={
612    { .uname  = "GOOD",
613      .udesc  = "Good store forwards",
614      .ucode = 0x8100,
615      .uflags= INTEL_X86_DFL,
616    },
617 };
618
619 static const intel_x86_umask_t atom_cpu_clk_unhalted[]={
620    { .uname  = "CORE_P",
621      .udesc  = "Core cycles when core is not halted",
622      .ucode = 0x0,
623      .uflags= INTEL_X86_NCOMBO | INTEL_X86_DFL,
624    },
625    { .uname  = "BUS",
626      .udesc  = "Bus cycles when core is not halted. This event can give a measurement of the elapsed time. This events has a constant ratio with CPU_CLK_UNHALTED:REF event, which is the maximum bus to processor frequency ratio",
627      .ucode = 0x100,
628      .uflags= INTEL_X86_NCOMBO,
629    },
630    { .uname  = "NO_OTHER",
631      .udesc  = "Bus cycles when core is active and other is halted",
632      .ucode = 0x200,
633      .uflags= INTEL_X86_NCOMBO,
634    },
635 };
636
637 static const intel_x86_umask_t atom_mem_load_retired[]={
638    { .uname  = "L2_HIT",
639      .udesc  = "Retired loads that hit the L2 cache (precise event)",
640      .ucode = 0x100,
641      .uflags= INTEL_X86_PEBS,
642    },
643    { .uname  = "L2_MISS",
644      .udesc  = "Retired loads that miss the L2 cache (precise event)",
645      .ucode = 0x200,
646      .uflags= INTEL_X86_PEBS,
647    },
648    { .uname  = "DTLB_MISS",
649      .udesc  = "Retired loads that miss the DTLB (precise event)",
650      .ucode = 0x400,
651      .uflags= INTEL_X86_PEBS,
652    },
653 };
654
655 static const intel_x86_umask_t atom_x87_comp_ops_exe[]={
656    { .uname  = "ANY_S",
657      .udesc  = "Floating point computational micro-ops executed",
658      .ucode = 0x100,
659      .uflags= INTEL_X86_NCOMBO,
660    },
661    { .uname  = "ANY_AR",
662      .udesc  = "Floating point computational micro-ops retired",
663      .ucode = 0x8100,
664      .uflags= INTEL_X86_NCOMBO,
665    },
666 };
667
668 static const intel_x86_umask_t atom_page_walks[]={
669    { .uname  = "WALKS",
670      .udesc  = "Number of page-walks executed",
671      .uequiv = "CYCLES",
672      .ucode = 0x300 | INTEL_X86_MOD_EDGE,
673      .modhw = _INTEL_X86_ATTR_E,
674      .uflags= INTEL_X86_NCOMBO,
675    },
676    { .uname  = "CYCLES",
677      .udesc  = "Duration of page-walks in core cycles",
678      .ucode = 0x300,
679      .uflags= INTEL_X86_NCOMBO,
680    },
681 };
682
683 static const intel_x86_entry_t intel_atom_pe[]={
684 { .name   = "UNHALTED_CORE_CYCLES",
685   .desc   = "Unhalted core cycles",
686   .modmsk = INTEL_V3_ATTRS,
687   .cntmsk = 0x200000003ull,
688   .code = 0x3c,
689 },
690 { .name   = "UNHALTED_REFERENCE_CYCLES",
691   .desc   = "Unhalted reference cycle",
692   .modmsk = INTEL_FIXED3_ATTRS,
693   .cntmsk = 0x400000000ull,
694   .code = 0x0300, /* pseudo encoding */
695   .flags = INTEL_X86_FIXED,
696 },
697 { .name   = "INSTRUCTION_RETIRED",
698   .desc   = "Instructions retired",
699   .modmsk = INTEL_V3_ATTRS,
700   .cntmsk = 0x100000003ull,
701   .code = 0xc0,
702 },
703 { .name   = "INSTRUCTIONS_RETIRED",
704   .desc   = "This is an alias for INSTRUCTION_RETIRED",
705   .modmsk = INTEL_V3_ATTRS,
706   .equiv = "INSTRUCTION_RETIRED",
707   .cntmsk = 0x10003,
708   .code = 0xc0,
709 },
710 { .name   = "LLC_REFERENCES",
711   .desc   = "Last level of cache references",
712   .modmsk = INTEL_V3_ATTRS,
713   .cntmsk = 0x3,
714   .code = 0x4f2e,
715 },
716 { .name   = "LAST_LEVEL_CACHE_REFERENCES",
717   .desc   = "This is an alias for LLC_REFERENCES",
718   .modmsk = INTEL_V3_ATTRS,
719   .equiv = "LLC_REFERENCES",
720   .cntmsk = 0x3,
721   .code = 0x4f2e,
722 },
723 { .name   = "LLC_MISSES",
724   .desc   = "Last level of cache misses",
725   .modmsk = INTEL_V3_ATTRS,
726   .cntmsk = 0x3,
727   .code = 0x412e,
728 },
729 { .name   = "LAST_LEVEL_CACHE_MISSES",
730   .desc   = "This is an alias for LLC_MISSES",
731   .modmsk = INTEL_V3_ATTRS,
732   .equiv = "LLC_MISSES",
733   .cntmsk = 0x3,
734   .code = 0x412e,
735 },
736 { .name   = "BRANCH_INSTRUCTIONS_RETIRED",
737   .desc   = "Branch instructions retired",
738   .modmsk = INTEL_V3_ATTRS,
739   .equiv = "BR_INST_RETIRED:ANY",
740   .cntmsk = 0x3,
741   .code = 0xc4,
742 },
743 { .name   = "MISPREDICTED_BRANCH_RETIRED",
744   .desc   = "Mispredicted branch instruction retired",
745   .modmsk = INTEL_V3_ATTRS,
746   .cntmsk = 0x3,
747   .code = 0xc5,
748   .flags= INTEL_X86_PEBS,
749 },
750 { .name   = "SIMD_INSTR_RETIRED",
751   .desc   = "SIMD Instructions retired",
752   .modmsk = INTEL_V3_ATTRS,
753   .cntmsk = 0x3,
754   .code = 0xce,
755 },
756 { .name   = "L2_REJECT_BUSQ",
757   .desc   = "Rejected L2 cache requests",
758   .modmsk = INTEL_V3_ATTRS,
759   .cntmsk = 0x3,
760   .code = 0x30,
761   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_reject_busq),
762   .ngrp = 3,
763   .umasks = atom_l2_reject_busq,
764 },
765 { .name   = "SIMD_SAT_INSTR_RETIRED",
766   .desc   = "Saturated arithmetic instructions retired",
767   .modmsk = INTEL_V3_ATTRS,
768   .cntmsk = 0x3,
769   .code = 0xcf,
770 },
771 { .name   = "ICACHE",
772   .desc   = "Instruction fetches",
773   .modmsk = INTEL_V3_ATTRS,
774   .cntmsk = 0x3,
775   .code = 0x80,
776   .numasks = LIBPFM_ARRAY_SIZE(atom_icache),
777   .ngrp = 1,
778   .umasks = atom_icache,
779 },
780 { .name   = "L2_LOCK",
781   .desc   = "L2 locked accesses",
782   .modmsk = INTEL_V3_ATTRS,
783   .cntmsk = 0x3,
784   .code = 0x2b,
785   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_lock),
786   .ngrp = 2,
787   .umasks = atom_l2_lock,
788 },
789 { .name   = "UOPS_RETIRED",
790   .desc   = "Micro-ops retired",
791   .modmsk = INTEL_V3_ATTRS,
792   .cntmsk = 0x3,
793   .code = 0xc2,
794   .numasks = LIBPFM_ARRAY_SIZE(atom_uops_retired),
795   .ngrp = 1,
796   .umasks = atom_uops_retired,
797 },
798 { .name   = "L2_M_LINES_OUT",
799   .desc   = "Modified lines evicted from the L2 cache",
800   .modmsk = INTEL_V3_ATTRS,
801   .cntmsk = 0x3,
802   .code = 0x27,
803   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_m_lines_out),
804   .ngrp = 2,
805   .umasks = atom_l2_m_lines_out,
806 },
807 { .name   = "SIMD_COMP_INST_RETIRED",
808   .desc   = "Retired computational Streaming SIMD Extensions (SSE) instructions",
809   .modmsk = INTEL_V3_ATTRS,
810   .cntmsk = 0x3,
811   .code = 0xca,
812   .numasks = LIBPFM_ARRAY_SIZE(atom_simd_comp_inst_retired),
813   .ngrp = 1,
814   .umasks = atom_simd_comp_inst_retired,
815 },
816 { .name   = "SNOOP_STALL_DRV",
817   .desc   = "Bus stalled for snoops",
818   .modmsk = INTEL_V3_ATTRS,
819   .cntmsk = 0x3,
820   .code = 0x7e,
821   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_m_lines_out),
822   .ngrp = 2,
823   .umasks = atom_l2_m_lines_out, /* identical to actual umasks list for this event */
824 },
825 { .name   = "BUS_TRANS_BURST",
826   .desc   = "Burst (full cache-line) bus transactions",
827   .modmsk = INTEL_V3_ATTRS,
828   .cntmsk = 0x3,
829   .code = 0x6e,
830   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_m_lines_out),
831   .ngrp = 2,
832   .umasks = atom_l2_m_lines_out, /* identical to actual umasks list for this event */
833 },
834 { .name   = "SIMD_SAT_UOP_EXEC",
835   .desc   = "SIMD saturated arithmetic micro-ops executed",
836   .modmsk = INTEL_V3_ATTRS,
837   .cntmsk = 0x3,
838   .code = 0xb1,
839   .numasks = LIBPFM_ARRAY_SIZE(atom_simd_sat_uop_exec),
840   .ngrp = 1,
841   .umasks = atom_simd_sat_uop_exec,
842 },
843 { .name   = "BUS_TRANS_IO",
844   .desc   = "IO bus transactions",
845   .modmsk = INTEL_V3_ATTRS,
846   .cntmsk = 0x3,
847   .code = 0x6c,
848   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_m_lines_out),
849   .ngrp = 2,
850   .umasks = atom_l2_m_lines_out, /* identical to actual umasks list for this event */
851 },
852 { .name   = "BUS_TRANS_RFO",
853   .desc   = "RFO bus transactions",
854   .modmsk = INTEL_V3_ATTRS,
855   .cntmsk = 0x3,
856   .code = 0x66,
857   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_m_lines_out),
858   .ngrp = 2,
859   .umasks = atom_l2_m_lines_out, /* identical to actual umasks list for this event */
860 },
861 { .name   = "SIMD_ASSIST",
862   .desc   = "SIMD assists invoked",
863   .modmsk = INTEL_V3_ATTRS,
864   .cntmsk = 0x3,
865   .code = 0xcd,
866 },
867 { .name   = "INST_RETIRED",
868   .desc   = "Instructions retired",
869   .modmsk = INTEL_V3_ATTRS,
870   .cntmsk = 0x3,
871   .code = 0xc0,
872   .flags= INTEL_X86_PEBS,
873   .numasks = LIBPFM_ARRAY_SIZE(atom_inst_retired),
874   .ngrp = 1,
875   .umasks = atom_inst_retired,
876 },
877 { .name   = "L1D_CACHE",
878   .desc   = "L1 Cacheable Data Reads",
879   .modmsk = INTEL_V3_ATTRS,
880   .cntmsk = 0x3,
881   .code = 0x40,
882   .numasks = LIBPFM_ARRAY_SIZE(atom_l1d_cache),
883   .ngrp = 1,
884   .umasks = atom_l1d_cache,
885 },
886 { .name   = "MUL",
887   .desc   = "Multiply operations executed",
888   .modmsk = INTEL_V3_ATTRS,
889   .cntmsk = 0x3,
890   .code = 0x12,
891   .numasks = LIBPFM_ARRAY_SIZE(atom_mul),
892   .ngrp = 1,
893   .umasks = atom_mul,
894 },
895 { .name   = "DIV",
896   .desc   = "Divide operations executed",
897   .modmsk = INTEL_V3_ATTRS,
898   .cntmsk = 0x3,
899   .code = 0x13,
900   .numasks = LIBPFM_ARRAY_SIZE(atom_div),
901   .ngrp = 1,
902   .umasks = atom_div,
903 },
904 { .name   = "BUS_TRANS_P",
905   .desc   = "Partial bus transactions",
906   .modmsk = INTEL_V3_ATTRS,
907   .cntmsk = 0x3,
908   .code = 0x6b,
909   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_trans_p),
910   .ngrp = 2,
911   .umasks = atom_bus_trans_p,
912 },
913 { .name   = "BUS_IO_WAIT",
914   .desc   = "IO requests waiting in the bus queue",
915   .modmsk = INTEL_V3_ATTRS,
916   .cntmsk = 0x3,
917   .code = 0x7f,
918   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_io_wait),
919   .ngrp = 1,
920   .umasks = atom_bus_io_wait,
921 },
922 { .name   = "L2_M_LINES_IN",
923   .desc   = "L2 cache line modifications",
924   .modmsk = INTEL_V3_ATTRS,
925   .cntmsk = 0x3,
926   .code = 0x25,
927   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_io_wait),
928   .ngrp = 1,
929   .umasks = atom_bus_io_wait, /* identical to actual umasks list for this event */
930 },
931 { .name   = "L2_LINES_IN",
932   .desc   = "L2 cache misses",
933   .modmsk = INTEL_V3_ATTRS,
934   .cntmsk = 0x3,
935   .code = 0x24,
936   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_m_lines_out),
937   .ngrp = 2,
938   .umasks = atom_l2_m_lines_out, /* identical to actual umasks list for this event */
939 },
940 { .name   = "BUSQ_EMPTY",
941   .desc   = "Bus queue is empty",
942   .modmsk = INTEL_V3_ATTRS,
943   .cntmsk = 0x3,
944   .code = 0x7d,
945   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_io_wait),
946   .ngrp = 1,
947   .umasks = atom_bus_io_wait, /* identical to actual umasks list for this event */
948 },
949 { .name   = "L2_IFETCH",
950   .desc   = "L2 cacheable instruction fetch requests",
951   .modmsk = INTEL_V3_ATTRS,
952   .cntmsk = 0x3,
953   .code = 0x28,
954   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_lock),
955   .ngrp = 2,
956   .umasks = atom_l2_lock, /* identical to actual umasks list for this event */
957 },
958 { .name   = "BUS_HITM_DRV",
959   .desc   = "HITM signal asserted",
960   .modmsk = INTEL_V3_ATTRS,
961   .cntmsk = 0x3,
962   .code = 0x7b,
963   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_hitm_drv),
964   .ngrp = 1,
965   .umasks = atom_bus_hitm_drv,
966 },
967 { .name   = "ITLB",
968   .desc   = "ITLB hits",
969   .modmsk = INTEL_V3_ATTRS,
970   .cntmsk = 0x3,
971   .code = 0x82,
972   .numasks = LIBPFM_ARRAY_SIZE(atom_itlb),
973   .ngrp = 1,
974   .umasks = atom_itlb,
975 },
976 { .name   = "BUS_TRANS_MEM",
977   .desc   = "Memory bus transactions",
978   .modmsk = INTEL_V3_ATTRS,
979   .cntmsk = 0x3,
980   .code = 0x6f,
981   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_m_lines_out),
982   .ngrp = 2,
983   .umasks = atom_l2_m_lines_out, /* identical to actual umasks list for this event */
984 },
985 { .name   = "BUS_TRANS_PWR",
986   .desc   = "Partial write bus transaction",
987   .modmsk = INTEL_V3_ATTRS,
988   .cntmsk = 0x3,
989   .code = 0x6a,
990   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_m_lines_out),
991   .ngrp = 2,
992   .umasks = atom_l2_m_lines_out, /* identical to actual umasks list for this event */
993 },
994 { .name   = "BR_INST_DECODED",
995   .desc   = "Branch instructions decoded",
996   .modmsk = INTEL_V3_ATTRS,
997   .cntmsk = 0x3,
998   .code = 0x1e0,
999 },
1000 { .name   = "BUS_TRANS_INVAL",
1001   .desc   = "Invalidate bus transactions",
1002   .modmsk = INTEL_V3_ATTRS,
1003   .cntmsk = 0x3,
1004   .code = 0x69,
1005   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_m_lines_out),
1006   .ngrp = 2,
1007   .umasks = atom_l2_m_lines_out, /* identical to actual umasks list for this event */
1008 },
1009 { .name   = "SIMD_UOP_TYPE_EXEC",
1010   .desc   = "SIMD micro-ops executed",
1011   .modmsk = INTEL_V3_ATTRS,
1012   .cntmsk = 0x3,
1013   .code = 0xb3,
1014   .numasks = LIBPFM_ARRAY_SIZE(atom_simd_uop_type_exec),
1015   .ngrp = 1,
1016   .umasks = atom_simd_uop_type_exec,
1017 },
1018 { .name   = "SIMD_INST_RETIRED",
1019   .desc   = "Retired Streaming SIMD Extensions (SSE) instructions",
1020   .modmsk = INTEL_V3_ATTRS,
1021   .cntmsk = 0x3,
1022   .code = 0xc7,
1023   .numasks = LIBPFM_ARRAY_SIZE(atom_simd_inst_retired),
1024   .ngrp = 1,
1025   .umasks = atom_simd_inst_retired,
1026 },
1027 { .name   = "CYCLES_DIV_BUSY",
1028   .desc   = "Cycles the divider is busy",
1029   .modmsk = INTEL_V3_ATTRS,
1030   .cntmsk = 0x3,
1031   .code = 0x14,
1032 },
1033 { .name   = "PREFETCH",
1034   .desc   = "Streaming SIMD Extensions (SSE) PrefetchT0 instructions executed",
1035   .modmsk = INTEL_V3_ATTRS,
1036   .cntmsk = 0x3,
1037   .code = 0x7,
1038   .numasks = LIBPFM_ARRAY_SIZE(atom_prefetch),
1039   .ngrp = 1,
1040   .umasks = atom_prefetch,
1041 },
1042 { .name   = "L2_RQSTS",
1043   .desc   = "L2 cache requests",
1044   .modmsk = INTEL_V3_ATTRS,
1045   .cntmsk = 0x3,
1046   .code = 0x2e,
1047   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_rqsts),
1048   .ngrp = 3,
1049   .umasks = atom_l2_rqsts,
1050 },
1051 { .name   = "SIMD_UOPS_EXEC",
1052   .desc   = "SIMD micro-ops executed (excluding stores)",
1053   .modmsk = INTEL_V3_ATTRS,
1054   .cntmsk = 0x3,
1055   .code = 0xb0,
1056   .numasks = LIBPFM_ARRAY_SIZE(atom_simd_uops_exec),
1057   .ngrp = 1,
1058   .umasks = atom_simd_uops_exec,
1059 },
1060 { .name   = "HW_INT_RCV",
1061   .desc   = "Hardware interrupts received (warning overcounts by 2x)",
1062   .modmsk = INTEL_V3_ATTRS,
1063   .cntmsk = 0x3,
1064   .code = 0x1c8,
1065 },
1066 { .name   = "BUS_TRANS_BRD",
1067   .desc   = "Burst read bus transactions",
1068   .modmsk = INTEL_V3_ATTRS,
1069   .cntmsk = 0x3,
1070   .code = 0x65,
1071   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_trans_p),
1072   .ngrp = 2,
1073   .umasks = atom_bus_trans_p, /* identical to actual umasks list for this event */
1074 },
1075 { .name   = "BOGUS_BR",
1076   .desc   = "Bogus branches",
1077   .modmsk = INTEL_V3_ATTRS,
1078   .cntmsk = 0x3,
1079   .code = 0xe4,
1080 },
1081 { .name   = "BUS_DATA_RCV",
1082   .desc   = "Bus cycles while processor receives data",
1083   .modmsk = INTEL_V3_ATTRS,
1084   .cntmsk = 0x3,
1085   .code = 0x64,
1086   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_io_wait),
1087   .ngrp = 1,
1088   .umasks = atom_bus_io_wait, /* identical to actual umasks list for this event */
1089 },
1090 { .name   = "MACHINE_CLEARS",
1091   .desc   = "Self-Modifying Code detected",
1092   .modmsk = INTEL_V3_ATTRS,
1093   .cntmsk = 0x3,
1094   .code = 0xc3,
1095   .numasks = LIBPFM_ARRAY_SIZE(atom_machine_clears),
1096   .ngrp = 1,
1097   .umasks = atom_machine_clears,
1098 },
1099 { .name   = "BR_INST_RETIRED",
1100   .desc   = "Retired branch instructions",
1101   .modmsk = INTEL_V3_ATTRS,
1102   .cntmsk = 0x3,
1103   .code = 0xc4,
1104   .numasks = LIBPFM_ARRAY_SIZE(atom_br_inst_retired),
1105   .ngrp = 1,
1106   .umasks = atom_br_inst_retired,
1107 },
1108 { .name   = "L2_ADS",
1109   .desc   = "Cycles L2 address bus is in use",
1110   .modmsk = INTEL_V3_ATTRS,
1111   .cntmsk = 0x3,
1112   .code = 0x21,
1113   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_io_wait),
1114   .ngrp = 1,
1115   .umasks = atom_bus_io_wait, /* identical to actual umasks list for this event */
1116 },
1117 { .name   = "EIST_TRANS",
1118   .desc   = "Number of Enhanced Intel SpeedStep(R) Technology (EIST) transitions",
1119   .modmsk = INTEL_V3_ATTRS,
1120   .cntmsk = 0x3,
1121   .code = 0x3a,
1122 },
1123 { .name   = "BUS_TRANS_WB",
1124   .desc   = "Explicit writeback bus transactions",
1125   .modmsk = INTEL_V3_ATTRS,
1126   .cntmsk = 0x3,
1127   .code = 0x67,
1128   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_m_lines_out),
1129   .ngrp = 2,
1130   .umasks = atom_l2_m_lines_out, /* identical to actual umasks list for this event */
1131 },
1132 { .name   = "MACRO_INSTS",
1133   .desc   = "Macro-instructions decoded",
1134   .modmsk = INTEL_V3_ATTRS,
1135   .cntmsk = 0x3,
1136   .code = 0xaa,
1137   .numasks = LIBPFM_ARRAY_SIZE(atom_macro_insts),
1138   .ngrp = 1,
1139   .umasks = atom_macro_insts,
1140 },
1141 { .name   = "L2_LINES_OUT",
1142   .desc   = "L2 cache lines evicted. ",
1143   .modmsk = INTEL_V3_ATTRS,
1144   .cntmsk = 0x3,
1145   .code = 0x26,
1146   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_m_lines_out),
1147   .ngrp = 2,
1148   .umasks = atom_l2_m_lines_out, /* identical to actual umasks list for this event */
1149 },
1150 { .name   = "L2_LD",
1151   .desc   = "L2 cache reads",
1152   .modmsk = INTEL_V3_ATTRS,
1153   .cntmsk = 0x3,
1154   .code = 0x29,
1155   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_rqsts),
1156   .ngrp = 3,
1157   .umasks = atom_l2_rqsts, /* identical to actual umasks list for this event */
1158 },
1159 { .name   = "SEGMENT_REG_LOADS",
1160   .desc   = "Number of segment register loads",
1161   .modmsk = INTEL_V3_ATTRS,
1162   .cntmsk = 0x3,
1163   .code = 0x6,
1164   .numasks = LIBPFM_ARRAY_SIZE(atom_segment_reg_loads),
1165   .ngrp = 1,
1166   .umasks = atom_segment_reg_loads,
1167 },
1168 { .name   = "L2_NO_REQ",
1169   .desc   = "Cycles no L2 cache requests are pending",
1170   .modmsk = INTEL_V3_ATTRS,
1171   .cntmsk = 0x3,
1172   .code = 0x32,
1173   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_io_wait),
1174   .ngrp = 1,
1175   .umasks = atom_bus_io_wait, /* identical to actual umasks list for this event */
1176 },
1177 { .name   = "THERMAL_TRIP",
1178   .desc   = "Number of thermal trips",
1179   .modmsk = INTEL_V3_ATTRS,
1180   .cntmsk = 0x3,
1181   .code = 0xc03b,
1182 },
1183 { .name   = "EXT_SNOOP",
1184   .desc   = "External snoops",
1185   .modmsk = INTEL_V3_ATTRS,
1186   .cntmsk = 0x3,
1187   .code = 0x77,
1188   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_lock),
1189   .ngrp = 2,
1190   .umasks = atom_l2_lock, /* identical to actual umasks list for this event */
1191 },
1192 { .name   = "BACLEARS",
1193   .desc   = "Branch address calculator",
1194   .modmsk = INTEL_V3_ATTRS,
1195   .cntmsk = 0x3,
1196   .code = 0xe6,
1197   .numasks = LIBPFM_ARRAY_SIZE(atom_baclears),
1198   .ngrp = 1,
1199   .umasks = atom_baclears,
1200 },
1201 { .name   = "CYCLES_INT_MASKED",
1202   .desc   = "Cycles during which interrupts are disabled",
1203   .modmsk = INTEL_V3_ATTRS,
1204   .cntmsk = 0x3,
1205   .code = 0xc6,
1206   .numasks = LIBPFM_ARRAY_SIZE(atom_cycles_int_masked),
1207   .ngrp = 1,
1208   .umasks = atom_cycles_int_masked,
1209 },
1210 { .name   = "FP_ASSIST",
1211   .desc   = "Floating point assists",
1212   .modmsk = INTEL_V3_ATTRS,
1213   .cntmsk = 0x3,
1214   .code = 0x11,
1215   .numasks = LIBPFM_ARRAY_SIZE(atom_fp_assist),
1216   .ngrp = 1,
1217   .umasks = atom_fp_assist,
1218 },
1219 { .name   = "L2_ST",
1220   .desc   = "L2 store requests",
1221   .modmsk = INTEL_V3_ATTRS,
1222   .cntmsk = 0x3,
1223   .code = 0x2a,
1224   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_lock),
1225   .ngrp = 2,
1226   .umasks = atom_l2_lock, /* identical to actual umasks list for this event */
1227 },
1228 { .name   = "BUS_TRANS_DEF",
1229   .desc   = "Deferred bus transactions",
1230   .modmsk = INTEL_V3_ATTRS,
1231   .cntmsk = 0x3,
1232   .code = 0x6d,
1233   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_m_lines_out),
1234   .ngrp = 2,
1235   .umasks = atom_l2_m_lines_out, /* identical to actual umasks list for this event */
1236 },
1237 { .name   = "DATA_TLB_MISSES",
1238   .desc   = "Memory accesses that missed the DTLB",
1239   .modmsk = INTEL_V3_ATTRS,
1240   .cntmsk = 0x3,
1241   .code = 0x8,
1242   .numasks = LIBPFM_ARRAY_SIZE(atom_data_tlb_misses),
1243   .ngrp = 1,
1244   .umasks = atom_data_tlb_misses,
1245 },
1246 { .name   = "BUS_BNR_DRV",
1247   .desc   = "Number of Bus Not Ready signals asserted",
1248   .modmsk = INTEL_V3_ATTRS,
1249   .cntmsk = 0x3,
1250   .code = 0x61,
1251   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_hitm_drv),
1252   .ngrp = 1,
1253   .umasks = atom_bus_hitm_drv, /* identical to actual umasks list for this event */
1254 },
1255 { .name   = "STORE_FORWARDS",
1256   .desc   = "All store forwards",
1257   .modmsk = INTEL_V3_ATTRS,
1258   .cntmsk = 0x3,
1259   .code = 0x2,
1260   .numasks = LIBPFM_ARRAY_SIZE(atom_store_forwards),
1261   .ngrp = 1,
1262   .umasks = atom_store_forwards,
1263 },
1264 { .name   = "CPU_CLK_UNHALTED",
1265   .desc   = "Core cycles when core is not halted",
1266   .modmsk = INTEL_V3_ATTRS,
1267   .cntmsk = 0x3,
1268   .code = 0x3c,
1269   .numasks = LIBPFM_ARRAY_SIZE(atom_cpu_clk_unhalted),
1270   .ngrp = 1,
1271   .umasks = atom_cpu_clk_unhalted,
1272 },
1273 { .name   = "BUS_TRANS_ANY",
1274   .desc   = "All bus transactions",
1275   .modmsk = INTEL_V3_ATTRS,
1276   .cntmsk = 0x3,
1277   .code = 0x70,
1278   .numasks = LIBPFM_ARRAY_SIZE(atom_l2_m_lines_out),
1279   .ngrp = 2,
1280   .umasks = atom_l2_m_lines_out, /* identical to actual umasks list for this event */
1281 },
1282 { .name   = "MEM_LOAD_RETIRED",
1283   .desc   = "Retired loads",
1284   .modmsk = INTEL_V3_ATTRS,
1285   .cntmsk = 0x3,
1286   .code = 0xcb,
1287   .flags= INTEL_X86_PEBS,
1288   .numasks = LIBPFM_ARRAY_SIZE(atom_mem_load_retired),
1289   .ngrp = 1,
1290   .umasks = atom_mem_load_retired,
1291 },
1292 { .name   = "X87_COMP_OPS_EXE",
1293   .desc   = "Floating point computational micro-ops executed",
1294   .modmsk = INTEL_V3_ATTRS,
1295   .cntmsk = 0x3,
1296   .code = 0x10,
1297   .numasks = LIBPFM_ARRAY_SIZE(atom_x87_comp_ops_exe),
1298   .ngrp = 1,
1299   .umasks = atom_x87_comp_ops_exe,
1300 },
1301 { .name   = "PAGE_WALKS",
1302   .desc   = "Number of page-walks executed",
1303   .modmsk = INTEL_V3_ATTRS,
1304   .cntmsk = 0x3,
1305   .code = 0xc,
1306   .numasks = LIBPFM_ARRAY_SIZE(atom_page_walks),
1307   .ngrp = 1,
1308   .umasks = atom_page_walks,
1309 },
1310 { .name   = "BUS_LOCK_CLOCKS",
1311   .desc   = "Bus cycles when a LOCK signal is asserted",
1312   .modmsk = INTEL_V3_ATTRS,
1313   .cntmsk = 0x3,
1314   .code = 0x63,
1315   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_trans_p),
1316   .ngrp = 2,
1317   .umasks = atom_bus_trans_p, /* identical to actual umasks list for this event */
1318 },
1319 { .name   = "BUS_REQUEST_OUTSTANDING",
1320   .desc   = "Outstanding cacheable data read bus requests duration",
1321   .modmsk = INTEL_V3_ATTRS,
1322   .cntmsk = 0x3,
1323   .code = 0x60,
1324   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_trans_p),
1325   .ngrp = 2,
1326   .umasks = atom_bus_trans_p, /* identical to actual umasks list for this event */
1327 },
1328 { .name   = "BUS_TRANS_IFETCH",
1329   .desc   = "Instruction-fetch bus transactions",
1330   .modmsk = INTEL_V3_ATTRS,
1331   .cntmsk = 0x3,
1332   .code = 0x68,
1333   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_trans_p),
1334   .ngrp = 2,
1335   .umasks = atom_bus_trans_p, /* identical to actual umasks list for this event */
1336 },
1337 { .name   = "BUS_HIT_DRV",
1338   .desc   = "HIT signal asserted",
1339   .modmsk = INTEL_V3_ATTRS,
1340   .cntmsk = 0x3,
1341   .code = 0x7a,
1342   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_hitm_drv),
1343   .ngrp = 1,
1344   .umasks = atom_bus_hitm_drv, /* identical to actual umasks list for this event */
1345 },
1346 { .name   = "BUS_DRDY_CLOCKS",
1347   .desc   = "Bus cycles when data is sent on the bus",
1348   .modmsk = INTEL_V3_ATTRS,
1349   .cntmsk = 0x3,
1350   .code = 0x62,
1351   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_hitm_drv),
1352   .ngrp = 1,
1353   .umasks = atom_bus_hitm_drv, /* identical to actual umasks list for this event */
1354 },
1355 { .name   = "L2_DBUS_BUSY",
1356   .desc   = "Cycles the L2 cache data bus is busy",
1357   .modmsk = INTEL_V3_ATTRS,
1358   .cntmsk = 0x3,
1359   .code = 0x22,
1360   .numasks = LIBPFM_ARRAY_SIZE(atom_bus_io_wait),
1361   .ngrp = 1,
1362   .umasks = atom_bus_io_wait, /* identical to actual umasks list for this event */
1363 },
1364 };