d133273504fddd06c44db5a7aea0c109079fede5
[akaros.git] / user / parlib / include / x86 / vcore32.h
1 #ifndef PARLIB_ARCH_VCORE32_H
2 #define PARLIB_ARCH_VCORE32_H
3
4 #ifndef PARLIB_ARCH_VCORE_H
5 #error "Do not include include vcore32.h directly"
6 #endif
7
8 #include <ros/common.h>
9 #include <ros/trapframe.h>
10 #include <ros/procdata.h>
11 #include <ros/syscall.h>
12 #include <ros/arch/mmu.h>
13 #include <sys/vcore-tls.h>
14
15 /* Here's how the HW popping works:  It sets up the future stack pointer to
16  * have extra stuff after it, and then it pops the registers, then pops the new
17  * context's stack pointer.  Then it uses the extra stuff (the new PC is on the
18  * stack, the location of notif_disabled, and a clobbered work register) to
19  * enable notifs, make sure notif IPIs weren't pending, restore the work reg,
20  * and then "ret".
21  *
22  * This is what the target uthread's stack will look like (growing down):
23  *
24  * Target ESP -> |   u_thread's old stuff   | the future %esp, tf->tf_esp
25  *               |   new eip                | 0x04 below %esp (one slot is 0x04)
26  *               |   eflags space           | 0x08 below
27  *               |   eax save space         | 0x0c below
28  *               |   actual syscall         | 0x10 below (0x30 space)
29  *               |   *sysc ptr to syscall   | 0x40 below (0x10 + 0x30)
30  *               |   notif_pending_loc      | 0x44 below (0x10 + 0x30)
31  *               |   notif_disabled_loc     | 0x48 below (0x10 + 0x30)
32  *
33  * The important thing is that it can handle a notification after it enables
34  * notifications, and when it gets resumed it can ultimately run the new
35  * context.  Enough state is saved in the running context and stack to continue
36  * running.
37  *
38  * Related to that is whether or not our stack pointer is sufficiently far down
39  * so that restarting *this* code won't clobber shit we need later.  The way we
40  * do this is that we do any "stack jumping" before we enable interrupts/notifs.
41  * These jumps are when we directly modify esp, specifically in the down
42  * direction (subtracts).  Adds would be okay.
43  *
44  * Another related concern is the storage for sysc.  It used to be on the
45  * vcore's stack, but if an interrupt comes in before we use it, we trash the
46  * vcore's stack (and thus the storage for sysc!).  Instead, we put it on the
47  * stack of the user tf.  Moral: don't touch a vcore's stack with notifs
48  * enabled. */
49
50 /* Helper for writing the info we need later to the u_tf's stack.  Note, this
51  * could get fucked if the struct syscall isn't a multiple of 4-bytes.  Also,
52  * note this goes backwards, since memory reads up the stack. */
53 struct restart_helper {
54         uint32_t                                        notif_disab_loc;
55         uint32_t                                        notif_pend_loc;
56         struct syscall                          *sysc;
57         struct syscall                          local_sysc;     /* unused for now */
58         uint32_t                                        eax_save;
59         uint32_t                                        eflags;
60         uint32_t                                        eip;
61 };
62
63 /* Static syscall, used for self-notifying.  We never wait on it, and we
64  * actually might submit it multiple times in parallel on different cores!
65  * While this may seem dangerous, the kernel needs to be able to handle this
66  * scenario.  It's also important that we never wait on this, since for all but
67  * the first call, the DONE flag will be set.  (Set once, then never reset) */
68 extern struct syscall vc_entry; /* in x86/vcore.c */
69
70 static inline void pop_hw_tf(struct hw_trapframe *tf, uint32_t vcoreid)
71 {
72         struct restart_helper *rst;
73         struct preempt_data *vcpd = &__procdata.vcore_preempt_data[vcoreid];
74         if (!tf->tf_cs) { /* sysenter TF.  esp and eip are in other regs. */
75                 tf->tf_esp = tf->tf_regs.reg_ebp;
76                 tf->tf_eip = tf->tf_regs.reg_edx;
77         }
78         /* The stuff we need to write will be below the current stack of the utf */
79         rst = (struct restart_helper*)((void*)tf->tf_esp -
80                                        sizeof(struct restart_helper));
81         /* Fill in the info we'll need later */
82         rst->notif_disab_loc = (uint32_t)&vcpd->notif_disabled;
83         rst->notif_pend_loc = (uint32_t)&vcpd->notif_pending;
84         rst->sysc = &vc_entry;
85         rst->eax_save = 0;                      /* avoid bugs */
86         rst->eflags = tf->tf_eflags;
87         rst->eip = tf->tf_eip;
88
89         asm volatile ("movl %0,%%esp;        " /* jump esp to the utf */
90                       "popal;                " /* restore normal registers */
91                       "addl $0x24,%%esp;     " /* move to the esp slot in the tf */
92                       "popl %%esp;           " /* change to the utf's %esp */
93                       "subl $0x08,%%esp;     " /* move esp to below eax's slot */
94                       "pushl %%eax;          " /* save eax, will clobber soon */
95                                   "movl %2,%%eax;        " /* sizeof struct syscall */
96                                   "addl $0x0c,%%eax;     " /* more offset btw eax/notif_en_loc*/
97                       "subl %%eax,%%esp;     " /* move to notif_en_loc slot */
98                       "popl %%eax;           " /* load notif_disabled addr */
99                       "movb $0x00,(%%eax);   " /* enable notifications */
100                                   /* Need a wrmb() here so the write of enable_notif can't pass
101                                    * the read of notif_pending (racing with a potential
102                                    * cross-core call with proc_notify()). */
103                                   "lock addl $0,(%%esp); " /* LOCK is a CPU mb() */
104                                   /* From here down, we can get interrupted and restarted */
105                       "popl %%eax;           " /* get notif_pending status */
106                       "testb $0x01,(%%eax);  " /* test if a notif is pending */
107                       "jz 1f;                " /* if not pending, skip syscall */
108                                   /* Actual syscall.  Note we don't wait on the async call */
109                       "popl %%eax;           " /* &sysc, trap arg0 */
110                       "pushl %%edx;          " /* save edx, will be trap arg1 */
111                       "movl $0x1,%%edx;      " /* sending one async syscall: arg1 */
112                       "int %1;               " /* fire the syscall */
113                       "popl %%edx;           " /* restore regs after syscall */
114                       "jmp 2f;               " /* skip 1:, already popped */
115                                   "1: popl %%eax;        " /* discard &sysc (on non-sc path) */
116                       "2: addl %2,%%esp;     " /* jump over the sysc (both paths) */
117                       "popl %%eax;           " /* restore tf's %eax */
118                                   "popfl;                " /* restore utf's eflags */
119                       "ret;                  " /* return to the new PC */
120                       :
121                       : "g"(tf), "i"(T_SYSCALL), "i"(sizeof(struct syscall))
122                       : "memory");
123 }
124
125 static inline void pop_sw_tf(struct sw_trapframe *sw_tf, uint32_t vcoreid)
126 {
127         struct preempt_data *vcpd = &__procdata.vcore_preempt_data[vcoreid];
128
129         /* Restore callee-saved FPU state.  We need to clear exceptions before
130          * reloading the FP CW, in case the new CW unmasks any.  We also need to
131          * reset the tag word to clear out the stack.
132          *
133          * The main issue here is that while our context was saved in an
134          * ABI-complaint manner, we may be starting up on a somewhat random FPU
135          * state.  Having gibberish in registers isn't a big deal, but some of the
136          * FP environment settings could cause trouble.  If fnclex; emms isn't
137          * enough, we could also save/restore the entire FP env with fldenv, or do
138          * an fninit before fldcw. */
139         asm volatile ("ldmxcsr %0" : : "m"(sw_tf->tf_mxcsr));
140         asm volatile ("fnclex; emms; fldcw %0" : : "m"(sw_tf->tf_fpucw));
141         /* Basic plan: restore all regs, off ecx as the sw_tf.  Switch to the new
142          * stack, push the PC so we can pop it later.  Use eax and edx for the
143          * locations of sysc and vcpd.  Once on the new stack, we enable notifs,
144          * check if we missed one, and if so, self notify. */
145         asm volatile ("movl 0x00(%0),%%ebp;  " /* restore regs */
146                       "movl 0x04(%0),%%ebx;  "
147                       "movl 0x08(%0),%%esi;  "
148                       "movl 0x0c(%0),%%edi;  "
149                       "movl 0x10(%0),%%esp;  " /* jump to future stack */
150                       "pushl 0x14(%0);       " /* save PC for future ret */
151                       "movl %2,%%ecx;        " /* vcpd loc into ecx */
152                       "addl %4,%%ecx;        " /* notif_disabled loc into ecx */
153                       "movb $0x00,(%%ecx);   " /* enable notifications */
154                       /* Need a wrmb() here so the write of enable_notif can't pass
155                        * the read of notif_pending (racing with a potential
156                        * cross-core call with proc_notify()). */
157                       "lock addl $0,(%%esp); " /* LOCK is a CPU mb() */
158                       /* From here down, we can get interrupted and restarted */
159                       "movl %2,%%ecx;        " /* vcpd loc into ecx */
160                       "addl %5,%%ecx;        " /* notif_pending loc into ecx */
161                       "testb $0x01,(%%ecx);  " /* test if a notif is pending */
162                       "jz 1f;                " /* if not pending, skip syscall */
163                       /* Actual syscall.  Note we don't wait on the async call.
164                        * &sysc is already in eax (trap arg0). */
165                       "movl $0x1,%%edx;      " /* sending one async syscall: arg1 */
166                       "int %3;               " /* fire the syscall */
167                       "1: ret;               " /* retaddr was pushed earlier */
168                       :
169                       : "c"(sw_tf),
170                         "a"(&vc_entry),
171                         "d"(vcpd),
172                         "i"(T_SYSCALL),
173                         "i"(offsetof(struct preempt_data, notif_disabled)),
174                         "i"(offsetof(struct preempt_data, notif_pending))
175                       : "memory");
176 }
177
178 /* Pops a user context, reanabling notifications at the same time.  A Userspace
179  * scheduler can call this when transitioning off the transition stack.
180  *
181  * At some point in vcore context before calling this, you need to clear
182  * notif_pending (do this by calling handle_events()).  As a potential
183  * optimization, consider clearing the notif_pending flag / handle_events again
184  * (right before popping), right before calling this.  If notif_pending is not
185  * clear, this will self_notify this core, since it should be because we missed
186  * a notification message while notifs were disabled. */
187 static inline void pop_user_ctx(struct user_context *ctx, uint32_t vcoreid)
188 {
189         if (ctx->type == ROS_HW_CTX)
190                 pop_hw_tf(&ctx->tf.hw_tf, vcoreid);
191         else
192                 pop_sw_tf(&ctx->tf.sw_tf, vcoreid);
193 }
194
195 /* Like the regular pop_user_ctx, but this one doesn't check or clear
196  * notif_pending.  The only case where we use this is when an IRQ/notif
197  * interrupts a uthread that is in the process of disabling notifs. */
198 static inline void pop_user_ctx_raw(struct user_context *ctx, uint32_t vcoreid)
199 {
200         struct hw_trapframe *tf = &ctx->tf.hw_tf;
201         assert(ctx->type == ROS_HW_CTX);
202         struct restart_helper *rst;
203         struct preempt_data *vcpd = &__procdata.vcore_preempt_data[vcoreid];
204         if (!tf->tf_cs) { /* sysenter TF.  esp and eip are in other regs. */
205                 tf->tf_esp = tf->tf_regs.reg_ebp;
206                 tf->tf_eip = tf->tf_regs.reg_edx;
207         }
208         /* The stuff we need to write will be below the current stack of the utf */
209         rst = (struct restart_helper*)((void*)tf->tf_esp -
210                                        sizeof(struct restart_helper));
211         /* Fill in the info we'll need later */
212         rst->notif_disab_loc = (uint32_t)&vcpd->notif_disabled;
213         rst->eax_save = 0;                      /* avoid bugs */
214         rst->eflags = tf->tf_eflags;
215         rst->eip = tf->tf_eip;
216
217         asm volatile ("movl %0,%%esp;        " /* jump esp to the utf */
218                       "popal;                " /* restore normal registers */
219                       "addl $0x24,%%esp;     " /* move to the esp slot in the tf */
220                       "popl %%esp;           " /* change to the utf's %esp */
221                       "subl $0x08,%%esp;     " /* move esp to below eax's slot */
222                       "pushl %%eax;          " /* save eax, will clobber soon */
223                                   "movl %2,%%eax;        " /* sizeof struct syscall */
224                                   "addl $0x0c,%%eax;     " /* more offset btw eax/notif_en_loc*/
225                       "subl %%eax,%%esp;     " /* move to notif_en_loc slot */
226                       "popl %%eax;           " /* load notif_disabled addr */
227                       "movb $0x00,(%%eax);   " /* enable notifications */
228                                   /* Here's where we differ from the regular pop_user_ctx().
229                                    * We do the same pops/esp moves, just to keep things similar
230                                    * and simple, but don't do test, clear notif_pending, or
231                                    * call a syscall. */
232                                   /* From here down, we can get interrupted and restarted */
233                       "popl %%eax;           " /* get notif_pending status */
234                                   "popl %%eax;           " /* discard &sysc (on non-sc path) */
235                       "addl %2,%%esp;        " /* jump over the sysc (both paths) */
236                       "popl %%eax;           " /* restore tf's %eax */
237                                   "popfl;                " /* restore utf's eflags */
238                       "ret;                  " /* return to the new PC */
239                       :
240                       : "g"(tf), "i"(T_SYSCALL), "i"(sizeof(struct syscall))
241                       : "memory");
242 }
243
244 /* Save's a SW context, setting the PC to the end of this function.  We only
245  * save callee-saved registers (of the sysv abi).  The compiler knows to save
246  * the others via the input/clobber lists.
247  *
248  * Callers of this function need to have at least one
249  * 'calling-convention-compliant' function call between this and any floating
250  * point, so that the compiler saves any caller-saved FP before getting to
251  * here.
252  *
253  * To some extent, TLS is 'callee-saved', in that no one ever expects it to
254  * change.  We handle uthread TLS changes separately, since we often change to
255  * them early to set some variables.  Arguably we should do this different. */
256 static inline void save_user_ctx(struct user_context *ctx)
257 {
258         struct sw_trapframe *sw_tf = &ctx->tf.sw_tf;
259         long dummy;
260         ctx->type = ROS_SW_CTX;
261         asm volatile ("stmxcsr %0" : "=m"(sw_tf->tf_mxcsr));
262         asm volatile ("fnstcw %0" : "=m"(sw_tf->tf_fpucw));
263         /* Pretty simple: save all the regs, IAW the sys-v ABI */
264         asm volatile ("movl %%ebp,0x00(%0);   "
265                       "movl %%ebx,0x04(%0);   "
266                       "movl %%esi,0x08(%0);   "
267                       "movl %%edi,0x0c(%0);   "
268                       "movl %%esp,0x10(%0);   "
269                       "leal 1f,%%eax;         " /* get future eip */
270                       "movl %%eax,0x14(%0);   "
271                       "1:                     " /* where this tf will restart */
272                       : "=c"(dummy)     /* force clobber for ecx */
273                       : "c"(sw_tf)
274                       : "eax", "edx", "memory", "cc");
275 } __attribute__((always_inline, returns_twice))
276
277 /* The old version, kept around for testing */
278 static inline void save_user_ctx_hw(struct user_context *ctx)
279 {
280         struct hw_trapframe *tf = &ctx->tf.hw_tf;
281         ctx->type = ROS_HW_CTX;
282         memset(tf, 0, sizeof(struct hw_trapframe)); /* sanity */
283         /* set CS and make sure eflags is okay */
284         tf->tf_cs = GD_UT | 3;
285         tf->tf_eflags = 0x00000200; /* interrupts enabled.  bare minimum eflags. */
286         /* Save the regs and the future esp. */
287         asm volatile("movl %%esp,(%0);       " /* save esp in it's slot*/
288                      "pushl %%eax;           " /* temp save eax */
289                      "leal 1f,%%eax;         " /* get future eip */
290                      "movl %%eax,(%1);       " /* store future eip */
291                      "popl %%eax;            " /* restore eax */
292                      "movl %2,%%esp;         " /* move to the beginning of the tf */
293                      "addl $0x20,%%esp;      " /* move to after the push_regs */
294                      "pushal;                " /* save regs */
295                      "addl $0x44,%%esp;      " /* move to esp slot */
296                      "popl %%esp;            " /* restore esp */
297                      "1:                     " /* where this tf will restart */
298                      : 
299                      : "g"(&tf->tf_esp), "g"(&tf->tf_eip), "g"(tf)
300                      : "eax", "memory", "cc");
301 } __attribute__((always_inline, returns_twice))
302
303 static inline void init_user_ctx(struct user_context *ctx, uint32_t entry_pt,
304                                  uint32_t stack_top)
305 {
306         struct sw_trapframe *sw_tf = &ctx->tf.sw_tf;
307         ctx->type = ROS_SW_CTX;
308         /* No need to bother with setting the other GP registers; the called
309          * function won't care about their contents. */
310         sw_tf->tf_esp = stack_top;
311         sw_tf->tf_eip = entry_pt;
312         sw_tf->tf_mxcsr = 0x00001f80;   /* x86 default mxcsr */
313         sw_tf->tf_fpucw = 0x037f;               /* x86 default FP CW */
314 }
315
316 // this is how we get our thread id on entry.
317 #define __vcore_id_on_entry \
318 ({ \
319         register int temp asm ("ebx"); \
320         temp; \
321 })
322
323 /* For debugging. */
324 #include <stdio.h>
325 static void print_hw_tf(struct hw_trapframe *tf)
326 {
327         printf("[user] HW TRAP frame %08p\n", tf);
328         printf("  edi  0x%08x\n", tf->tf_regs.reg_edi);
329         printf("  esi  0x%08x\n", tf->tf_regs.reg_esi);
330         printf("  ebp  0x%08x\n", tf->tf_regs.reg_ebp);
331         printf("  oesp 0x%08x\n", tf->tf_regs.reg_oesp);
332         printf("  ebx  0x%08x\n", tf->tf_regs.reg_ebx);
333         printf("  edx  0x%08x\n", tf->tf_regs.reg_edx);
334         printf("  ecx  0x%08x\n", tf->tf_regs.reg_ecx);
335         printf("  eax  0x%08x\n", tf->tf_regs.reg_eax);
336         printf("  gs   0x----%04x\n", tf->tf_gs);
337         printf("  fs   0x----%04x\n", tf->tf_fs);
338         printf("  es   0x----%04x\n", tf->tf_es);
339         printf("  ds   0x----%04x\n", tf->tf_ds);
340         printf("  trap 0x%08x\n", tf->tf_trapno);
341         printf("  err  0x%08x\n", tf->tf_err);
342         printf("  eip  0x%08x\n", tf->tf_eip);
343         printf("  cs   0x----%04x\n", tf->tf_cs);
344         printf("  flag 0x%08x\n", tf->tf_eflags);
345         printf("  esp  0x%08x\n", tf->tf_esp);
346         printf("  ss   0x----%04x\n", tf->tf_ss);
347 }
348
349 static void print_sw_tf(struct sw_trapframe *sw_tf)
350 {
351         printf("[user] SW TRAP frame %08p\n", sw_tf);
352         printf("  ebp  0x%08x\n", sw_tf->tf_ebp);
353         printf("  ebx  0x%08x\n", sw_tf->tf_ebx);
354         printf("  esi  0x%08x\n", sw_tf->tf_esi);
355         printf("  edi  0x%08x\n", sw_tf->tf_edi);
356         printf("  esp  0x%08x\n", sw_tf->tf_esp);
357         printf("  eip  0x%08x\n", sw_tf->tf_eip);
358         printf(" mxcsr 0x%08x\n", sw_tf->tf_mxcsr);
359         printf(" fpucw 0x----%04x\n", sw_tf->tf_fpucw);
360 }
361
362 static void print_user_context(struct user_context *ctx)
363 {
364         if (ctx->type == ROS_HW_CTX)
365                 print_hw_tf(&ctx->tf.hw_tf);
366         else if (ctx->type == ROS_SW_CTX)
367                 print_sw_tf(&ctx->tf.sw_tf);
368         else
369                 printf("Unknown context type %d\n", ctx->type);
370 }
371
372 static bool has_refl_fault(struct user_context *ctx)
373 {
374         return ctx->tf.hw_tf.tf_padding3 == ROS_ARCH_REFL_ID;
375 }
376
377 static void clear_refl_fault(struct user_context *ctx)
378 {
379         ctx->tf.hw_tf.tf_padding3 = 0;
380 }
381
382 static unsigned int __arch_refl_get_nr(struct user_context *ctx)
383 {
384         return ctx->tf.hw_tf.tf_trapno;
385 }
386
387 static unsigned int __arch_refl_get_err(struct user_context *ctx)
388 {
389         return ctx->tf.hw_tf.tf_err;
390 }
391
392 static unsigned long __arch_refl_get_aux(struct user_context *ctx)
393 {
394         return ctx->tf.hw_tf.tf_regs.reg_oesp;
395 }
396
397 #endif /* PARLIB_ARCH_VCORE32_H */