Minor touchups after rebase to make it work
[akaros.git] / kern / src / smp.c
1 #ifdef __DEPUTY__
2 #pragma nodeputy
3 #endif
4
5 #include <arch/x86.h>
6 #include <arch/smp.h>
7 #include <arch/console.h>
8 #include <arch/apic.h>
9 #include <stdio.h>
10 #include <string.h>
11 #include <assert.h>
12 #include <error.h>
13 #include <pmap.h>
14 #include <env.h>
15 #include <atomic.h>
16 #include <trap.h>
17
18 volatile uint8_t num_cpus = 0xee;
19 uintptr_t smp_stack_top;
20 per_cpu_info_t per_cpu_info[MAX_NUM_CPUS];
21
22 /*************************** IPI Wrapper Stuff ********************************/
23 // checklists to protect the global interrupt_handlers for 0xf0, f1, f2, f3, f4
24 // need to be global, since there is no function that will always exist for them
25 handler_wrapper_t             handler_wrappers[NUM_HANDLER_WRAPPERS];
26 // tracks number of global waits on smp_calls, must be <= NUM_HANDLER_WRAPPERS
27 uint32_t outstanding_calls = 0; 
28
29 #define DECLARE_HANDLER_CHECKLISTS(vector)                          \
30         INIT_CHECKLIST(f##vector##_cpu_list, MAX_NUM_CPUS);
31
32 #define INIT_HANDLER_WRAPPER(v)                                     \
33 {                                                                   \
34         handler_wrappers[(v)].vector = 0xf##v;                          \
35         handler_wrappers[(v)].cpu_list = &f##v##_cpu_list;              \
36         handler_wrappers[(v)].cpu_list->mask.size = num_cpus;           \
37 }
38
39 DECLARE_HANDLER_CHECKLISTS(0);
40 DECLARE_HANDLER_CHECKLISTS(1);
41 DECLARE_HANDLER_CHECKLISTS(2);
42 DECLARE_HANDLER_CHECKLISTS(3);
43 DECLARE_HANDLER_CHECKLISTS(4);
44
45 static void init_smp_call_function(void)
46 {
47         INIT_HANDLER_WRAPPER(0);
48         INIT_HANDLER_WRAPPER(1);
49         INIT_HANDLER_WRAPPER(2);
50         INIT_HANDLER_WRAPPER(3);
51         INIT_HANDLER_WRAPPER(4);
52 }
53
54 /******************************************************************************/
55
56 static void smp_mtrr_handler(trapframe_t *tf, void* data)
57 {
58         setup_default_mtrrs((barrier_t*)data);
59 }
60
61 void smp_boot(void)
62 {
63         // this needs to be set in smp_entry too...
64         #define trampoline_pg 0x00001000
65         page_t *smp_stack;
66         // NEED TO GRAB A LOWMEM FREE PAGE FOR AP BOOTUP CODE
67         // page1 (2nd page) is reserved, hardcoded in pmap.c
68         extern smp_entry(), smp_entry_end(), smp_boot_lock(), smp_semaphore();
69         memset(KADDR(trampoline_pg), 0, PGSIZE);
70         memcpy(KADDR(trampoline_pg), &smp_entry, &smp_entry_end - &smp_entry);
71
72         // This mapping allows access to the trampoline with paging on and off
73         // via trampoline_pg
74         page_insert(boot_pgdir, pa2page(trampoline_pg), (void*)trampoline_pg, PTE_W);
75
76         // Allocate a stack for the cores starting up.  One for all, must share
77         if (page_alloc(&smp_stack))
78                 panic("No memory for SMP boot stack!");
79         smp_stack_top = (uintptr_t)(page2kva(smp_stack) + PGSIZE);
80
81         // Start the IPI process (INIT, wait, SIPI, wait, SIPI, wait)
82         send_init_ipi();
83         // SDM 3A is a little wonky wrt the proper delays.  These are my best guess.
84         udelay(10000);
85         // first SIPI
86         send_startup_ipi(0x01);
87         /* BOCHS does not like this second SIPI.
88         // second SIPI
89         udelay(200);
90         send_startup_ipi(0x01);
91         */
92         udelay(100000);
93
94         // Each core will also increment smp_semaphore, and decrement when it is done,
95         // all in smp_entry.  It's purpose is to keep Core0 from competing for the
96         // smp_boot_lock.  So long as one AP increments the sem before the final
97         // LAPIC timer goes off, all available cores will be initialized.
98         while(*(volatile uint32_t*)(&smp_semaphore - &smp_entry + trampoline_pg));
99
100         // From here on, no other cores are coming up.  Grab the lock to ensure it.
101         // Another core could be in it's prelock phase and be trying to grab the lock
102         // forever....
103         // The lock exists on the trampoline, so it can be grabbed right away in
104         // real mode.  If core0 wins the race and blocks other CPUs from coming up
105         // it can crash the machine if the other cores are allowed to proceed with
106         // booting.  Specifically, it's when they turn on paging and have that temp
107         // mapping pulled out from under them.  Now, if a core loses, it will spin
108         // on the trampoline (which we must be careful to not deallocate)
109         spin_lock((uint32_t*)(&smp_boot_lock - &smp_entry + trampoline_pg));
110         cprintf("Num_Cpus Detected: %d\n", num_cpus);
111
112         // Remove the mapping of the page used by the trampoline
113         page_remove(boot_pgdir, (void*)trampoline_pg);
114         // It had a refcount of 2 earlier, so we need to dec once more to free it
115         // but only if all cores are in (or we reset / reinit those that failed)
116         // TODO after we parse ACPI tables
117         if (num_cpus == 8) // TODO - ghetto coded for our 8 way SMPs
118                 page_decref(pa2page(trampoline_pg));
119         // Dealloc the temp shared stack
120         page_decref(smp_stack);
121
122         // Set up the generic remote function call facility
123         init_smp_call_function();
124
125         // Set up all cores to use the proper MTRRs
126         barrier_t generic_barrier;
127         init_barrier(&generic_barrier, num_cpus); // barrier used by smp_mtrr_handler
128         smp_call_function_all(smp_mtrr_handler, &generic_barrier, 0);
129
130         // Should probably flush everyone's TLB at this point, to get rid of
131         // temp mappings that were removed.  TODO
132 }
133
134 /*
135  * This is called from smp_entry by each core to finish the core bootstrapping.
136  * There is a spinlock around this entire function in smp_entry, for a few reasons,
137  * the most important being that all cores use the same stack when entering here.
138  */
139 uint32_t smp_main(void)
140 {
141         /*
142         // Print some diagnostics.  Uncomment if there're issues.
143         cprintf("Good morning Vietnam!\n");
144         cprintf("This core's Default APIC ID: 0x%08x\n", lapic_get_default_id());
145         cprintf("This core's Current APIC ID: 0x%08x\n", lapic_get_id());
146         if (read_msr(IA32_APIC_BASE) & 0x00000100)
147                 cprintf("I am the Boot Strap Processor\n");
148         else
149                 cprintf("I am an Application Processor\n");
150         cprintf("Num_Cpus: %d\n\n", num_cpus);
151         */
152
153         // Get a per-core kernel stack
154         page_t *my_stack;
155         if (page_alloc(&my_stack))
156                 panic("Unable to alloc a per-core stack!");
157         memset(page2kva(my_stack), 0, PGSIZE);
158
159         // Set up a gdt / gdt_pd for this core, stored at the top of the stack
160         // This is necessary, eagle-eyed readers know why
161         // GDT should be 4-byte aligned.  TS isn't aligned.  Not sure if it matters.
162         pseudodesc_t *my_gdt_pd = page2kva(my_stack) + PGSIZE -
163                 sizeof(pseudodesc_t) - sizeof(segdesc_t)*SEG_COUNT;
164         segdesc_t *my_gdt = page2kva(my_stack) + PGSIZE -
165                 sizeof(segdesc_t)*SEG_COUNT;
166         // TS also needs to be permanent
167         taskstate_t *my_ts = page2kva(my_stack) + PGSIZE -
168                 sizeof(pseudodesc_t) - sizeof(segdesc_t)*SEG_COUNT -
169                 sizeof(taskstate_t);
170         // Usable portion of the KSTACK grows down from here
171         // Won't actually start using this stack til our first interrupt
172         // (issues with changing the stack pointer and then trying to "return")
173         uintptr_t my_stack_top = (uintptr_t)my_ts;
174         
175         // Set up MSR for SYSENTER 
176         write_msr(MSR_IA32_SYSENTER_CS, GD_KT);
177         write_msr(MSR_IA32_SYSENTER_ESP, my_stack_top);
178         write_msr(MSR_IA32_SYSENTER_EIP, (uint32_t) &sysenter_handler);
179
180         // Build and load the gdt / gdt_pd
181         memcpy(my_gdt, gdt, sizeof(segdesc_t)*SEG_COUNT);
182         *my_gdt_pd = (pseudodesc_t) {
183                 sizeof(segdesc_t)*SEG_COUNT - 1, (uintptr_t) my_gdt };
184         asm volatile("lgdt %0" : : "m"(*my_gdt_pd));
185
186         // Need to set the TSS so we know where to trap on this core
187         my_ts->ts_esp0 = my_stack_top;
188         my_ts->ts_ss0 = GD_KD;
189         // Initialize the TSS field of my_gdt.
190         my_gdt[GD_TSS >> 3] = SEG16(STS_T32A, (uint32_t) (my_ts), sizeof(taskstate_t), 0);
191         my_gdt[GD_TSS >> 3].sd_s = 0;
192         // Load the TSS
193         ltr(GD_TSS);
194
195         // Loads the same IDT used by the other cores
196         asm volatile("lidt idt_pd");
197
198         // APIC setup
199         // set LINT0 to receive ExtINTs (KVM's default).  At reset they are 0x1000.
200         write_mmreg32(LAPIC_LVT_LINT0, 0x700);
201         // mask it to shut it up for now.  Doesn't seem to matter yet, since both
202         // KVM and Bochs seem to only route the PIC to core0.
203         mask_lapic_lvt(LAPIC_LVT_LINT0);
204         // and then turn it on
205         lapic_enable();
206
207         // set a default logical id for now
208         lapic_set_logid(lapic_get_id());
209
210         return my_stack_top; // will be loaded in smp_entry.S
211 }
212
213 /* All non-zero cores call this at the end of their boot process.  They halt,
214  * and wake up when interrupted, do any work on their work queue, then halt
215  * when there is nothing to do.  
216  */
217 void smp_idle(void)
218 {
219         enable_irq();
220         while (1) {
221                 process_workqueue();
222                 // consider races with work added after we started leaving the last func
223                 cpu_halt();
224         }
225 }
226
227 static int smp_call_function(uint8_t type, uint8_t dest, isr_t handler, void* data,
228                               handler_wrapper_t** wait_wrapper)
229 {
230         extern handler_t interrupt_handlers[];
231         int8_t state = 0;
232         uint32_t wrapper_num;
233         handler_wrapper_t* wrapper;
234
235         // prevents us from ever having more than NUM_HANDLER_WRAPPERS callers in
236         // the process of competing for vectors.  not decremented until both after
237         // the while(1) loop and after it's been waited on.
238         atomic_inc(&outstanding_calls);
239         if (outstanding_calls > NUM_HANDLER_WRAPPERS) {
240                 atomic_dec(&outstanding_calls);
241                 return E_BUSY;
242         }
243         
244         // assumes our cores are numbered in order
245         if ((type == 4) && (dest >= num_cpus))
246                 panic("Destination CPU does not exist!");
247
248         // build the mask based on the type and destination
249         INIT_CHECKLIST_MASK(cpu_mask, MAX_NUM_CPUS);
250         // set checklist mask's size dynamically to the num cpus actually present
251         cpu_mask.size = num_cpus;
252         switch (type) {
253                 case 1: // self
254                         SET_BITMASK_BIT(cpu_mask.bits, lapic_get_id());
255                         break;
256                 case 2: // all
257                         FILL_BITMASK(cpu_mask.bits, num_cpus);
258                         break;
259                 case 3: // all but self
260                         FILL_BITMASK(cpu_mask.bits, num_cpus);
261                         CLR_BITMASK_BIT(cpu_mask.bits, lapic_get_id());
262                         break;
263                 case 4: // physical mode
264                         // note this only supports sending to one specific physical id
265                         // (only sets one bit, so if multiple cores have the same phys id
266                         // the first one through will set this).
267                         SET_BITMASK_BIT(cpu_mask.bits, dest);
268                         break;
269                 case 5: // logical mode
270                         // TODO
271                         warn("Logical mode bitmask handler protection not implemented!");
272                         break;
273                 default:
274                         panic("Invalid type for cross-core function call!");
275         }
276
277         // Find an available vector/wrapper.  Starts with this core's id (mod the
278         // number of wrappers).  Walk through on conflict.
279         // Commit returns an error if it wanted to give up for some reason,
280         // like taking too long to acquire the lock or clear the mask, at which
281         // point, we try the next one.
282         // When we are done, wrapper points to the one we finally got.
283         // this wrapper_num trick doesn't work as well if you send a bunch in a row
284         // and wait, since you always check your main one (which is currently busy).
285         wrapper_num = lapic_get_id() % NUM_HANDLER_WRAPPERS;
286         while(1) {
287                 wrapper = &handler_wrappers[wrapper_num];
288                 if (!commit_checklist_wait(wrapper->cpu_list, &cpu_mask))
289                         break;
290                 wrapper_num = (wrapper_num + 1) % NUM_HANDLER_WRAPPERS;
291                 /*
292                 uint32_t count = 0;
293                 // instead of deadlock, smp_call can fail with this.  makes it harder
294                 // to use (have to check your return value).  consider putting a delay
295                 // here too (like if wrapper_num == initial_wrapper_num)
296                 if (count++ > NUM_HANDLER_WRAPPERS * 1000) // note 1000 isn't enough...
297                         return E_BUSY;
298                 */
299         }
300
301         // Wanting to wait is expressed by having a non-NULL handler_wrapper_t**
302         // passed in.  Pass out our reference to wrapper, to wait later.
303         // If we don't want to wait, release the checklist (though it is still not
304         // clear, so it can't be used til everyone checks in).
305         if (wait_wrapper)
306                 *wait_wrapper = wrapper;
307         else {
308                 release_checklist(wrapper->cpu_list);
309                 atomic_dec(&outstanding_calls);
310         }
311
312         // now register our handler to run
313         register_interrupt_handler(interrupt_handlers, wrapper->vector, handler, data);
314         // WRITE MEMORY BARRIER HERE
315         enable_irqsave(&state);
316         // Send the proper type of IPI.  I made up these numbers.
317         switch (type) {
318                 case 1:
319                         send_self_ipi(wrapper->vector);
320                         break;
321                 case 2:
322                         send_broadcast_ipi(wrapper->vector);
323                         break;
324                 case 3:
325                         send_all_others_ipi(wrapper->vector);
326                         break;
327                 case 4: // physical mode
328                         send_ipi(dest, 0, wrapper->vector);
329                         break;
330                 case 5: // logical mode
331                         send_ipi(dest, 1, wrapper->vector);
332                         break;
333                 default:
334                         panic("Invalid type for cross-core function call!");
335         }
336         // wait long enough to receive our own broadcast (PROBABLY WORKS) TODO
337         lapic_wait_to_send();
338         disable_irqsave(&state);
339         return 0;
340 }
341
342 // Wrapper functions.  Add more as they are needed.
343 int smp_call_function_self(isr_t handler, void* data,
344                            handler_wrapper_t** wait_wrapper)
345 {
346         return smp_call_function(1, 0, handler, data, wait_wrapper);
347 }
348
349 int smp_call_function_all(isr_t handler, void* data,
350                           handler_wrapper_t** wait_wrapper)
351 {
352         return smp_call_function(2, 0, handler, data, wait_wrapper);
353 }
354
355 int smp_call_function_single(uint8_t dest, isr_t handler, void* data,
356                              handler_wrapper_t** wait_wrapper)
357 {
358         return smp_call_function(4, dest, handler, data, wait_wrapper);
359 }
360
361 // If you want to wait, pass the address of a pointer up above, then call
362 // this to do the actual waiting.  Be somewhat careful about uninitialized 
363 // or old wrapper pointers.
364 int smp_call_wait(handler_wrapper_t* wrapper)
365 {
366         if (wrapper) {
367                 waiton_checklist(wrapper->cpu_list);
368                 return 0;
369         } else {
370                 warn("Attempting to wait on null wrapper!  Check your return values!");
371                 return E_FAIL;
372         }
373 }
374