Handles multiple simultaneous synchronous syscalls
[akaros.git] / kern / init.c
1 /* See COPYRIGHT for copyright information. */
2
3 #ifdef __DEPUTY__
4 #pragma nodeputy
5 #endif
6
7 #ifdef __BSD_ON_CORE_0__
8 #include Everything For Free -- It just works!!
9 #else
10
11 #include <inc/stdio.h>
12 #include <inc/string.h>
13 #include <inc/assert.h>
14 #include <inc/multiboot.h>
15 #include <inc/stab.h>
16 #include <inc/x86.h>
17
18 #include <kern/monitor.h>
19 #include <kern/console.h>
20 #include <kern/pmap.h>
21 #include <kern/kclock.h>
22 #include <kern/env.h>
23 #include <kern/trap.h>
24 #include <kern/apic.h>
25 #include <kern/testing.h>
26 #include <kern/atomic.h>
27 #include <kern/smp.h>
28 #include <kern/syscall.h>
29
30 static void print_cpuinfo(void);
31
32 static void run_env_handler(trapframe_t *tf, void* data)
33 {
34         assert(data);
35         env_run((env_t*)data);
36 }
37
38 void kernel_init(multiboot_info_t *mboot_info)
39 {
40         extern char (BND(__this, end) edata)[], (SNT end)[];
41
42         // Before doing anything else, complete the ELF loading process.
43         // Clear the uninitialized global data (BSS) section of our program.
44         // This ensures that all static/global variables start out zero.
45         memset(edata, 0, end - edata);
46
47         // Initialize the console.
48         // Can't call cprintf until after we do this!
49         cons_init();
50
51         print_cpuinfo();
52
53         i386_detect_memory((multiboot_info_t*)((uint32_t)mboot_info + KERNBASE));
54         i386_print_memory_map((multiboot_info_t*)((uint32_t)mboot_info + KERNBASE));
55         i386_vm_init();
56         page_init();
57         page_check();
58
59         env_init();
60         idt_init();
61         timer_init();
62         // this returns when all other cores are done and ready to receive IPIs
63         smp_boot();
64
65         /*
66         test_smp_call_functions();
67         test_checklists();
68         test_barrier();
69         test_print_info();
70         test_lapic_status_bit();
71         test_ipi_sending();
72         test_pit();
73         */
74
75         //ENV_CREATE(user_faultread);
76         //ENV_CREATE(user_faultreadkernel);
77         //ENV_CREATE(user_faultwrite);
78         //ENV_CREATE(user_faultwritekernel);
79         //ENV_CREATE(user_breakpoint);
80         //ENV_CREATE(user_badsegment);
81         //ENV_CREATE(user_divzero);
82         //ENV_CREATE(user_buggyhello);
83         //ENV_CREATE(user_evilhello);
84         //ENV_CREATE(user_hello);
85         //ENV_CREATE(user_hello);
86         //ENV_CREATE(user_hello);
87         ENV_CREATE(user_null);
88         ENV_CREATE(user_null);
89         ENV_CREATE(user_null);
90
91         //env_run(&envs[0]);
92         smp_call_function_single(2, run_env_handler, &envs[0], 0);
93         smp_call_function_single(4, run_env_handler, &envs[1], 0);
94         smp_call_function_single(6, run_env_handler, &envs[2], 0);
95
96         // wait 5 sec, then print what's in shared mem
97         udelay(5000000);
98         printk("Servicing syscalls from Core 0:\n\n");
99         while (1) {
100                 process_generic_syscalls(&envs[0], 1);
101                 process_generic_syscalls(&envs[1], 1);
102                 process_generic_syscalls(&envs[2], 1);
103                 cpu_relax();
104         }
105         panic("Don't Panic");
106 }
107
108 /*
109  * Panic is called on unresolvable fatal errors.
110  * It prints "panic: mesg", and then enters the kernel monitor.
111  */
112 void _panic(const char *file, int line, const char *fmt,...)
113 {
114         va_list ap;
115
116         va_start(ap, fmt);
117         cprintf("kernel panic at %s:%d, from core %d: ", file, line, lapic_get_id());
118         vcprintf(fmt, ap);
119         cprintf("\n");
120         va_end(ap);
121
122 dead:
123         /* break into the kernel monitor, if we're core 0 */
124         if (lapic_get_id()) {
125                 smp_idle();
126                 panic("should never see me");
127         }
128         while (1)
129                 monitor(NULL);
130 }
131
132 /* like panic, but don't */
133 void _warn(const char *file, int line, const char *fmt,...)
134 {
135         va_list ap;
136
137         va_start(ap, fmt);
138         cprintf("kernel warning at %s:%d, from core %d: ", file, line, lapic_get_id());
139         vcprintf(fmt, ap);
140         cprintf("\n");
141         va_end(ap);
142 }
143
144 static void print_cpuinfo(void) {
145         uint32_t eax, ebx, ecx, edx;
146         uint32_t model, family;
147         uint64_t msr_val;
148         char vendor_id[13];
149
150         asm volatile ("cpuid;"
151                   "movl    %%ebx, (%2);"
152                   "movl    %%edx, 4(%2);"
153                   "movl    %%ecx, 8(%2);"
154                       : "=a"(eax)
155                                   : "a"(0), "D"(vendor_id)
156                       : "%ebx", "%ecx", "%edx");
157
158         vendor_id[12] = '\0';
159         cprintf("Vendor ID: %s\n", vendor_id);
160         cprintf("Largest Standard Function Number Supported: %d\n", eax);
161         cpuid(0x80000000, &eax, 0, 0, 0);
162         cprintf("Largest Extended Function Number Supported: 0x%08x\n", eax);
163         cpuid(1, &eax, &ebx, &ecx, &edx);
164         family = ((eax & 0x0FF00000) >> 20) + ((eax & 0x00000F00) >> 8);
165         model = ((eax & 0x000F0000) >> 12) + ((eax & 0x000000F0) >> 4);
166         cprintf("Family: %d\n", family);
167         cprintf("Model: %d\n", model);
168         cprintf("Stepping: %d\n", eax & 0x0000000F);
169         // eventually can fill this out with SDM Vol3B App B info, or
170         // better yet with stepping info.  or cpuid 8000_000{2,3,4}
171         switch ( family << 8 | model ) {
172                 case(0x061a):
173                         cprintf("Processor: Core i7\n");
174                         break;
175                 case(0x060f):
176                         cprintf("Processor: Core 2 Duo or Similar\n");
177                         break;
178                 default:
179                         cprintf("Unknown or non-Intel CPU\n");
180         }
181         if (!(edx & 0x00000020))
182                 panic("MSRs not supported!");
183         if (!(edx & 0x00001000))
184                 panic("MTRRs not supported!");
185         if (!(edx & 0x00002000))
186                 panic("Global Pages not supported!");
187         if (!(edx & 0x00000200))
188                 panic("Local APIC Not Detected!");
189         if (ecx & 0x00200000)
190                 cprintf("x2APIC Detected\n");
191         else
192                 cprintf("x2APIC Not Detected\n");
193         cpuid(0x80000008, &eax, &ebx, &ecx, &edx);
194         cprintf("Physical Address Bits: %d\n", eax & 0x000000FF);
195         cprintf("Cores per Die: %d\n", (ecx & 0x000000FF) + 1);
196     cprintf("This core's Default APIC ID: 0x%08x\n", lapic_get_default_id());
197         msr_val = read_msr(IA32_APIC_BASE);
198         if (msr_val & MSR_APIC_ENABLE)
199                 cprintf("Local APIC Enabled\n");
200         else
201                 cprintf("Local APIC Disabled\n");
202         if (msr_val & 0x00000100)
203                 cprintf("I am the Boot Strap Processor\n");
204         else
205                 cprintf("I am an Application Processor\n");
206         cpuid(0x80000007, &eax, &ebx, &ecx, &edx);
207         if (edx & 0x00000100)
208                 printk("Invariant TSC present\n");
209         else
210                 printk("Invariant TSC not present\n");
211 }
212
213 #endif //Everything For Free