Moves network drivers out of arch code
[akaros.git] / kern / drivers / net / rl8168.c
1 /** @filec
2  * @brief RL8168 Driver       
3  *
4  * EXPERIMENTAL. DO NOT USE IF YOU DONT KNOW WHAT YOU ARE DOING
5  *
6  * See Info below 
7  *
8  * @author Paul Pearce <pearce@eecs.berkeley.edu>
9  *
10  */
11
12 #ifdef __SHARC__
13 #pragma nosharc
14 #endif
15
16 #include <arch/mmu.h>
17 #include <arch/x86.h>
18 #include <arch/smp.h>
19 #include <arch/apic.h>
20 #include <arch/pci.h>
21 #include "rl8168.h"
22
23 #include <ros/memlayout.h>
24
25 #include <atomic.h>
26 #include <stdio.h>
27 #include <string.h>
28 #include <trap.h>
29 #include <kmalloc.h>
30
31 #include <pmap.h>
32
33 #include <eth_audio.h>
34 #include <net/pbuf.h>
35
36
37 /** @file
38  * @brief Realtek RL8168 Driver
39  *
40  * EXPERIMENTAL. DO NOT USE IF YOU DONT KNOW WHAT YOU ARE DOING
41  *
42  * This is a function rl8168 driver, that uses some really ugly hacks to achieve
43  * UDP communication with a remote syscall server, without a network stack.
44  *
45  * To enable use, define CONFIG_NETWORKING in your Makelocal
46  *
47  * @author Paul Pearce <pearce@eecs.berkeley.edu>
48  *
49  * @todo Move documention below into doxygen format.
50  * @todo See list in code
51  */
52
53
54 /* RealTek 8168d (8111d) NIC Driver
55  *
56  * Written by Paul Pearce.
57  *
58  * This is a really rough "driver". Really, its not a driver, just a kernel hack to give
59  * the kernel a way to receive and send packets. The basis of the init code is the OSDEV
60  * page on the 8169 chipset, which is a varient of this chipset (most 8169 drivers work 
61  * on the 8168d). http://wiki.osdev.org/RTL8169
62  * 
63  * Basic ideas (although no direct code) were gleamed from the OpenBSD re(4) driver,
64  * which can be found in sys/dev/ic/re.c. sys/dev/ic/rtl81x9reg.h is needed to make
65  * sense of the constants used in re.c.
66  *
67  * This is an ongoing work in progress. Main thing is we need a kernel interface for PCI
68  * devices and network devices, that we can hook into, instead of providing arbitary functions
69  * 
70  * TODO: Remove hacky syscall hack stuff (once we get a real stack).
71  * TODO: Jumbo frame support
72  * TODO: Use high priority transmit ring for syscall stuff.
73  * TODO: Discuss panic conditions.
74  * TODO: Shutdown cleanup kfrees()
75  * TODO: Use onboard timer interrupt to check for packets, instead of writing a bit each time we have a packet.
76  * TODO: CONCURRENCY!
77  */
78
79 struct Descriptor
80 {
81     unsigned int command,  /* command/status dword */
82                  vlan,     /* currently unused */
83                  low_buf,  /* low 32-bits of physical buffer address */
84                  high_buf; /* high 32-bits of physical buffer address */
85 };
86
87
88 uint32_t rl8168_io_base_addr = 0;
89 uint32_t rl8168_irq = 0;
90
91 struct Descriptor *CT(NUM_RX_DESCRIPTORS) rx_des_kva;
92 unsigned long rx_des_pa;
93
94 struct Descriptor *CT(NUM_TX_DESCRIPTORS) tx_des_kva;
95 unsigned long tx_des_pa;
96
97 uint32_t rx_des_cur = 0;
98 uint32_t tx_des_cur = 0;
99
100
101
102 void rl8168_init() {
103
104         if (rl8168_scan_pci() < 0) return;
105         rl8168_read_mac();
106         printk("Network Card MAC Address: %02x:%02x:%02x:%02x:%02x:%02x\n", 
107            device_mac[0],device_mac[1],device_mac[2],
108            device_mac[3],device_mac[4],device_mac[5]);
109         rl8168_setup_descriptors();
110         rl8168_configure();
111         rl8168_setup_interrupts();
112         send_frame = &rl8168_send_frame;
113         send_pbuf = &rl8168_send_pbuf;
114
115         eth_up = 1;
116         
117         //Trigger sw based nic interrupt
118 /*      cprintf("Generating interrupt...\n");
119         outb(rl8168_io_base_addr + 0x38, 0x1);
120         cprintf("sleeping\n");
121         udelay(3000000);
122         cprintf("done\n");
123 */
124         return;
125 }
126
127
128 int rl8168_scan_pci() {
129         struct pci_device *pcidev;
130         uint32_t result;
131         printk("Searching for RealTek 8168 Network device...");
132         STAILQ_FOREACH(pcidev, &pci_devices, all_dev) {
133                 /* Ignore non RealTek 8168 Devices */
134                 if ((pcidev->ven_id != REALTEK_VENDOR_ID) ||
135                    (pcidev->dev_id != REALTEK_DEV_ID))
136                         continue;
137                 printk(" found on BUS %x DEV %x\n", pcidev->bus, pcidev->dev);
138                 /* Find the IRQ */
139                 rl8168_irq = pcidev->irqline;
140                 rl8168_debug("-->IRQ: %u\n", rl8168_irq);
141                 /* Loop over the BARs */
142                 for (int k = 0; k <= 5; k++) {
143                         int reg = 4 + k;
144                 result = pcidev_read32(pcidev, reg << 2);       // SHAME!
145                         if (result == 0) // (0 denotes no valid data)
146                                 continue;
147                         // Read the bottom bit of the BAR. 
148                         if (result & PCI_BAR_IO_MASK) {
149                                 result = result & PCI_IO_MASK;
150                                 rl8168_debug("-->BAR%u: %s --> %x\n", k, "IO", result);
151                         } else {
152                                 result = result & PCI_MEM_MASK;
153                                 rl8168_debug("-->BAR%u: %s --> %x\n", k, "MEM", result);
154                         }
155                         // TODO Switch to memory mapped instead of IO?
156                         if (k == 0) // BAR0 denotes the IO Addr for the device
157                                 rl8168_io_base_addr = result;                                           
158                 }
159                 rl8168_debug("-->hwrev: %x\n",
160                              inl(rl8168_io_base_addr + RL_HWREV_REG) & RL_HWREV_MASK);
161                 return 0;
162         }
163         printk(" not found. No device configured.\n");
164         return -1;
165 }
166
167 void rl8168_read_mac() {
168         
169         for (int i = 0; i < 6; i++)
170            device_mac[i] = inb(rl8168_io_base_addr + RL_MAC_OFFSET + i); 
171         
172         rl8168_debug("-->DEVICE MAC: %02x:%02x:%02x:%02x:%02x:%02x\n", 0xFF & device_mac[0], 0xFF & device_mac[1],      
173                                                                     0xFF & device_mac[2], 0xFF & device_mac[3], 
174                                                                 0xFF & device_mac[4], 0xFF & device_mac[5]);
175         return;
176 }
177
178 void rl8168_setup_descriptors() {
179         
180         rl8168_debug("-->Setting up tx/rx descriptors.\n");
181                         
182         // Allocate room for the buffers. 
183         // Buffers need to be on 256 byte boundries.
184         // Note: We use get_cont_pages to force page alignment, and thus 256 byte aligned
185         uint32_t num_rx_pages = ROUNDUP(NUM_RX_DESCRIPTORS * sizeof(struct Descriptor), PGSIZE) / PGSIZE;
186         uint32_t num_tx_pages = ROUNDUP(NUM_TX_DESCRIPTORS * sizeof(struct Descriptor), PGSIZE) / PGSIZE;
187         
188         rx_des_kva = get_cont_pages(LOG2_UP(num_rx_pages), 0);
189         tx_des_kva = get_cont_pages(LOG2_UP(num_tx_pages), 0);
190
191         if (rx_des_kva == NULL) panic("Can't allocate page for RX Ring");
192         if (tx_des_kva == NULL) panic("Can't allocate page for TX Ring");
193         
194         rx_des_pa = PADDR(rx_des_kva);
195         tx_des_pa = PADDR(tx_des_kva);
196         
197     for (int i = 0; i < NUM_RX_DESCRIPTORS; i++) 
198                 rl8168_set_rx_descriptor(i, TRUE); // Allocate memory for the descriptor
199                 
200         for (int i = 0; i < NUM_TX_DESCRIPTORS; i++) 
201                 rl8168_set_tx_descriptor(i);
202                 
203         return;
204 }
205
206
207 void rl8168_set_rx_descriptor(uint32_t des_num, uint8_t reset_buffer) {
208         
209         // Set the OWN bit on all descriptors. Also set the buffer size.
210         rx_des_kva[des_num].command = (DES_OWN_MASK | (RL_RX_MAX_BUFFER_SIZE & DES_RX_SIZE_MASK));
211         
212         if (des_num == (NUM_RX_DESCRIPTORS - 1)) 
213                 rx_des_kva[des_num].command = rx_des_kva[des_num].command | DES_EOR_MASK;
214         
215         if (reset_buffer) {
216                 // Must be aligned on 8 byte boundries. Taken care of by kmalloc.
217                 char *rx_buffer = kmalloc(RL_RX_MAX_BUFFER_SIZE, 0);
218         
219                 if (rx_buffer == NULL) panic ("Can't allocate page for RX Buffer");
220
221                 rx_des_kva[des_num].low_buf = PADDR(rx_buffer);
222                 //.high_buf used if we do 64bit.
223         }
224         
225         return;
226 }
227
228 void rl8168_set_tx_descriptor(uint32_t des_num) {
229         
230         // Clear the command bits.
231         tx_des_kva[des_num].command = 0;
232         
233         // Set EOR bit on last descriptor
234         if (des_num == (NUM_TX_DESCRIPTORS - 1))
235                 tx_des_kva[des_num].command = DES_EOR_MASK;     
236                 
237         char *tx_buffer = kmalloc(RL_TX_MAX_BUFFER_SIZE, 0);
238
239         if (tx_buffer == NULL) panic ("Can't allocate page for TX Buffer");
240
241         tx_des_kva[des_num].low_buf = PADDR(tx_buffer);
242         //.high_buf used if we do 64bit.
243                 
244         return;
245 }
246
247 void rl8168_configure() {
248         
249         // TODO: Weigh resetting the nic. Not really needed. Remove?
250         // TODO Check ordering of what we set.
251         // TODO Remove C+ register setting?
252         
253         rl8168_debug("-->Configuring Device.\n");
254         rl8168_reset();
255
256         // Magic to handle the C+ register. Completely undocumented, ripped from the BSE RE driver.
257         outl(rl8168_io_base_addr + RL_CP_CTRL_REG, RL_CP_MAGIC_MASK);
258
259         // Unlock EPPROM CTRL REG
260         outb(rl8168_io_base_addr + RL_EP_CTRL_REG, RL_EP_CTRL_UL_MASK);         
261         
262         // Set max RX Packet Size
263     outw(rl8168_io_base_addr + RL_RX_MXPKT_REG, RL_RX_MAX_SIZE);        
264                 
265         // Set max TX Packet Size
266     outb(rl8168_io_base_addr + RL_TX_MXPKT_REG, RL_TX_MAX_SIZE);                        
267
268         // Set TX Des Ring Start Addr
269     outl(rl8168_io_base_addr + RL_TX_DES_REG, (unsigned long)tx_des_pa); 
270         
271         // Set RX Des Ring Start Addr
272     outl(rl8168_io_base_addr + RL_RX_DES_REG, (unsigned long)rx_des_pa);        
273
274         // Configure TX
275         outl(rl8168_io_base_addr + RL_TX_CFG_REG, RL_TX_CFG_MASK); 
276         
277         // Configure RX
278         outl(rl8168_io_base_addr + RL_TX_CFG_REG, RL_RX_CFG_MASK);                      
279
280         // Enable RX and TX in the CTRL Reg
281         outb(rl8168_io_base_addr + RL_CTRL_REG, RL_CTRL_RXTX_MASK);                     
282
283         // Lock the EPPROM Ctrl REG
284     outl(rl8168_io_base_addr + RL_EP_CTRL_REG, RL_EP_CTRL_L_MASK);              
285         
286         return;
287 }
288
289 void rl8168_reset() {
290         
291         rl8168_debug("-->Resetting device..... ");
292         outb(rl8168_io_base_addr + RL_CTRL_REG, RL_CTRL_RESET_MASK);
293         
294         // Wait for NIC to answer "done resetting" before continuing on
295         while (inb(rl8168_io_base_addr + RL_CTRL_REG) & RL_CTRL_RESET_MASK);
296         rl8168_debug(" done.\n");
297         
298         return;
299 }
300
301 void rl8168_setup_interrupts() {
302         
303         extern handler_t interrupt_handlers[];
304         
305         rl8168_debug("-->Setting interrupts.\n");
306         
307         // Enable NIC interrupts
308         outw(rl8168_io_base_addr + RL_IM_REG, RL_INTERRUPT_MASK);
309         
310         //Clear the current interrupts.
311         outw(rl8168_io_base_addr + RL_IS_REG, RL_INTRRUPT_CLEAR);
312         
313         // Kernel based interrupt stuff
314         register_interrupt_handler(interrupt_handlers, KERNEL_IRQ_OFFSET + rl8168_irq, rl8168_interrupt_handler, 0);
315 #ifdef CONFIG_ENABLE_MPTABLES
316         ioapic_route_irq(rl8168_irq, 1);        
317 #else
318         pic_unmask_irq(rl8168_irq);
319         unmask_lapic_lvt(LAPIC_LVT_LINT0);
320         enable_irq();
321 #endif
322         
323         return;
324 }
325
326 // We need to evaluate this routine in terms of concurrency.
327 // We also need to figure out whats up with different core interrupts
328 void rl8168_interrupt_handler(struct hw_trapframe *hw_tf, void *data)
329 {
330
331         rl8168_interrupt_debug("\nNic interrupt on core %u!\n", lapic_get_id());
332                                 
333         // Read the offending interrupt(s)
334         uint16_t interrupt_status = inw(rl8168_io_base_addr + RL_IS_REG);
335
336         // Clear interrupts immediately so we can get the flag raised again.
337         outw(rl8168_io_base_addr + RL_IS_REG, interrupt_status);
338         
339         // Loop to deal with TOCTOU 
340         while (interrupt_status != 0x0000) {
341                 // We can have multiple interrupts fire at once. I've personally seen this.
342                 // This means we need to handle this as a series of independent if's
343                 if (interrupt_status & RL_INT_ROK) {
344                         rl8168_interrupt_debug("-->RX OK\n");
345                         rl8168_handle_rx_packet();
346                 }       
347         
348                 if (interrupt_status & RL_INT_RERR) {
349                         rl8168_interrupt_debug("-->RX ERR\n");                  
350                 }
351         
352                 if (interrupt_status & RL_INT_TOK) {
353                         rl8168_interrupt_debug("-->TX OK\n");
354                 }
355         
356                 if (interrupt_status & RL_INT_TERR) {
357                         rl8168_interrupt_debug("-->TX ERR\n");                  
358                 }
359         
360                 if (interrupt_status & RL_INT_RDU) {
361                         rl8168_interrupt_debug("-->RX Descriptor Unavailable\n");                       
362                 }
363         
364                 if (interrupt_status & RL_INT_LINKCHG) {
365                         rl8168_interrupt_debug("-->Link Status Changed\n");                     
366                 }
367         
368                 if (interrupt_status & RL_INT_FOVW) {
369                         rl8168_interrupt_debug("-->RX Fifo Overflow\n");                        
370                 }
371         
372                 if (interrupt_status & RL_INT_TDU) {
373                         rl8168_interrupt_debug("-->TX Descriptor Unavailable\n");                       
374                 }
375         
376                 if (interrupt_status & RL_INT_SWINT) {
377                         rl8168_interrupt_debug("-->Software Generated Interrupt\n");
378                 }
379         
380                 if (interrupt_status & RL_INT_TIMEOUT) {
381                         rl8168_interrupt_debug("-->Timer Expired\n");
382                 }
383         
384                 if (interrupt_status & RL_INT_SERR) {
385                         rl8168_interrupt_debug("-->PCI Bus System Error\n");                    
386                 }
387         
388                 rl8168_interrupt_debug("\n");
389                 
390                 // Clear interrupts     
391                 interrupt_status = inw(rl8168_io_base_addr + RL_IS_REG);
392                 outw(rl8168_io_base_addr + RL_IS_REG, interrupt_status);
393         }
394         
395         // In the event that we got really unlucky and more data arrived after we set 
396         //  set the bit last, try one more check
397         rl8168_handle_rx_packet();
398
399         return;
400 }
401
402 // TODO: Does a packet too large get dropped or just set the error bits in the descriptor? Find out.
403 // TODO: Should we move on to look for the next descriptor? is it safe? TOCTOU
404 void rl8168_handle_rx_packet() {
405         
406         uint32_t current_command = rx_des_kva[rx_des_cur].command;
407         uint16_t packet_size;
408         
409         if (current_command & DES_OWN_MASK) {
410                 rl8168_frame_debug("-->Nothing to process. Returning.");
411                 return;
412         }
413                 
414         rl8168_frame_debug("-->RX Des: %u\n", rx_des_cur);
415         
416         // Make sure we are processing from the start of a packet segment
417         if (!(current_command & DES_FS_MASK)) {
418                 rl8168_frame_debug("-->ERR: Current RX descriptor not marked with FS mask. Panic!");
419                 panic("RX Descriptor Ring FS out of sync");
420         }
421         
422         // NOTE: We are currently configured that the max packet size is large enough to fit inside 1 descriptor buffer,
423         // So we should never be in a situation where a packet spans multiple descriptors.
424         // When we change this, this should operate in a loop until the LS mask is found
425         // Loop would begin here.
426         
427         uint32_t rx_des_loop_cur = rx_des_cur;
428         uint32_t frame_size = 0;
429         uint32_t fragment_size = 0;
430         uint32_t num_frags = 0;
431         
432         char *rx_buffer = kmalloc(MAX_FRAME_SIZE, 0);
433         
434         if (rx_buffer == NULL) panic ("Can't allocate page for incoming packet.");
435         
436         do {
437                 current_command =  rx_des_kva[rx_des_loop_cur].command;
438                 fragment_size = rx_des_kva[rx_des_loop_cur].command & DES_RX_SIZE_MASK;
439                 
440                 // If we've looped through the entire ring and not found a terminating packet, bad nic state.
441                 // Panic or clear all descriptors? This is a nic hardware error. 
442                 if (num_frags && (rx_des_loop_cur == rx_des_cur)) {
443                         //for (int i = 0; i < NUM_RX_DESCRIPTORS; i++) 
444                         //      set_rx_descriptor(i, FALSE); // Dont reallocate memory for the descriptor
445                         // rx_des_cur = 0;
446                         // return;
447                         rl8168_frame_debug("-->ERR: No ending segment found in RX buffer.\n");
448                         panic("RX Descriptor Ring out of sync.");
449                 }
450                 
451                 num_frags++;
452                 
453                 
454                 // Make sure we own the current packet. Kernel ownership is denoted by a 0. Nic by a 1.
455                 if (current_command & DES_OWN_MASK) {
456                         rl8168_frame_debug("-->ERR: Current RX descriptor not owned by kernel. Panic!");
457                         panic("RX Descriptor Ring OWN out of sync");
458                 }
459                 
460                 // Make sure if we are at the end of the buffer, the des is marked as end
461                 if ((rx_des_loop_cur == (NUM_RX_DESCRIPTORS - 1)) && !(current_command & DES_EOR_MASK)) {
462                         rl8168_frame_debug("-->ERR: Last RX descriptor not marked with EOR mask. Panic!\n");
463                         panic("RX Descriptor Ring EOR Missing");
464                 }
465                 
466                 // We set a max frame size and the nic violated that. 
467                 // Panic or clear all desriptors?
468                 if ((frame_size + fragment_size) > MAX_FRAME_SIZE) {
469                         //for (int i = 0; i < NUM_RX_DESCRIPTORS; i++) 
470                         //      set_rx_descriptor(i, FALSE); // Dont reallocate memory for the descriptor
471                         // rx_des_cur = 0;
472                         // return;
473                         rl8168_frame_debug("-->ERR: Nic sent %u byte packet. Max is %u\n", frame_size, MAX_FRAME_SIZE);
474                         panic("NIC Sent packets larger than configured.");
475                 }
476                 
477                 // Move the fragment data into the buffer
478                 memcpy(rx_buffer + frame_size, KADDR(rx_des_kva[rx_des_loop_cur].low_buf), fragment_size);
479                 
480                 // Reset the descriptor. No reuse buffer.
481                 rl8168_set_rx_descriptor(rx_des_loop_cur, FALSE);
482                 
483                 // Note: We mask out fragment sizes at 0x3FFFF. There can be at most 1024 of them.
484                 // This can not overflow the uint32_t we allocated for frame size, so
485                 // we dont need to worry about mallocing too little then overflowing when we read.
486                 frame_size = frame_size + fragment_size;
487                 
488                 // Advance to the next descriptor
489                 rx_des_loop_cur = (rx_des_loop_cur + 1) % NUM_RX_DESCRIPTORS;
490                 
491         } while (!(current_command & DES_LS_MASK));
492
493 #ifdef CONFIG_APPSERVER
494         // Treat as a syscall frontend response packet if eth_type says so
495         // Will eventually go away, so not too worried about elegance here...
496         #include <frontend.h>
497         #include <arch/frontend.h>
498         uint16_t eth_type = htons(*(uint16_t*)(rx_buffer + 12));
499         if(eth_type == APPSERVER_ETH_TYPE) {
500                 rx_des_cur = rx_des_loop_cur;
501                 rl8168_process_frame(rx_buffer, frame_size, current_command);
502                 handle_appserver_packet(rx_buffer, frame_size);
503                 kfree(rx_buffer);
504                 return;
505         }
506 #endif
507 #ifdef CONFIG_ETH_AUDIO
508         /* TODO: move this, and all packet processing, out of this driver (including
509          * the ghetto buffer).  Note we don't handle IP fragment reassembly (though
510          * this isn't an issue for the eth_audio). */
511         struct ethaud_udp_packet *packet = (struct ethaud_udp_packet*)rx_buffer;
512         uint8_t protocol = packet->ip_hdr.protocol;
513         uint16_t udp_port = ntohs(packet->udp_hdr.dst_port);
514         if (protocol == IPPROTO_UDP && udp_port == ETH_AUDIO_RCV_PORT) {
515                 rx_des_cur = rx_des_loop_cur;
516                 eth_audio_newpacket(packet);
517                 kfree(rx_buffer);
518                 return;
519         }
520 #endif /* CONFIG_ETH_AUDIO */
521
522         spin_lock(&packet_buffers_lock);
523
524         if (num_packet_buffers >= MAX_PACKET_BUFFERS) {
525                 //printk("WARNING: DROPPING PACKET!\n");
526                 spin_unlock(&packet_buffers_lock);
527                 rx_des_cur = rx_des_loop_cur;
528                 kfree(rx_buffer);
529                 return;
530         }
531
532         packet_buffers[packet_buffers_tail] = rx_buffer;
533         packet_buffers_sizes[packet_buffers_tail] = frame_size;
534                 
535         packet_buffers_tail = (packet_buffers_tail + 1) % MAX_PACKET_BUFFERS;
536         num_packet_buffers++;
537
538         spin_unlock(&packet_buffers_lock);
539                                 
540         rx_des_cur = rx_des_loop_cur;
541
542         // Chew on the frame data. Command bits should be the same for all frags.
543         rl8168_process_frame(rx_buffer, frame_size, current_command);
544         
545         return;
546 }
547
548 // This is really more of a debug level function. Will probably go away once we get a stack going.
549 void rl8168_process_frame(char *frame_buffer, uint32_t frame_size, uint32_t command) {
550                 
551         rl8168_frame_debug("-->Command: %x\n", command);
552         rl8168_frame_debug("-->Size: %u\n", frame_size);
553         
554         if (frame_buffer == NULL)
555                 return;
556         
557         // This is hacky. Once we know what our stack will look like, change this.
558         // Once remove check for 0 size.
559         if (frame_size < MIN_FRAME_SIZE) {
560                 rl8168_frame_debug("-->Packet too small. Discarding.\n");
561                 return;
562         }
563         
564         char dest_mac[6];
565         char source_mac[6];
566         char eth_type[2];
567         
568         for (int i = 0; i < 6; i++) {
569                 dest_mac[i] = frame_buffer[i];
570         }
571         
572         for (int i = 0; i < 6; i++) {
573                 source_mac[i] = frame_buffer[i+6];
574         }
575         
576         eth_type[0] = frame_buffer[12];
577         eth_type[1] = frame_buffer[13];
578         
579         if (command & DES_MAR_MASK) {
580                 rl8168_frame_debug("-->Multicast Packet.\n");
581         }
582         
583         if (command & DES_PAM_MASK) {
584                 rl8168_frame_debug("-->Physical Address Matched.\n");
585         }
586         
587         if (command & DES_BAR_MASK) {
588                 rl8168_frame_debug("-->Broadcast Packet.\n");
589         }
590         
591         // Note: DEST comes before SRC in the ethernet frame, but that 
592         
593         rl8168_frame_debug("-->DEST   MAC: %02x:%02x:%02x:%02x:%02x:%02x\n", 0xFF & dest_mac[0], 0xFF & dest_mac[1],    
594                                                                              0xFF & dest_mac[2], 0xFF & dest_mac[3],    
595                                                                              0xFF & dest_mac[4], 0xFF & dest_mac[5]);
596         
597         rl8168_frame_debug("-->SOURCE MAC: %02x:%02x:%02x:%02x:%02x:%02x\n", 0xFF & source_mac[0], 0xFF & source_mac[1],        
598                                                                              0xFF & source_mac[2], 0xFF & source_mac[3],        
599                                                                              0xFF & source_mac[4], 0xFF & source_mac[5]);
600
601         rl8168_frame_debug("-->ETHR MODE: %02x%02x\n", 0xFF & eth_type[0], 0xFF & eth_type[1]);
602                 
603         return;
604 }
605
606 /* Look into how bsd does send mbuf ? */
607 int rl8168_send_pbuf(struct pbuf *p) {
608         int len = p->tot_len;
609         if (p == NULL)
610                 return -1;
611         if (len == 0)
612                 return 0;
613
614         if (tx_des_kva[tx_des_cur].command & DES_OWN_MASK) {
615                 rl8168_frame_debug("-->TX Ring Buffer Full!\n");
616                 return -1;
617         }
618         if (len > MAX_FRAME_SIZE){
619                 return -1;
620         }
621         /* Copy everything out of pbuf to network buffer to be sent */
622         /* One copy! */
623         pbuf_copy_out(p, KADDR(tx_des_kva[tx_des_cur].low_buf), len, 0);
624         tx_des_kva[tx_des_cur].command = tx_des_kva[tx_des_cur].command | len | DES_OWN_MASK | DES_FS_MASK | DES_LS_MASK;
625         
626         tx_des_kva[tx_des_cur].vlan = 0;
627
628
629         tx_des_cur = (tx_des_cur + 1) % NUM_TX_DESCRIPTORS;
630         
631         rl8168_frame_debug("--> Sending Packet\n");
632         for(int i=0; i<len; i++)
633                 rl8168_frame_debug("%x ", (unsigned int)(unsigned char)(data[i]));
634         rl8168_frame_debug("\n");
635         rl8168_frame_debug("--> Sent packet.\n");
636         
637         outb(rl8168_io_base_addr + RL_TX_CTRL_REG, RL_TX_SEND_MASK);
638         
639         return len;
640 }
641 // Main routine to send a frame. Just sends it and goes.
642 // Card supports sending across multiple fragments.
643 // Would we want to write a function that takes a larger packet and generates fragments?
644 // This seems like the stacks responsibility. Leave this for now. may in future
645 // Remove the max size cap and generate multiple packets.
646 int rl8168_send_frame(const char *data, size_t len) {
647
648         if (data == NULL)
649                 return -1;
650         if (len == 0)
651                 return 0;
652
653         if (tx_des_kva[tx_des_cur].command & DES_OWN_MASK) {
654                 rl8168_frame_debug("-->TX Ring Buffer Full!\n");
655                 return -1;
656         }
657         
658         if (len > MAX_FRAME_SIZE) {
659                 rl8168_frame_debug("-->Frame Too Large!\n");
660                 return -1;
661         }
662         
663         memcpy(KADDR(tx_des_kva[tx_des_cur].low_buf), data, len);
664
665         tx_des_kva[tx_des_cur].command = tx_des_kva[tx_des_cur].command | len | DES_OWN_MASK | DES_FS_MASK | DES_LS_MASK;
666
667         // For this revision of the NIC, the checksum bits get set in the vlan field not the command field.
668         // THIS IS A HACK: Need to reach inside the frame we are sending and detect if its of type ip/udp/tcp and set right flag
669         // For now, for the syscall hack, force ip checksum on. (we dont care about udp checksum).
670         // Add an argument to function to specify packet type?
671         //tx_des_kva[tx_des_cur].vlan = DES_TX_IP_CHK_MASK;
672         tx_des_kva[tx_des_cur].vlan = 0;
673
674
675         tx_des_cur = (tx_des_cur + 1) % NUM_TX_DESCRIPTORS;
676         
677         rl8168_frame_debug("--> Sending Packet\n");
678         for(int i=0; i<len; i++)
679                 rl8168_frame_debug("%x ", (unsigned int)(unsigned char)(data[i]));
680         rl8168_frame_debug("\n");
681         rl8168_frame_debug("--> Sent packet.\n");
682         
683         outb(rl8168_io_base_addr + RL_TX_CTRL_REG, RL_TX_SEND_MASK);
684         
685         return len;
686 }
687