mlx4: /dev/ -> /dev_vfs/
[akaros.git] / kern / drivers / net / mlx4 / fw.h
1 /*
2  * Copyright (c) 2004, 2005 Topspin Communications.  All rights reserved.
3  * Copyright (c) 2005, 2006, 2007, 2008 Mellanox Technologies. All rights reserved.
4  * Copyright (c) 2006, 2007 Cisco Systems.  All rights reserved.
5  *
6  * This software is available to you under a choice of one of two
7  * licenses.  You may choose to be licensed under the terms of the GNU
8  * General Public License (GPL) Version 2, available from the file
9  * COPYING in the main directory of this source tree, or the
10  * OpenIB.org BSD license below:
11  *
12  *     Redistribution and use in source and binary forms, with or
13  *     without modification, are permitted provided that the following
14  *     conditions are met:
15  *
16  *      - Redistributions of source code must retain the above
17  *        copyright notice, this list of conditions and the following
18  *        disclaimer.
19  *
20  *      - Redistributions in binary form must reproduce the above
21  *        copyright notice, this list of conditions and the following
22  *        disclaimer in the documentation and/or other materials
23  *        provided with the distribution.
24  *
25  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
26  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
27  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
28  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
29  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
30  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
31  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
32  * SOFTWARE.
33  */
34
35 #pragma once
36
37 #include "mlx4.h"
38 #include "icm.h"
39
40 struct mlx4_mod_stat_cfg {
41         uint8_t log_pg_sz;
42         uint8_t log_pg_sz_m;
43 };
44
45 struct mlx4_port_cap {
46         uint8_t  supported_port_types;
47         uint8_t  suggested_type;
48         uint8_t  default_sense;
49         uint8_t  log_max_macs;
50         uint8_t  log_max_vlans;
51         int ib_mtu;
52         int max_port_width;
53         int max_vl;
54         int max_gids;
55         int max_pkeys;
56         uint64_t def_mac;
57         uint16_t eth_mtu;
58         int trans_type;
59         int vendor_oui;
60         uint16_t wavelength;
61         uint64_t trans_code;
62         uint8_t dmfs_optimized_state;
63 };
64
65 struct mlx4_dev_cap {
66         int max_srq_sz;
67         int max_qp_sz;
68         int reserved_qps;
69         int max_qps;
70         int reserved_srqs;
71         int max_srqs;
72         int max_cq_sz;
73         int reserved_cqs;
74         int max_cqs;
75         int max_mpts;
76         int reserved_eqs;
77         int max_eqs;
78         int num_sys_eqs;
79         int reserved_mtts;
80         int max_mrw_sz;
81         int reserved_mrws;
82         int max_mtt_seg;
83         int max_requester_per_qp;
84         int max_responder_per_qp;
85         int max_rdma_global;
86         int local_ca_ack_delay;
87         int num_ports;
88         uint32_t max_msg_sz;
89         uint16_t stat_rate_support;
90         int fs_log_max_ucast_qp_range_size;
91         int fs_max_num_qp_per_entry;
92         uint64_t flags;
93         uint64_t flags2;
94         int reserved_uars;
95         int uar_size;
96         int min_page_sz;
97         int bf_reg_size;
98         int bf_regs_per_page;
99         int max_sq_sg;
100         int max_sq_desc_sz;
101         int max_rq_sg;
102         int max_rq_desc_sz;
103         int max_qp_per_mcg;
104         int reserved_mgms;
105         int max_mcgs;
106         int reserved_pds;
107         int max_pds;
108         int reserved_xrcds;
109         int max_xrcds;
110         int qpc_entry_sz;
111         int rdmarc_entry_sz;
112         int altc_entry_sz;
113         int aux_entry_sz;
114         int srq_entry_sz;
115         int cqc_entry_sz;
116         int eqc_entry_sz;
117         int dmpt_entry_sz;
118         int cmpt_entry_sz;
119         int mtt_entry_sz;
120         int resize_srq;
121         uint32_t bmme_flags;
122         uint32_t reserved_lkey;
123         uint64_t max_icm_sz;
124         int max_gso_sz;
125         int max_rss_tbl_sz;
126         uint32_t max_counters;
127         uint32_t dmfs_high_rate_qpn_base;
128         uint32_t dmfs_high_rate_qpn_range;
129         struct mlx4_rate_limit_caps rl_caps;
130         struct mlx4_port_cap port_cap[MLX4_MAX_PORTS + 1];
131 };
132
133 struct mlx4_func_cap {
134         uint8_t num_ports;
135         uint8_t flags;
136         uint32_t        pf_context_behaviour;
137         int     qp_quota;
138         int     cq_quota;
139         int     srq_quota;
140         int     mpt_quota;
141         int     mtt_quota;
142         int     max_eq;
143         int     reserved_eq;
144         int     mcg_quota;
145         uint32_t        qp0_qkey;
146         uint32_t        qp0_tunnel_qpn;
147         uint32_t        qp0_proxy_qpn;
148         uint32_t        qp1_tunnel_qpn;
149         uint32_t        qp1_proxy_qpn;
150         uint32_t        reserved_lkey;
151         uint8_t physical_port;
152         uint8_t port_flags;
153         uint8_t flags1;
154         uint64_t        phys_port_id;
155         uint32_t        extra_flags;
156 };
157
158 struct mlx4_func {
159         int     bus;
160         int     device;
161         int     function;
162         int     physical_function;
163         int     rsvd_eqs;
164         int     max_eq;
165         int     rsvd_uars;
166 };
167
168 struct mlx4_adapter {
169         char board_id[MLX4_BOARD_ID_LEN];
170         uint8_t   inta_pin;
171 };
172
173 struct mlx4_init_hca_param {
174         uint64_t qpc_base;
175         uint64_t rdmarc_base;
176         uint64_t auxc_base;
177         uint64_t altc_base;
178         uint64_t srqc_base;
179         uint64_t cqc_base;
180         uint64_t eqc_base;
181         uint64_t mc_base;
182         uint64_t dmpt_base;
183         uint64_t cmpt_base;
184         uint64_t mtt_base;
185         uint64_t global_caps;
186         uint16_t log_mc_entry_sz;
187         uint16_t log_mc_hash_sz;
188         uint16_t hca_core_clock; /* Internal Clock Frequency (in MHz) */
189         uint8_t  log_num_qps;
190         uint8_t  log_num_srqs;
191         uint8_t  log_num_cqs;
192         uint8_t  log_num_eqs;
193         uint16_t num_sys_eqs;
194         uint8_t  log_rd_per_qp;
195         uint8_t  log_mc_table_sz;
196         uint8_t  log_mpt_sz;
197         uint8_t  log_uar_sz;
198         uint8_t  mw_enabled;  /* Enable memory windows */
199         uint8_t  uar_page_sz; /* log pg sz in 4k chunks */
200         uint8_t  steering_mode; /* for QUERY_HCA */
201         uint8_t  dmfs_high_steer_mode; /* for QUERY_HCA */
202         uint64_t dev_cap_enabled;
203         uint16_t cqe_size; /* For use only when CQE stride feature enabled */
204         uint16_t eqe_size; /* For use only when EQE stride feature enabled */
205         uint8_t rss_ip_frags;
206 };
207
208 struct mlx4_init_ib_param {
209         int port_width;
210         int vl_cap;
211         int mtu_cap;
212         uint16_t gid_cap;
213         uint16_t pkey_cap;
214         int set_guid0;
215         uint64_t guid0;
216         int set_node_guid;
217         uint64_t node_guid;
218         int set_si_guid;
219         uint64_t si_guid;
220 };
221
222 struct mlx4_set_ib_param {
223         int set_si_guid;
224         int reset_qkey_viol;
225         uint64_t si_guid;
226         uint32_t cap_mask;
227 };
228
229 void mlx4_dev_cap_dump(struct mlx4_dev *dev, struct mlx4_dev_cap *dev_cap);
230 int mlx4_QUERY_DEV_CAP(struct mlx4_dev *dev, struct mlx4_dev_cap *dev_cap);
231 int mlx4_QUERY_PORT(struct mlx4_dev *dev, int port, struct mlx4_port_cap *port_cap);
232 int mlx4_QUERY_FUNC_CAP(struct mlx4_dev *dev, uint8_t gen_or_port,
233                         struct mlx4_func_cap *func_cap);
234 int mlx4_QUERY_FUNC_CAP_wrapper(struct mlx4_dev *dev, int slave,
235                                 struct mlx4_vhcr *vhcr,
236                                 struct mlx4_cmd_mailbox *inbox,
237                                 struct mlx4_cmd_mailbox *outbox,
238                                 struct mlx4_cmd_info *cmd);
239 int mlx4_QUERY_FUNC(struct mlx4_dev *dev, struct mlx4_func *func, int slave);
240 int mlx4_MAP_FA(struct mlx4_dev *dev, struct mlx4_icm *icm);
241 int mlx4_UNMAP_FA(struct mlx4_dev *dev);
242 int mlx4_RUN_FW(struct mlx4_dev *dev);
243 int mlx4_QUERY_FW(struct mlx4_dev *dev);
244 int mlx4_QUERY_ADAPTER(struct mlx4_dev *dev, struct mlx4_adapter *adapter);
245 int mlx4_INIT_HCA(struct mlx4_dev *dev, struct mlx4_init_hca_param *param);
246 int mlx4_QUERY_HCA(struct mlx4_dev *dev, struct mlx4_init_hca_param *param);
247 int mlx4_CLOSE_HCA(struct mlx4_dev *dev, int panic);
248 int mlx4_map_cmd(struct mlx4_dev *dev, uint16_t op, struct mlx4_icm *icm,
249                  uint64_t virt);
250 int mlx4_SET_ICM_SIZE(struct mlx4_dev *dev, uint64_t icm_size,
251                       uint64_t *aux_pages);
252 int mlx4_MAP_ICM_AUX(struct mlx4_dev *dev, struct mlx4_icm *icm);
253 int mlx4_UNMAP_ICM_AUX(struct mlx4_dev *dev);
254 int mlx4_NOP(struct mlx4_dev *dev);
255 int mlx4_MOD_STAT_CFG(struct mlx4_dev *dev, struct mlx4_mod_stat_cfg *cfg);
256 void mlx4_opreq_action(struct work_struct *work);