BNX2X: usability fixups
[akaros.git] / kern / drivers / net / e1000 / e1000_osdep.h
1 /*******************************************************************************
2
3   Intel PRO/1000 Linux driver
4   Copyright(c) 1999 - 2008 Intel Corporation.
5
6   This program is free software; you can redistribute it and/or modify it
7   under the terms and conditions of the GNU General Public License,
8   version 2, as published by the Free Software Foundation.
9
10   This program is distributed in the hope it will be useful, but WITHOUT
11   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12   FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13   more details.
14
15   You should have received a copy of the GNU General Public License along with
16   this program; if not, write to the Free Software Foundation, Inc.,
17   51 Franklin St - Fifth Floor, Boston, MA 02110-1301 USA.
18
19   The full GNU General Public License is included in this distribution in
20   the file called "COPYING".
21
22   Contact Information:
23   Linux NICS <linux.nics@intel.com>
24   e1000-devel Mailing List <e1000-devel@lists.sourceforge.net>
25   Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
26
27 *******************************************************************************/
28
29 /* glue for the OS-dependent part of e1000
30  * includes register access macros
31  */
32
33 #ifndef _E1000_OSDEP_H_
34 #define _E1000_OSDEP_H_
35
36 #define __le16     uint16_t
37 #define __le32     uint32_t
38 #define __le64     uint64_t
39
40 #define __iomem
41
42 #define ETH_FCS_LEN 4
43
44 #define usec_delay(x) udelay(x)
45 #define msec_delay(x) mdelay(x)
46 #define msec_delay_irq(x) mdelay(x)
47
48 #define PCI_COMMAND_REGISTER   PCI_COMMAND
49 #define CMD_MEM_WRT_INVALIDATE PCI_COMMAND_INVALIDATE
50 #define ETH_ADDR_LEN           ETH_ALEN
51
52 #define DEBUGFUNC(F) DBG(F "\n")
53
54 #define DEBUGOUT(S)             DBG(S)
55 #define DEBUGOUT1(S, A...)      DBG(S, A)
56
57 #define DEBUGOUT2 DEBUGOUT1
58 #define DEBUGOUT3 DEBUGOUT2
59 #define DEBUGOUT7 DEBUGOUT3
60
61 #define E1000_REGISTER(a, reg) (((a)->mac.type >= e1000_82543) \
62                                ? reg                           \
63                                : e1000_translate_register_82542(reg))
64
65 #define E1000_WRITE_REG(a, reg, value) \
66     outl((int)((a)->hw_addr + E1000_REGISTER(a, reg)), (value))
67
68 #define E1000_READ_REG(a, reg) (inl((int)((a)->hw_addr + E1000_REGISTER(a, reg))))
69
70 #define E1000_WRITE_REG_ARRAY(a, reg, offset, value) \
71     outl((int)((a)->hw_addr + E1000_REGISTER(a, reg) + ((offset) << 2)), (value))
72
73 #define E1000_READ_REG_ARRAY(a, reg, offset) (inl((a)->hw_addr + E1000_REGISTER(a, reg) + ((offset) << 2)))
74
75 #define E1000_READ_REG_ARRAY_DWORD E1000_READ_REG_ARRAY
76 #define E1000_WRITE_REG_ARRAY_DWORD E1000_WRITE_REG_ARRAY
77
78 #define E1000_WRITE_REG_ARRAY_WORD(a, reg, offset, value) (outw((value), ((a)->hw_addr + E1000_REGISTER(a, reg) + ((offset) << 1))))
79
80 #define E1000_READ_REG_ARRAY_WORD(a, reg, offset) (inw((a)->hw_addr + E1000_REGISTER(a, reg) + ((offset) << 1)))
81
82 #define E1000_WRITE_REG_ARRAY_BYTE(a, reg, offset, value) (outb((value), ((a)->hw_addr + E1000_REGISTER(a, reg) + (offset))))
83
84 #define E1000_READ_REG_ARRAY_BYTE(a, reg, offset) (inb((a)->hw_addr + E1000_REGISTER(a, reg) + (offset)))
85
86 #define E1000_WRITE_REG_IO(a, reg, offset) do { \
87     outl(reg, ((a)->io_base));                  \
88     outl(offset, ((a)->io_base + 4));      } while(0)
89
90 #define E1000_WRITE_FLUSH(a) E1000_READ_REG(a, E1000_STATUS)
91
92 #define E1000_WRITE_FLASH_REG(a, reg, value) (outl((value), ((a)->flash_address + reg)))
93
94 #define E1000_WRITE_FLASH_REG16(a, reg, value) (outw((value), ((a)->flash_address + reg)))
95
96 #define E1000_READ_FLASH_REG(a, reg) (inl((a)->flash_address + reg))
97
98 #define E1000_READ_FLASH_REG16(a, reg) (inw((a)->flash_address + reg))
99
100 #endif /* _E1000_OSDEP_H_ */