BNX2X: removes all linux headers
[akaros.git] / kern / drivers / net / bnx2x / bnx2x_cmn.h
1 /* bnx2x_cmn.h: Broadcom Everest network driver.
2  *
3  * Copyright (c) 2007-2013 Broadcom Corporation
4  *
5  * This program is free software; you can redistribute it and/or modify
6  * it under the terms of the GNU General Public License as published by
7  * the Free Software Foundation.
8  *
9  * Maintained by: Ariel Elior <ariel.elior@qlogic.com>
10  * Written by: Eliezer Tamir
11  * Based on code from Michael Chan's bnx2 driver
12  * UDP CSUM errata workaround by Arik Gendelman
13  * Slowpath and fastpath rework by Vladislav Zolotarov
14  * Statistics and Link management by Yitchak Gertner
15  *
16  */
17 #ifndef BNX2X_CMN_H
18 #define BNX2X_CMN_H
19
20 #include "akaros_compat.h"
21
22 #include "bnx2x.h"
23 #include "bnx2x_sriov.h"
24
25 /* This is used as a replacement for an MCP if it's not present */
26 extern int bnx2x_load_count[2][3]; /* per-path: 0-common, 1-port0, 2-port1 */
27 extern int bnx2x_num_queues;
28
29 /************************ Macros ********************************/
30 #define BNX2X_PCI_FREE(x, y, size) \
31         do { \
32                 if (x) { \
33                         dma_free_coherent(&bp->pdev->dev, size, (void *)x, y); \
34                         x = NULL; \
35                         y = 0; \
36                 } \
37         } while (0)
38
39 #define BNX2X_FREE(x) \
40         do { \
41                 if (x) { \
42                         kfree((void *)x); \
43                         x = NULL; \
44                 } \
45         } while (0)
46
47 #define BNX2X_PCI_ALLOC(y, size)                                        \
48 ({                                                                      \
49         void *x = dma_zalloc_coherent(&bp->pdev->dev, size, y, GFP_KERNEL); \
50         if (x)                                                          \
51                 DP(NETIF_MSG_HW,                                        \
52                    "BNX2X_PCI_ALLOC: Physical %Lx Virtual %p\n",        \
53                    (unsigned long long)(*y), x);                        \
54         x;                                                              \
55 })
56 #define BNX2X_PCI_FALLOC(y, size)                                       \
57 ({                                                                      \
58         void *x = dma_alloc_coherent(&bp->pdev->dev, size, y, GFP_KERNEL); \
59         if (x) {                                                        \
60                 memset(x, 0xff, size);                                  \
61                 DP(NETIF_MSG_HW,                                        \
62                    "BNX2X_PCI_FALLOC: Physical %Lx Virtual %p\n",       \
63                    (unsigned long long)(*y), x);                        \
64         }                                                               \
65         x;                                                              \
66 })
67
68 /*********************** Interfaces ****************************
69  *  Functions that need to be implemented by each driver version
70  */
71 /* Init */
72
73 /**
74  * bnx2x_send_unload_req - request unload mode from the MCP.
75  *
76  * @bp:                 driver handle
77  * @unload_mode:        requested function's unload mode
78  *
79  * Return unload mode returned by the MCP: COMMON, PORT or FUNC.
80  */
81 u32 bnx2x_send_unload_req(struct bnx2x *bp, int unload_mode);
82
83 /**
84  * bnx2x_send_unload_done - send UNLOAD_DONE command to the MCP.
85  *
86  * @bp:         driver handle
87  * @keep_link:          true iff link should be kept up
88  */
89 void bnx2x_send_unload_done(struct bnx2x *bp, bool keep_link);
90
91 /**
92  * bnx2x_config_rss_pf - configure RSS parameters in a PF.
93  *
94  * @bp:                 driver handle
95  * @rss_obj:            RSS object to use
96  * @ind_table:          indirection table to configure
97  * @config_hash:        re-configure RSS hash keys configuration
98  * @enable:             enabled or disabled configuration
99  */
100 int bnx2x_rss(struct bnx2x *bp, struct bnx2x_rss_config_obj *rss_obj,
101               bool config_hash, bool enable);
102
103 /**
104  * bnx2x__init_func_obj - init function object
105  *
106  * @bp:                 driver handle
107  *
108  * Initializes the Function Object with the appropriate
109  * parameters which include a function slow path driver
110  * interface.
111  */
112 void bnx2x__init_func_obj(struct bnx2x *bp);
113
114 /**
115  * bnx2x_setup_queue - setup eth queue.
116  *
117  * @bp:         driver handle
118  * @fp:         pointer to the fastpath structure
119  * @leading:    boolean
120  *
121  */
122 int bnx2x_setup_queue(struct bnx2x *bp, struct bnx2x_fastpath *fp,
123                        bool leading);
124
125 /**
126  * bnx2x_setup_leading - bring up a leading eth queue.
127  *
128  * @bp:         driver handle
129  */
130 int bnx2x_setup_leading(struct bnx2x *bp);
131
132 /**
133  * bnx2x_fw_command - send the MCP a request
134  *
135  * @bp:         driver handle
136  * @command:    request
137  * @param:      request's parameter
138  *
139  * block until there is a reply
140  */
141 u32 bnx2x_fw_command(struct bnx2x *bp, u32 command, u32 param);
142
143 /**
144  * bnx2x_initial_phy_init - initialize link parameters structure variables.
145  *
146  * @bp:         driver handle
147  * @load_mode:  current mode
148  */
149 int bnx2x_initial_phy_init(struct bnx2x *bp, int load_mode);
150
151 /**
152  * bnx2x_link_set - configure hw according to link parameters structure.
153  *
154  * @bp:         driver handle
155  */
156 void bnx2x_link_set(struct bnx2x *bp);
157
158 /**
159  * bnx2x_force_link_reset - Forces link reset, and put the PHY
160  * in reset as well.
161  *
162  * @bp:         driver handle
163  */
164 void bnx2x_force_link_reset(struct bnx2x *bp);
165
166 /**
167  * bnx2x_link_test - query link status.
168  *
169  * @bp:         driver handle
170  * @is_serdes:  bool
171  *
172  * Returns 0 if link is UP.
173  */
174 u8 bnx2x_link_test(struct bnx2x *bp, u8 is_serdes);
175
176 /**
177  * bnx2x_drv_pulse - write driver pulse to shmem
178  *
179  * @bp:         driver handle
180  *
181  * writes the value in bp->fw_drv_pulse_wr_seq to drv_pulse mbox
182  * in the shmem.
183  */
184 void bnx2x_drv_pulse(struct bnx2x *bp);
185
186 /**
187  * bnx2x_igu_ack_sb - update IGU with current SB value
188  *
189  * @bp:         driver handle
190  * @igu_sb_id:  SB id
191  * @segment:    SB segment
192  * @index:      SB index
193  * @op:         SB operation
194  * @update:     is HW update required
195  */
196 void bnx2x_igu_ack_sb(struct bnx2x *bp, u8 igu_sb_id, u8 segment,
197                       u16 index, u8 op, u8 update);
198
199 /* Disable transactions from chip to host */
200 void bnx2x_pf_disable(struct bnx2x *bp);
201 int bnx2x_pretend_func(struct bnx2x *bp, u16 pretend_func_val);
202
203 /**
204  * bnx2x__link_status_update - handles link status change.
205  *
206  * @bp:         driver handle
207  */
208 void bnx2x__link_status_update(struct bnx2x *bp);
209
210 /**
211  * bnx2x_link_report - report link status to upper layer.
212  *
213  * @bp:         driver handle
214  */
215 void bnx2x_link_report(struct bnx2x *bp);
216
217 /* None-atomic version of bnx2x_link_report() */
218 void __bnx2x_link_report(struct bnx2x *bp);
219
220 /**
221  * bnx2x_get_mf_speed - calculate MF speed.
222  *
223  * @bp:         driver handle
224  *
225  * Takes into account current linespeed and MF configuration.
226  */
227 u16 bnx2x_get_mf_speed(struct bnx2x *bp);
228
229 /**
230  * bnx2x_msix_sp_int - MSI-X slowpath interrupt handler
231  *
232  * @irq:                irq number
233  * @dev_instance:       private instance
234  */
235 irqreturn_t bnx2x_msix_sp_int(int irq, void *dev_instance);
236
237 /**
238  * bnx2x_interrupt - non MSI-X interrupt handler
239  *
240  * @irq:                irq number
241  * @dev_instance:       private instance
242  */
243 irqreturn_t bnx2x_interrupt(int irq, void *dev_instance);
244
245 /**
246  * bnx2x_cnic_notify - send command to cnic driver
247  *
248  * @bp:         driver handle
249  * @cmd:        command
250  */
251 int bnx2x_cnic_notify(struct bnx2x *bp, int cmd);
252
253 /**
254  * bnx2x_setup_cnic_irq_info - provides cnic with IRQ information
255  *
256  * @bp:         driver handle
257  */
258 void bnx2x_setup_cnic_irq_info(struct bnx2x *bp);
259
260 /**
261  * bnx2x_setup_cnic_info - provides cnic with updated info
262  *
263  * @bp:         driver handle
264  */
265 void bnx2x_setup_cnic_info(struct bnx2x *bp);
266
267 /**
268  * bnx2x_int_enable - enable HW interrupts.
269  *
270  * @bp:         driver handle
271  */
272 void bnx2x_int_enable(struct bnx2x *bp);
273
274 /**
275  * bnx2x_int_disable_sync - disable interrupts.
276  *
277  * @bp:         driver handle
278  * @disable_hw: true, disable HW interrupts.
279  *
280  * This function ensures that there are no
281  * ISRs or SP DPCs (sp_task) are running after it returns.
282  */
283 void bnx2x_int_disable_sync(struct bnx2x *bp, int disable_hw);
284
285 /**
286  * bnx2x_nic_init_cnic - init driver internals for cnic.
287  *
288  * @bp:         driver handle
289  * @load_code:  COMMON, PORT or FUNCTION
290  *
291  * Initializes:
292  *  - rings
293  *  - status blocks
294  *  - etc.
295  */
296 void bnx2x_nic_init_cnic(struct bnx2x *bp);
297
298 /**
299  * bnx2x_preirq_nic_init - init driver internals.
300  *
301  * @bp:         driver handle
302  *
303  * Initializes:
304  *  - fastpath object
305  *  - fastpath rings
306  *  etc.
307  */
308 void bnx2x_pre_irq_nic_init(struct bnx2x *bp);
309
310 /**
311  * bnx2x_postirq_nic_init - init driver internals.
312  *
313  * @bp:         driver handle
314  * @load_code:  COMMON, PORT or FUNCTION
315  *
316  * Initializes:
317  *  - status blocks
318  *  - slowpath rings
319  *  - etc.
320  */
321 void bnx2x_post_irq_nic_init(struct bnx2x *bp, u32 load_code);
322 /**
323  * bnx2x_alloc_mem_cnic - allocate driver's memory for cnic.
324  *
325  * @bp:         driver handle
326  */
327 int bnx2x_alloc_mem_cnic(struct bnx2x *bp);
328 /**
329  * bnx2x_alloc_mem - allocate driver's memory.
330  *
331  * @bp:         driver handle
332  */
333 int bnx2x_alloc_mem(struct bnx2x *bp);
334
335 /**
336  * bnx2x_free_mem_cnic - release driver's memory for cnic.
337  *
338  * @bp:         driver handle
339  */
340 void bnx2x_free_mem_cnic(struct bnx2x *bp);
341 /**
342  * bnx2x_free_mem - release driver's memory.
343  *
344  * @bp:         driver handle
345  */
346 void bnx2x_free_mem(struct bnx2x *bp);
347
348 /**
349  * bnx2x_set_num_queues - set number of queues according to mode.
350  *
351  * @bp:         driver handle
352  */
353 void bnx2x_set_num_queues(struct bnx2x *bp);
354
355 /**
356  * bnx2x_chip_cleanup - cleanup chip internals.
357  *
358  * @bp:                 driver handle
359  * @unload_mode:        COMMON, PORT, FUNCTION
360  * @keep_link:          true iff link should be kept up.
361  *
362  * - Cleanup MAC configuration.
363  * - Closes clients.
364  * - etc.
365  */
366 void bnx2x_chip_cleanup(struct bnx2x *bp, int unload_mode, bool keep_link);
367
368 /**
369  * bnx2x_acquire_hw_lock - acquire HW lock.
370  *
371  * @bp:         driver handle
372  * @resource:   resource bit which was locked
373  */
374 int bnx2x_acquire_hw_lock(struct bnx2x *bp, u32 resource);
375
376 /**
377  * bnx2x_release_hw_lock - release HW lock.
378  *
379  * @bp:         driver handle
380  * @resource:   resource bit which was locked
381  */
382 int bnx2x_release_hw_lock(struct bnx2x *bp, u32 resource);
383
384 /**
385  * bnx2x_release_leader_lock - release recovery leader lock
386  *
387  * @bp:         driver handle
388  */
389 int bnx2x_release_leader_lock(struct bnx2x *bp);
390
391 /**
392  * bnx2x_set_eth_mac - configure eth MAC address in the HW
393  *
394  * @bp:         driver handle
395  * @set:        set or clear
396  *
397  * Configures according to the value in netdev->dev_addr.
398  */
399 int bnx2x_set_eth_mac(struct bnx2x *bp, bool set);
400
401 /**
402  * bnx2x_set_rx_mode - set MAC filtering configurations.
403  *
404  * @dev:        netdevice
405  *
406  * called with netif_tx_lock from dev_mcast.c
407  * If bp->state is OPEN, should be called with
408  * netif_addr_lock_bh()
409  */
410 void bnx2x_set_rx_mode_inner(struct bnx2x *bp);
411
412 /* Parity errors related */
413 void bnx2x_set_pf_load(struct bnx2x *bp);
414 bool bnx2x_clear_pf_load(struct bnx2x *bp);
415 bool bnx2x_chk_parity_attn(struct bnx2x *bp, bool *global, bool print);
416 bool bnx2x_reset_is_done(struct bnx2x *bp, int engine);
417 void bnx2x_set_reset_in_progress(struct bnx2x *bp);
418 void bnx2x_set_reset_global(struct bnx2x *bp);
419 void bnx2x_disable_close_the_gate(struct bnx2x *bp);
420 int bnx2x_init_hw_func_cnic(struct bnx2x *bp);
421
422 /**
423  * bnx2x_sp_event - handle ramrods completion.
424  *
425  * @fp:         fastpath handle for the event
426  * @rr_cqe:     eth_rx_cqe
427  */
428 void bnx2x_sp_event(struct bnx2x_fastpath *fp, union eth_rx_cqe *rr_cqe);
429
430 /**
431  * bnx2x_ilt_set_info - prepare ILT configurations.
432  *
433  * @bp:         driver handle
434  */
435 void bnx2x_ilt_set_info(struct bnx2x *bp);
436
437 /**
438  * bnx2x_ilt_set_cnic_info - prepare ILT configurations for SRC
439  * and TM.
440  *
441  * @bp:         driver handle
442  */
443 void bnx2x_ilt_set_info_cnic(struct bnx2x *bp);
444
445 /**
446  * bnx2x_dcbx_init - initialize dcbx protocol.
447  *
448  * @bp:         driver handle
449  */
450 void bnx2x_dcbx_init(struct bnx2x *bp, bool update_shmem);
451
452 /**
453  * bnx2x_set_power_state - set power state to the requested value.
454  *
455  * @bp:         driver handle
456  * @state:      required state D0 or D3hot
457  *
458  * Currently only D0 and D3hot are supported.
459  */
460 int bnx2x_set_power_state(struct bnx2x *bp, pci_power_t state);
461
462 /**
463  * bnx2x_update_max_mf_config - update MAX part of MF configuration in HW.
464  *
465  * @bp:         driver handle
466  * @value:      new value
467  */
468 void bnx2x_update_max_mf_config(struct bnx2x *bp, u32 value);
469 /* Error handling */
470 void bnx2x_fw_dump_lvl(struct bnx2x *bp, const char *lvl);
471
472 /* dev_close main block */
473 int bnx2x_nic_unload(struct bnx2x *bp, int unload_mode, bool keep_link);
474
475 /* dev_open main block */
476 int bnx2x_nic_load(struct bnx2x *bp, int load_mode);
477
478 /* hard_xmit callback */
479 netdev_tx_t bnx2x_start_xmit(struct sk_buff *skb, struct net_device *dev);
480
481 /* setup_tc callback */
482 int bnx2x_setup_tc(struct net_device *dev, u8 num_tc);
483
484 int bnx2x_get_vf_config(struct net_device *dev, int vf,
485                         struct ifla_vf_info *ivi);
486 int bnx2x_set_vf_mac(struct net_device *dev, int queue, u8 *mac);
487 int bnx2x_set_vf_vlan(struct net_device *netdev, int vf, u16 vlan, u8 qos);
488
489 /* select_queue callback */
490 u16 bnx2x_select_queue(struct net_device *dev, struct sk_buff *skb,
491                        void *accel_priv, select_queue_fallback_t fallback);
492
493 static inline void bnx2x_update_rx_prod(struct bnx2x *bp,
494                                         struct bnx2x_fastpath *fp,
495                                         u16 bd_prod, u16 rx_comp_prod,
496                                         u16 rx_sge_prod)
497 {
498         struct ustorm_eth_rx_producers rx_prods = {0};
499         u32 i;
500
501         /* Update producers */
502         rx_prods.bd_prod = bd_prod;
503         rx_prods.cqe_prod = rx_comp_prod;
504         rx_prods.sge_prod = rx_sge_prod;
505
506         /* Make sure that the BD and SGE data is updated before updating the
507          * producers since FW might read the BD/SGE right after the producer
508          * is updated.
509          * This is only applicable for weak-ordered memory model archs such
510          * as IA-64. The following barrier is also mandatory since FW will
511          * assumes BDs must have buffers.
512          */
513         wmb();
514
515         for (i = 0; i < sizeof(rx_prods)/4; i++)
516                 REG_WR(bp, fp->ustorm_rx_prods_offset + i*4,
517                        ((u32 *)&rx_prods)[i]);
518
519         mmiowb(); /* keep prod updates ordered */
520
521         DP(NETIF_MSG_RX_STATUS,
522            "queue[%d]:  wrote  bd_prod %u  cqe_prod %u  sge_prod %u\n",
523            fp->index, bd_prod, rx_comp_prod, rx_sge_prod);
524 }
525
526 /* reload helper */
527 int bnx2x_reload_if_running(struct net_device *dev);
528
529 int bnx2x_change_mac_addr(struct net_device *dev, void *p);
530
531 /* NAPI poll Tx part */
532 int bnx2x_tx_int(struct bnx2x *bp, struct bnx2x_fp_txdata *txdata);
533
534 /* suspend/resume callbacks */
535 int bnx2x_suspend(struct pci_dev *pdev, pm_message_t state);
536 int bnx2x_resume(struct pci_dev *pdev);
537
538 /* Release IRQ vectors */
539 void bnx2x_free_irq(struct bnx2x *bp);
540
541 void bnx2x_free_fp_mem(struct bnx2x *bp);
542 void bnx2x_init_rx_rings(struct bnx2x *bp);
543 void bnx2x_init_rx_rings_cnic(struct bnx2x *bp);
544 void bnx2x_free_skbs(struct bnx2x *bp);
545 void bnx2x_netif_stop(struct bnx2x *bp, int disable_hw);
546 void bnx2x_netif_start(struct bnx2x *bp);
547 int bnx2x_load_cnic(struct bnx2x *bp);
548
549 /**
550  * bnx2x_enable_msix - set msix configuration.
551  *
552  * @bp:         driver handle
553  *
554  * fills msix_table, requests vectors, updates num_queues
555  * according to number of available vectors.
556  */
557 int bnx2x_enable_msix(struct bnx2x *bp);
558
559 /**
560  * bnx2x_enable_msi - request msi mode from OS, updated internals accordingly
561  *
562  * @bp:         driver handle
563  */
564 int bnx2x_enable_msi(struct bnx2x *bp);
565
566 /**
567  * bnx2x_low_latency_recv - LL callback
568  *
569  * @napi:       napi structure
570  */
571 int bnx2x_low_latency_recv(struct napi_struct *napi);
572
573 /**
574  * bnx2x_alloc_mem_bp - allocate memories outsize main driver structure
575  *
576  * @bp:         driver handle
577  */
578 int bnx2x_alloc_mem_bp(struct bnx2x *bp);
579
580 /**
581  * bnx2x_free_mem_bp - release memories outsize main driver structure
582  *
583  * @bp:         driver handle
584  */
585 void bnx2x_free_mem_bp(struct bnx2x *bp);
586
587 /**
588  * bnx2x_change_mtu - change mtu netdev callback
589  *
590  * @dev:        net device
591  * @new_mtu:    requested mtu
592  *
593  */
594 int bnx2x_change_mtu(struct net_device *dev, int new_mtu);
595
596 #ifdef NETDEV_FCOE_WWNN
597 /**
598  * bnx2x_fcoe_get_wwn - return the requested WWN value for this port
599  *
600  * @dev:        net_device
601  * @wwn:        output buffer
602  * @type:       WWN type: NETDEV_FCOE_WWNN (node) or NETDEV_FCOE_WWPN (port)
603  *
604  */
605 int bnx2x_fcoe_get_wwn(struct net_device *dev, u64 *wwn, int type);
606 #endif
607
608 netdev_features_t bnx2x_fix_features(struct net_device *dev,
609                                      netdev_features_t features);
610 int bnx2x_set_features(struct net_device *dev, netdev_features_t features);
611
612 /**
613  * bnx2x_tx_timeout - tx timeout netdev callback
614  *
615  * @dev:        net device
616  */
617 void bnx2x_tx_timeout(struct net_device *dev);
618
619 /*********************** Inlines **********************************/
620 /*********************** Fast path ********************************/
621 static inline void bnx2x_update_fpsb_idx(struct bnx2x_fastpath *fp)
622 {
623         barrier(); /* status block is written to by the chip */
624         fp->fp_hc_idx = fp->sb_running_index[SM_RX_ID];
625 }
626
627 static inline void bnx2x_igu_ack_sb_gen(struct bnx2x *bp, u8 igu_sb_id,
628                                         u8 segment, u16 index, u8 op,
629                                         u8 update, u32 igu_addr)
630 {
631         struct igu_regular cmd_data = {0};
632
633         cmd_data.sb_id_and_flags =
634                         ((index << IGU_REGULAR_SB_INDEX_SHIFT) |
635                          (segment << IGU_REGULAR_SEGMENT_ACCESS_SHIFT) |
636                          (update << IGU_REGULAR_BUPDATE_SHIFT) |
637                          (op << IGU_REGULAR_ENABLE_INT_SHIFT));
638
639         DP(NETIF_MSG_INTR, "write 0x%08x to IGU addr 0x%x\n",
640            cmd_data.sb_id_and_flags, igu_addr);
641         REG_WR(bp, igu_addr, cmd_data.sb_id_and_flags);
642
643         /* Make sure that ACK is written */
644         mmiowb();
645         barrier();
646 }
647
648 static inline void bnx2x_hc_ack_sb(struct bnx2x *bp, u8 sb_id,
649                                    u8 storm, u16 index, u8 op, u8 update)
650 {
651         u32 hc_addr = (HC_REG_COMMAND_REG + BP_PORT(bp)*32 +
652                        COMMAND_REG_INT_ACK);
653         struct igu_ack_register igu_ack;
654
655         igu_ack.status_block_index = index;
656         igu_ack.sb_id_and_flags =
657                         ((sb_id << IGU_ACK_REGISTER_STATUS_BLOCK_ID_SHIFT) |
658                          (storm << IGU_ACK_REGISTER_STORM_ID_SHIFT) |
659                          (update << IGU_ACK_REGISTER_UPDATE_INDEX_SHIFT) |
660                          (op << IGU_ACK_REGISTER_INTERRUPT_MODE_SHIFT));
661
662         REG_WR(bp, hc_addr, (*(u32 *)&igu_ack));
663
664         /* Make sure that ACK is written */
665         mmiowb();
666         barrier();
667 }
668
669 static inline void bnx2x_ack_sb(struct bnx2x *bp, u8 igu_sb_id, u8 storm,
670                                 u16 index, u8 op, u8 update)
671 {
672         if (bp->common.int_block == INT_BLOCK_HC)
673                 bnx2x_hc_ack_sb(bp, igu_sb_id, storm, index, op, update);
674         else {
675                 u8 segment;
676
677                 if (CHIP_INT_MODE_IS_BC(bp))
678                         segment = storm;
679                 else if (igu_sb_id != bp->igu_dsb_id)
680                         segment = IGU_SEG_ACCESS_DEF;
681                 else if (storm == ATTENTION_ID)
682                         segment = IGU_SEG_ACCESS_ATTN;
683                 else
684                         segment = IGU_SEG_ACCESS_DEF;
685                 bnx2x_igu_ack_sb(bp, igu_sb_id, segment, index, op, update);
686         }
687 }
688
689 static inline u16 bnx2x_hc_ack_int(struct bnx2x *bp)
690 {
691         u32 hc_addr = (HC_REG_COMMAND_REG + BP_PORT(bp)*32 +
692                        COMMAND_REG_SIMD_MASK);
693         u32 result = REG_RD(bp, hc_addr);
694
695         barrier();
696         return result;
697 }
698
699 static inline u16 bnx2x_igu_ack_int(struct bnx2x *bp)
700 {
701         u32 igu_addr = (BAR_IGU_INTMEM + IGU_REG_SISR_MDPC_WMASK_LSB_UPPER*8);
702         u32 result = REG_RD(bp, igu_addr);
703
704         DP(NETIF_MSG_INTR, "read 0x%08x from IGU addr 0x%x\n",
705            result, igu_addr);
706
707         barrier();
708         return result;
709 }
710
711 static inline u16 bnx2x_ack_int(struct bnx2x *bp)
712 {
713         barrier();
714         if (bp->common.int_block == INT_BLOCK_HC)
715                 return bnx2x_hc_ack_int(bp);
716         else
717                 return bnx2x_igu_ack_int(bp);
718 }
719
720 static inline int bnx2x_has_tx_work_unload(struct bnx2x_fp_txdata *txdata)
721 {
722         /* Tell compiler that consumer and producer can change */
723         barrier();
724         return txdata->tx_pkt_prod != txdata->tx_pkt_cons;
725 }
726
727 static inline u16 bnx2x_tx_avail(struct bnx2x *bp,
728                                  struct bnx2x_fp_txdata *txdata)
729 {
730         s16 used;
731         u16 prod;
732         u16 cons;
733
734         prod = txdata->tx_bd_prod;
735         cons = txdata->tx_bd_cons;
736
737         used = SUB_S16(prod, cons);
738
739 #ifdef BNX2X_STOP_ON_ERROR
740         WARN_ON(used < 0);
741         WARN_ON(used > txdata->tx_ring_size);
742         WARN_ON((txdata->tx_ring_size - used) > MAX_TX_AVAIL);
743 #endif
744
745         return (s16)(txdata->tx_ring_size) - used;
746 }
747
748 static inline int bnx2x_tx_queue_has_work(struct bnx2x_fp_txdata *txdata)
749 {
750         u16 hw_cons;
751
752         /* Tell compiler that status block fields can change */
753         barrier();
754         hw_cons = le16_to_cpu(*txdata->tx_cons_sb);
755         return hw_cons != txdata->tx_pkt_cons;
756 }
757
758 static inline bool bnx2x_has_tx_work(struct bnx2x_fastpath *fp)
759 {
760         u8 cos;
761         for_each_cos_in_tx_queue(fp, cos)
762                 if (bnx2x_tx_queue_has_work(fp->txdata_ptr[cos]))
763                         return true;
764         return false;
765 }
766
767 #define BNX2X_IS_CQE_COMPLETED(cqe_fp) (cqe_fp->marker == 0x0)
768 #define BNX2X_SEED_CQE(cqe_fp) (cqe_fp->marker = 0xFFFFFFFF)
769 static inline int bnx2x_has_rx_work(struct bnx2x_fastpath *fp)
770 {
771         u16 cons;
772         union eth_rx_cqe *cqe;
773         struct eth_fast_path_rx_cqe *cqe_fp;
774
775         cons = RCQ_BD(fp->rx_comp_cons);
776         cqe = &fp->rx_comp_ring[cons];
777         cqe_fp = &cqe->fast_path_cqe;
778         return BNX2X_IS_CQE_COMPLETED(cqe_fp);
779 }
780
781 /**
782  * bnx2x_tx_disable - disables tx from stack point of view
783  *
784  * @bp:         driver handle
785  */
786 static inline void bnx2x_tx_disable(struct bnx2x *bp)
787 {
788         netif_tx_disable(bp->dev);
789         netif_carrier_off(bp->dev);
790 }
791
792 static inline void bnx2x_free_rx_sge(struct bnx2x *bp,
793                                      struct bnx2x_fastpath *fp, u16 index)
794 {
795         struct sw_rx_page *sw_buf = &fp->rx_page_ring[index];
796         struct page *page = sw_buf->page;
797         struct eth_rx_sge *sge = &fp->rx_sge_ring[index];
798
799         /* Skip "next page" elements */
800         if (!page)
801                 return;
802
803         dma_unmap_page(&bp->pdev->dev, dma_unmap_addr(sw_buf, mapping),
804                        SGE_PAGES, DMA_FROM_DEVICE);
805         __free_pages(page, PAGES_PER_SGE_SHIFT);
806
807         sw_buf->page = NULL;
808         sge->addr_hi = 0;
809         sge->addr_lo = 0;
810 }
811
812 static inline void bnx2x_del_all_napi_cnic(struct bnx2x *bp)
813 {
814         int i;
815
816         for_each_rx_queue_cnic(bp, i) {
817                 napi_hash_del(&bnx2x_fp(bp, i, napi));
818                 netif_napi_del(&bnx2x_fp(bp, i, napi));
819         }
820 }
821
822 static inline void bnx2x_del_all_napi(struct bnx2x *bp)
823 {
824         int i;
825
826         for_each_eth_queue(bp, i) {
827                 napi_hash_del(&bnx2x_fp(bp, i, napi));
828                 netif_napi_del(&bnx2x_fp(bp, i, napi));
829         }
830 }
831
832 int bnx2x_set_int_mode(struct bnx2x *bp);
833
834 static inline void bnx2x_disable_msi(struct bnx2x *bp)
835 {
836         if (bp->flags & USING_MSIX_FLAG) {
837                 pci_disable_msix(bp->pdev);
838                 bp->flags &= ~(USING_MSIX_FLAG | USING_SINGLE_MSIX_FLAG);
839         } else if (bp->flags & USING_MSI_FLAG) {
840                 pci_disable_msi(bp->pdev);
841                 bp->flags &= ~USING_MSI_FLAG;
842         }
843 }
844
845 static inline void bnx2x_clear_sge_mask_next_elems(struct bnx2x_fastpath *fp)
846 {
847         int i, j;
848
849         for (i = 1; i <= NUM_RX_SGE_PAGES; i++) {
850                 int idx = RX_SGE_CNT * i - 1;
851
852                 for (j = 0; j < 2; j++) {
853                         BIT_VEC64_CLEAR_BIT(fp->sge_mask, idx);
854                         idx--;
855                 }
856         }
857 }
858
859 static inline void bnx2x_init_sge_ring_bit_mask(struct bnx2x_fastpath *fp)
860 {
861         /* Set the mask to all 1-s: it's faster to compare to 0 than to 0xf-s */
862         memset(fp->sge_mask, 0xff, sizeof(fp->sge_mask));
863
864         /* Clear the two last indices in the page to 1:
865            these are the indices that correspond to the "next" element,
866            hence will never be indicated and should be removed from
867            the calculations. */
868         bnx2x_clear_sge_mask_next_elems(fp);
869 }
870
871 /* note that we are not allocating a new buffer,
872  * we are just moving one from cons to prod
873  * we are not creating a new mapping,
874  * so there is no need to check for dma_mapping_error().
875  */
876 static inline void bnx2x_reuse_rx_data(struct bnx2x_fastpath *fp,
877                                       u16 cons, u16 prod)
878 {
879         struct sw_rx_bd *cons_rx_buf = &fp->rx_buf_ring[cons];
880         struct sw_rx_bd *prod_rx_buf = &fp->rx_buf_ring[prod];
881         struct eth_rx_bd *cons_bd = &fp->rx_desc_ring[cons];
882         struct eth_rx_bd *prod_bd = &fp->rx_desc_ring[prod];
883
884         dma_unmap_addr_set(prod_rx_buf, mapping,
885                            dma_unmap_addr(cons_rx_buf, mapping));
886         prod_rx_buf->data = cons_rx_buf->data;
887         *prod_bd = *cons_bd;
888 }
889
890 /************************* Init ******************************************/
891
892 /* returns func by VN for current port */
893 static inline int func_by_vn(struct bnx2x *bp, int vn)
894 {
895         return 2 * vn + BP_PORT(bp);
896 }
897
898 static inline int bnx2x_config_rss_eth(struct bnx2x *bp, bool config_hash)
899 {
900         return bnx2x_rss(bp, &bp->rss_conf_obj, config_hash, true);
901 }
902
903 /**
904  * bnx2x_func_start - init function
905  *
906  * @bp:         driver handle
907  *
908  * Must be called before sending CLIENT_SETUP for the first client.
909  */
910 static inline int bnx2x_func_start(struct bnx2x *bp)
911 {
912         struct bnx2x_func_state_params func_params = {NULL};
913         struct bnx2x_func_start_params *start_params =
914                 &func_params.params.start;
915
916         /* Prepare parameters for function state transitions */
917         __set_bit(RAMROD_COMP_WAIT, &func_params.ramrod_flags);
918
919         func_params.f_obj = &bp->func_obj;
920         func_params.cmd = BNX2X_F_CMD_START;
921
922         /* Function parameters */
923         start_params->mf_mode = bp->mf_mode;
924         start_params->sd_vlan_tag = bp->mf_ov;
925
926         if (CHIP_IS_E2(bp) || CHIP_IS_E3(bp))
927                 start_params->network_cos_mode = STATIC_COS;
928         else /* CHIP_IS_E1X */
929                 start_params->network_cos_mode = FW_WRR;
930
931         start_params->tunnel_mode       = TUNN_MODE_GRE;
932         start_params->gre_tunnel_type   = IPGRE_TUNNEL;
933         start_params->inner_gre_rss_en  = 1;
934
935         if (IS_MF_UFP(bp) && BNX2X_IS_MF_SD_PROTOCOL_FCOE(bp)) {
936                 start_params->class_fail_ethtype = ETH_P_FIP;
937                 start_params->class_fail = 1;
938                 start_params->no_added_tags = 1;
939         }
940
941         return bnx2x_func_state_change(bp, &func_params);
942 }
943
944 /**
945  * bnx2x_set_fw_mac_addr - fill in a MAC address in FW format
946  *
947  * @fw_hi:      pointer to upper part
948  * @fw_mid:     pointer to middle part
949  * @fw_lo:      pointer to lower part
950  * @mac:        pointer to MAC address
951  */
952 static inline void bnx2x_set_fw_mac_addr(__le16 *fw_hi, __le16 *fw_mid,
953                                          __le16 *fw_lo, u8 *mac)
954 {
955         ((u8 *)fw_hi)[0]  = mac[1];
956         ((u8 *)fw_hi)[1]  = mac[0];
957         ((u8 *)fw_mid)[0] = mac[3];
958         ((u8 *)fw_mid)[1] = mac[2];
959         ((u8 *)fw_lo)[0]  = mac[5];
960         ((u8 *)fw_lo)[1]  = mac[4];
961 }
962
963 static inline void bnx2x_free_rx_sge_range(struct bnx2x *bp,
964                                            struct bnx2x_fastpath *fp, int last)
965 {
966         int i;
967
968         if (fp->disable_tpa)
969                 return;
970
971         for (i = 0; i < last; i++)
972                 bnx2x_free_rx_sge(bp, fp, i);
973 }
974
975 static inline void bnx2x_set_next_page_rx_bd(struct bnx2x_fastpath *fp)
976 {
977         int i;
978
979         for (i = 1; i <= NUM_RX_RINGS; i++) {
980                 struct eth_rx_bd *rx_bd;
981
982                 rx_bd = &fp->rx_desc_ring[RX_DESC_CNT * i - 2];
983                 rx_bd->addr_hi =
984                         cpu_to_le32(U64_HI(fp->rx_desc_mapping +
985                                     BCM_PAGE_SIZE*(i % NUM_RX_RINGS)));
986                 rx_bd->addr_lo =
987                         cpu_to_le32(U64_LO(fp->rx_desc_mapping +
988                                     BCM_PAGE_SIZE*(i % NUM_RX_RINGS)));
989         }
990 }
991
992 /* Statistics ID are global per chip/path, while Client IDs for E1x are per
993  * port.
994  */
995 static inline u8 bnx2x_stats_id(struct bnx2x_fastpath *fp)
996 {
997         struct bnx2x *bp = fp->bp;
998         if (!CHIP_IS_E1x(bp)) {
999                 /* there are special statistics counters for FCoE 136..140 */
1000                 if (IS_FCOE_FP(fp))
1001                         return bp->cnic_base_cl_id + (bp->pf_num >> 1);
1002                 return fp->cl_id;
1003         }
1004         return fp->cl_id + BP_PORT(bp) * FP_SB_MAX_E1x;
1005 }
1006
1007 static inline void bnx2x_init_vlan_mac_fp_objs(struct bnx2x_fastpath *fp,
1008                                                bnx2x_obj_type obj_type)
1009 {
1010         struct bnx2x *bp = fp->bp;
1011
1012         /* Configure classification DBs */
1013         bnx2x_init_mac_obj(bp, &bnx2x_sp_obj(bp, fp).mac_obj, fp->cl_id,
1014                            fp->cid, BP_FUNC(bp), bnx2x_sp(bp, mac_rdata),
1015                            bnx2x_sp_mapping(bp, mac_rdata),
1016                            BNX2X_FILTER_MAC_PENDING,
1017                            &bp->sp_state, obj_type,
1018                            &bp->macs_pool);
1019 }
1020
1021 /**
1022  * bnx2x_get_path_func_num - get number of active functions
1023  *
1024  * @bp:         driver handle
1025  *
1026  * Calculates the number of active (not hidden) functions on the
1027  * current path.
1028  */
1029 static inline u8 bnx2x_get_path_func_num(struct bnx2x *bp)
1030 {
1031         u8 func_num = 0, i;
1032
1033         /* 57710 has only one function per-port */
1034         if (CHIP_IS_E1(bp))
1035                 return 1;
1036
1037         /* Calculate a number of functions enabled on the current
1038          * PATH/PORT.
1039          */
1040         if (CHIP_REV_IS_SLOW(bp)) {
1041                 if (IS_MF(bp))
1042                         func_num = 4;
1043                 else
1044                         func_num = 2;
1045         } else {
1046                 for (i = 0; i < E1H_FUNC_MAX / 2; i++) {
1047                         u32 func_config =
1048                                 MF_CFG_RD(bp,
1049                                           func_mf_config[BP_PORT(bp) + 2 * i].
1050                                           config);
1051                         func_num +=
1052                                 ((func_config & FUNC_MF_CFG_FUNC_HIDE) ? 0 : 1);
1053                 }
1054         }
1055
1056         WARN_ON(!func_num);
1057
1058         return func_num;
1059 }
1060
1061 static inline void bnx2x_init_bp_objs(struct bnx2x *bp)
1062 {
1063         /* RX_MODE controlling object */
1064         bnx2x_init_rx_mode_obj(bp, &bp->rx_mode_obj);
1065
1066         /* multicast configuration controlling object */
1067         bnx2x_init_mcast_obj(bp, &bp->mcast_obj, bp->fp->cl_id, bp->fp->cid,
1068                              BP_FUNC(bp), BP_FUNC(bp),
1069                              bnx2x_sp(bp, mcast_rdata),
1070                              bnx2x_sp_mapping(bp, mcast_rdata),
1071                              BNX2X_FILTER_MCAST_PENDING, &bp->sp_state,
1072                              BNX2X_OBJ_TYPE_RX);
1073
1074         /* Setup CAM credit pools */
1075         bnx2x_init_mac_credit_pool(bp, &bp->macs_pool, BP_FUNC(bp),
1076                                    bnx2x_get_path_func_num(bp));
1077
1078         bnx2x_init_vlan_credit_pool(bp, &bp->vlans_pool, BP_ABS_FUNC(bp)>>1,
1079                                     bnx2x_get_path_func_num(bp));
1080
1081         /* RSS configuration object */
1082         bnx2x_init_rss_config_obj(bp, &bp->rss_conf_obj, bp->fp->cl_id,
1083                                   bp->fp->cid, BP_FUNC(bp), BP_FUNC(bp),
1084                                   bnx2x_sp(bp, rss_rdata),
1085                                   bnx2x_sp_mapping(bp, rss_rdata),
1086                                   BNX2X_FILTER_RSS_CONF_PENDING, &bp->sp_state,
1087                                   BNX2X_OBJ_TYPE_RX);
1088 }
1089
1090 static inline u8 bnx2x_fp_qzone_id(struct bnx2x_fastpath *fp)
1091 {
1092         if (CHIP_IS_E1x(fp->bp))
1093                 return fp->cl_id + BP_PORT(fp->bp) * ETH_MAX_RX_CLIENTS_E1H;
1094         else
1095                 return fp->cl_id;
1096 }
1097
1098 static inline void bnx2x_init_txdata(struct bnx2x *bp,
1099                                      struct bnx2x_fp_txdata *txdata, u32 cid,
1100                                      int txq_index, __le16 *tx_cons_sb,
1101                                      struct bnx2x_fastpath *fp)
1102 {
1103         txdata->cid = cid;
1104         txdata->txq_index = txq_index;
1105         txdata->tx_cons_sb = tx_cons_sb;
1106         txdata->parent_fp = fp;
1107         txdata->tx_ring_size = IS_FCOE_FP(fp) ? MAX_TX_AVAIL : bp->tx_ring_size;
1108
1109         DP(NETIF_MSG_IFUP, "created tx data cid %d, txq %d\n",
1110            txdata->cid, txdata->txq_index);
1111 }
1112
1113 static inline u8 bnx2x_cnic_eth_cl_id(struct bnx2x *bp, u8 cl_idx)
1114 {
1115         return bp->cnic_base_cl_id + cl_idx +
1116                 (bp->pf_num >> 1) * BNX2X_MAX_CNIC_ETH_CL_ID_IDX;
1117 }
1118
1119 static inline u8 bnx2x_cnic_fw_sb_id(struct bnx2x *bp)
1120 {
1121         /* the 'first' id is allocated for the cnic */
1122         return bp->base_fw_ndsb;
1123 }
1124
1125 static inline u8 bnx2x_cnic_igu_sb_id(struct bnx2x *bp)
1126 {
1127         return bp->igu_base_sb;
1128 }
1129
1130 static inline int bnx2x_clean_tx_queue(struct bnx2x *bp,
1131                                        struct bnx2x_fp_txdata *txdata)
1132 {
1133         int cnt = 1000;
1134
1135         while (bnx2x_has_tx_work_unload(txdata)) {
1136                 if (!cnt) {
1137                         BNX2X_ERR("timeout waiting for queue[%d]: txdata->tx_pkt_prod(%d) != txdata->tx_pkt_cons(%d)\n",
1138                                   txdata->txq_index, txdata->tx_pkt_prod,
1139                                   txdata->tx_pkt_cons);
1140 #ifdef BNX2X_STOP_ON_ERROR
1141                         bnx2x_panic();
1142                         return -EBUSY;
1143 #else
1144                         break;
1145 #endif
1146                 }
1147                 cnt--;
1148                 usleep_range(1000, 2000);
1149         }
1150
1151         return 0;
1152 }
1153
1154 int bnx2x_get_link_cfg_idx(struct bnx2x *bp);
1155
1156 static inline void __storm_memset_struct(struct bnx2x *bp,
1157                                          u32 addr, size_t size, u32 *data)
1158 {
1159         int i;
1160         for (i = 0; i < size/4; i++)
1161                 REG_WR(bp, addr + (i * 4), data[i]);
1162 }
1163
1164 /**
1165  * bnx2x_wait_sp_comp - wait for the outstanding SP commands.
1166  *
1167  * @bp:         driver handle
1168  * @mask:       bits that need to be cleared
1169  */
1170 static inline bool bnx2x_wait_sp_comp(struct bnx2x *bp, unsigned long mask)
1171 {
1172         int tout = 5000; /* Wait for 5 secs tops */
1173
1174         while (tout--) {
1175                 smp_mb();
1176                 netif_addr_lock_bh(bp->dev);
1177                 if (!(bp->sp_state & mask)) {
1178                         netif_addr_unlock_bh(bp->dev);
1179                         return true;
1180                 }
1181                 netif_addr_unlock_bh(bp->dev);
1182
1183                 usleep_range(1000, 2000);
1184         }
1185
1186         smp_mb();
1187
1188         netif_addr_lock_bh(bp->dev);
1189         if (bp->sp_state & mask) {
1190                 BNX2X_ERR("Filtering completion timed out. sp_state 0x%lx, mask 0x%lx\n",
1191                           bp->sp_state, mask);
1192                 netif_addr_unlock_bh(bp->dev);
1193                 return false;
1194         }
1195         netif_addr_unlock_bh(bp->dev);
1196
1197         return true;
1198 }
1199
1200 /**
1201  * bnx2x_set_ctx_validation - set CDU context validation values
1202  *
1203  * @bp:         driver handle
1204  * @cxt:        context of the connection on the host memory
1205  * @cid:        SW CID of the connection to be configured
1206  */
1207 void bnx2x_set_ctx_validation(struct bnx2x *bp, struct eth_context *cxt,
1208                               u32 cid);
1209
1210 void bnx2x_update_coalesce_sb_index(struct bnx2x *bp, u8 fw_sb_id,
1211                                     u8 sb_index, u8 disable, u16 usec);
1212 void bnx2x_acquire_phy_lock(struct bnx2x *bp);
1213 void bnx2x_release_phy_lock(struct bnx2x *bp);
1214
1215 /**
1216  * bnx2x_extract_max_cfg - extract MAX BW part from MF configuration.
1217  *
1218  * @bp:         driver handle
1219  * @mf_cfg:     MF configuration
1220  *
1221  */
1222 static inline u16 bnx2x_extract_max_cfg(struct bnx2x *bp, u32 mf_cfg)
1223 {
1224         u16 max_cfg = (mf_cfg & FUNC_MF_CFG_MAX_BW_MASK) >>
1225                               FUNC_MF_CFG_MAX_BW_SHIFT;
1226         if (!max_cfg) {
1227                 DP(NETIF_MSG_IFUP | BNX2X_MSG_ETHTOOL,
1228                    "Max BW configured to 0 - using 100 instead\n");
1229                 max_cfg = 100;
1230         }
1231         return max_cfg;
1232 }
1233
1234 /* checks if HW supports GRO for given MTU */
1235 static inline bool bnx2x_mtu_allows_gro(int mtu)
1236 {
1237         /* gro frags per page */
1238         int fpp = SGE_PAGE_SIZE / (mtu - ETH_MAX_TPA_HEADER_SIZE);
1239
1240         /*
1241          * 1. Number of frags should not grow above MAX_SKB_FRAGS
1242          * 2. Frag must fit the page
1243          */
1244         return mtu <= SGE_PAGE_SIZE && (U_ETH_SGL_SIZE * fpp) <= MAX_SKB_FRAGS;
1245 }
1246
1247 /**
1248  * bnx2x_get_iscsi_info - update iSCSI params according to licensing info.
1249  *
1250  * @bp:         driver handle
1251  *
1252  */
1253 void bnx2x_get_iscsi_info(struct bnx2x *bp);
1254
1255 /**
1256  * bnx2x_link_sync_notify - send notification to other functions.
1257  *
1258  * @bp:         driver handle
1259  *
1260  */
1261 static inline void bnx2x_link_sync_notify(struct bnx2x *bp)
1262 {
1263         int func;
1264         int vn;
1265
1266         /* Set the attention towards other drivers on the same port */
1267         for (vn = VN_0; vn < BP_MAX_VN_NUM(bp); vn++) {
1268                 if (vn == BP_VN(bp))
1269                         continue;
1270
1271                 func = func_by_vn(bp, vn);
1272                 REG_WR(bp, MISC_REG_AEU_GENERAL_ATTN_0 +
1273                        (LINK_SYNC_ATTENTION_BIT_FUNC_0 + func)*4, 1);
1274         }
1275 }
1276
1277 /**
1278  * bnx2x_update_drv_flags - update flags in shmem
1279  *
1280  * @bp:         driver handle
1281  * @flags:      flags to update
1282  * @set:        set or clear
1283  *
1284  */
1285 static inline void bnx2x_update_drv_flags(struct bnx2x *bp, u32 flags, u32 set)
1286 {
1287         if (SHMEM2_HAS(bp, drv_flags)) {
1288                 u32 drv_flags;
1289                 bnx2x_acquire_hw_lock(bp, HW_LOCK_RESOURCE_DRV_FLAGS);
1290                 drv_flags = SHMEM2_RD(bp, drv_flags);
1291
1292                 if (set)
1293                         SET_FLAGS(drv_flags, flags);
1294                 else
1295                         RESET_FLAGS(drv_flags, flags);
1296
1297                 SHMEM2_WR(bp, drv_flags, drv_flags);
1298                 DP(NETIF_MSG_IFUP, "drv_flags 0x%08x\n", drv_flags);
1299                 bnx2x_release_hw_lock(bp, HW_LOCK_RESOURCE_DRV_FLAGS);
1300         }
1301 }
1302
1303
1304
1305 /**
1306  * bnx2x_fill_fw_str - Fill buffer with FW version string
1307  *
1308  * @bp:        driver handle
1309  * @buf:       character buffer to fill with the fw name
1310  * @buf_len:   length of the above buffer
1311  *
1312  */
1313 void bnx2x_fill_fw_str(struct bnx2x *bp, char *buf, size_t buf_len);
1314
1315 int bnx2x_drain_tx_queues(struct bnx2x *bp);
1316 void bnx2x_squeeze_objects(struct bnx2x *bp);
1317
1318 void bnx2x_schedule_sp_rtnl(struct bnx2x*, enum sp_rtnl_flag,
1319                             u32 verbose);
1320
1321 #endif /* BNX2X_CMN_H */