BNX2X: uint*_t spatch
[akaros.git] / kern / drivers / net / bnx2x / bnx2x_cmn.h
1 /* bnx2x_cmn.h: Broadcom Everest network driver.
2  *
3  * Copyright (c) 2007-2013 Broadcom Corporation
4  *
5  * This program is free software; you can redistribute it and/or modify
6  * it under the terms of the GNU General Public License as published by
7  * the Free Software Foundation.
8  *
9  * Maintained by: Ariel Elior <ariel.elior@qlogic.com>
10  * Written by: Eliezer Tamir
11  * Based on code from Michael Chan's bnx2 driver
12  * UDP CSUM errata workaround by Arik Gendelman
13  * Slowpath and fastpath rework by Vladislav Zolotarov
14  * Statistics and Link management by Yitchak Gertner
15  *
16  */
17 #ifndef BNX2X_CMN_H
18 #define BNX2X_CMN_H
19
20 #include "akaros_compat.h"
21
22 #include "bnx2x.h"
23 #include "bnx2x_sriov.h"
24
25 /* This is used as a replacement for an MCP if it's not present */
26 extern int bnx2x_load_count[2][3]; /* per-path: 0-common, 1-port0, 2-port1 */
27 extern int bnx2x_num_queues;
28
29 /************************ Macros ********************************/
30 #define BNX2X_PCI_FREE(x, y, size) \
31         do { \
32                 if (x) { \
33                         dma_free_coherent(&bp->pdev->dev, size, (void *)x, y); \
34                         x = NULL; \
35                         y = 0; \
36                 } \
37         } while (0)
38
39 #define BNX2X_FREE(x) \
40         do { \
41                 if (x) { \
42                         kfree((void *)x); \
43                         x = NULL; \
44                 } \
45         } while (0)
46
47 #define BNX2X_PCI_ALLOC(y, size)                                        \
48 ({                                                                      \
49         void *x = dma_zalloc_coherent(&bp->pdev->dev, size, y, GFP_KERNEL); \
50         if (x)                                                          \
51                 DP(NETIF_MSG_HW,                                        \
52                    "BNX2X_PCI_ALLOC: Physical %Lx Virtual %p\n",        \
53                    (unsigned long long)(*y), x);                        \
54         x;                                                              \
55 })
56 #define BNX2X_PCI_FALLOC(y, size)                                       \
57 ({                                                                      \
58         void *x = dma_alloc_coherent(&bp->pdev->dev, size, y, GFP_KERNEL); \
59         if (x) {                                                        \
60                 memset(x, 0xff, size);                                  \
61                 DP(NETIF_MSG_HW,                                        \
62                    "BNX2X_PCI_FALLOC: Physical %Lx Virtual %p\n",       \
63                    (unsigned long long)(*y), x);                        \
64         }                                                               \
65         x;                                                              \
66 })
67
68 /*********************** Interfaces ****************************
69  *  Functions that need to be implemented by each driver version
70  */
71 /* Init */
72
73 /**
74  * bnx2x_send_unload_req - request unload mode from the MCP.
75  *
76  * @bp:                 driver handle
77  * @unload_mode:        requested function's unload mode
78  *
79  * Return unload mode returned by the MCP: COMMON, PORT or FUNC.
80  */
81 uint32_t bnx2x_send_unload_req(struct bnx2x *bp, int unload_mode);
82
83 /**
84  * bnx2x_send_unload_done - send UNLOAD_DONE command to the MCP.
85  *
86  * @bp:         driver handle
87  * @keep_link:          true iff link should be kept up
88  */
89 void bnx2x_send_unload_done(struct bnx2x *bp, bool keep_link);
90
91 /**
92  * bnx2x_config_rss_pf - configure RSS parameters in a PF.
93  *
94  * @bp:                 driver handle
95  * @rss_obj:            RSS object to use
96  * @ind_table:          indirection table to configure
97  * @config_hash:        re-configure RSS hash keys configuration
98  * @enable:             enabled or disabled configuration
99  */
100 int bnx2x_rss(struct bnx2x *bp, struct bnx2x_rss_config_obj *rss_obj,
101               bool config_hash, bool enable);
102
103 /**
104  * bnx2x__init_func_obj - init function object
105  *
106  * @bp:                 driver handle
107  *
108  * Initializes the Function Object with the appropriate
109  * parameters which include a function slow path driver
110  * interface.
111  */
112 void bnx2x__init_func_obj(struct bnx2x *bp);
113
114 /**
115  * bnx2x_setup_queue - setup eth queue.
116  *
117  * @bp:         driver handle
118  * @fp:         pointer to the fastpath structure
119  * @leading:    boolean
120  *
121  */
122 int bnx2x_setup_queue(struct bnx2x *bp, struct bnx2x_fastpath *fp,
123                        bool leading);
124
125 /**
126  * bnx2x_setup_leading - bring up a leading eth queue.
127  *
128  * @bp:         driver handle
129  */
130 int bnx2x_setup_leading(struct bnx2x *bp);
131
132 /**
133  * bnx2x_fw_command - send the MCP a request
134  *
135  * @bp:         driver handle
136  * @command:    request
137  * @param:      request's parameter
138  *
139  * block until there is a reply
140  */
141 uint32_t bnx2x_fw_command(struct bnx2x *bp, uint32_t command, uint32_t param);
142
143 /**
144  * bnx2x_initial_phy_init - initialize link parameters structure variables.
145  *
146  * @bp:         driver handle
147  * @load_mode:  current mode
148  */
149 int bnx2x_initial_phy_init(struct bnx2x *bp, int load_mode);
150
151 /**
152  * bnx2x_link_set - configure hw according to link parameters structure.
153  *
154  * @bp:         driver handle
155  */
156 void bnx2x_link_set(struct bnx2x *bp);
157
158 /**
159  * bnx2x_force_link_reset - Forces link reset, and put the PHY
160  * in reset as well.
161  *
162  * @bp:         driver handle
163  */
164 void bnx2x_force_link_reset(struct bnx2x *bp);
165
166 /**
167  * bnx2x_link_test - query link status.
168  *
169  * @bp:         driver handle
170  * @is_serdes:  bool
171  *
172  * Returns 0 if link is UP.
173  */
174 uint8_t bnx2x_link_test(struct bnx2x *bp, uint8_t is_serdes);
175
176 /**
177  * bnx2x_drv_pulse - write driver pulse to shmem
178  *
179  * @bp:         driver handle
180  *
181  * writes the value in bp->fw_drv_pulse_wr_seq to drv_pulse mbox
182  * in the shmem.
183  */
184 void bnx2x_drv_pulse(struct bnx2x *bp);
185
186 /**
187  * bnx2x_igu_ack_sb - update IGU with current SB value
188  *
189  * @bp:         driver handle
190  * @igu_sb_id:  SB id
191  * @segment:    SB segment
192  * @index:      SB index
193  * @op:         SB operation
194  * @update:     is HW update required
195  */
196 void bnx2x_igu_ack_sb(struct bnx2x *bp, uint8_t igu_sb_id, uint8_t segment,
197                       uint16_t index, uint8_t op, uint8_t update);
198
199 /* Disable transactions from chip to host */
200 void bnx2x_pf_disable(struct bnx2x *bp);
201 int bnx2x_pretend_func(struct bnx2x *bp, uint16_t pretend_func_val);
202
203 /**
204  * bnx2x__link_status_update - handles link status change.
205  *
206  * @bp:         driver handle
207  */
208 void bnx2x__link_status_update(struct bnx2x *bp);
209
210 /**
211  * bnx2x_link_report - report link status to upper layer.
212  *
213  * @bp:         driver handle
214  */
215 void bnx2x_link_report(struct bnx2x *bp);
216
217 /* None-atomic version of bnx2x_link_report() */
218 void __bnx2x_link_report(struct bnx2x *bp);
219
220 /**
221  * bnx2x_get_mf_speed - calculate MF speed.
222  *
223  * @bp:         driver handle
224  *
225  * Takes into account current linespeed and MF configuration.
226  */
227 uint16_t bnx2x_get_mf_speed(struct bnx2x *bp);
228
229 /**
230  * bnx2x_msix_sp_int - MSI-X slowpath interrupt handler
231  *
232  * @irq:                irq number
233  * @dev_instance:       private instance
234  */
235 irqreturn_t bnx2x_msix_sp_int(int irq, void *dev_instance);
236
237 /**
238  * bnx2x_interrupt - non MSI-X interrupt handler
239  *
240  * @irq:                irq number
241  * @dev_instance:       private instance
242  */
243 irqreturn_t bnx2x_interrupt(int irq, void *dev_instance);
244
245 /**
246  * bnx2x_cnic_notify - send command to cnic driver
247  *
248  * @bp:         driver handle
249  * @cmd:        command
250  */
251 int bnx2x_cnic_notify(struct bnx2x *bp, int cmd);
252
253 /**
254  * bnx2x_setup_cnic_irq_info - provides cnic with IRQ information
255  *
256  * @bp:         driver handle
257  */
258 void bnx2x_setup_cnic_irq_info(struct bnx2x *bp);
259
260 /**
261  * bnx2x_setup_cnic_info - provides cnic with updated info
262  *
263  * @bp:         driver handle
264  */
265 void bnx2x_setup_cnic_info(struct bnx2x *bp);
266
267 /**
268  * bnx2x_int_enable - enable HW interrupts.
269  *
270  * @bp:         driver handle
271  */
272 void bnx2x_int_enable(struct bnx2x *bp);
273
274 /**
275  * bnx2x_int_disable_sync - disable interrupts.
276  *
277  * @bp:         driver handle
278  * @disable_hw: true, disable HW interrupts.
279  *
280  * This function ensures that there are no
281  * ISRs or SP DPCs (sp_task) are running after it returns.
282  */
283 void bnx2x_int_disable_sync(struct bnx2x *bp, int disable_hw);
284
285 /**
286  * bnx2x_nic_init_cnic - init driver internals for cnic.
287  *
288  * @bp:         driver handle
289  * @load_code:  COMMON, PORT or FUNCTION
290  *
291  * Initializes:
292  *  - rings
293  *  - status blocks
294  *  - etc.
295  */
296 void bnx2x_nic_init_cnic(struct bnx2x *bp);
297
298 /**
299  * bnx2x_preirq_nic_init - init driver internals.
300  *
301  * @bp:         driver handle
302  *
303  * Initializes:
304  *  - fastpath object
305  *  - fastpath rings
306  *  etc.
307  */
308 void bnx2x_pre_irq_nic_init(struct bnx2x *bp);
309
310 /**
311  * bnx2x_postirq_nic_init - init driver internals.
312  *
313  * @bp:         driver handle
314  * @load_code:  COMMON, PORT or FUNCTION
315  *
316  * Initializes:
317  *  - status blocks
318  *  - slowpath rings
319  *  - etc.
320  */
321 void bnx2x_post_irq_nic_init(struct bnx2x *bp, uint32_t load_code);
322 /**
323  * bnx2x_alloc_mem_cnic - allocate driver's memory for cnic.
324  *
325  * @bp:         driver handle
326  */
327 int bnx2x_alloc_mem_cnic(struct bnx2x *bp);
328 /**
329  * bnx2x_alloc_mem - allocate driver's memory.
330  *
331  * @bp:         driver handle
332  */
333 int bnx2x_alloc_mem(struct bnx2x *bp);
334
335 /**
336  * bnx2x_free_mem_cnic - release driver's memory for cnic.
337  *
338  * @bp:         driver handle
339  */
340 void bnx2x_free_mem_cnic(struct bnx2x *bp);
341 /**
342  * bnx2x_free_mem - release driver's memory.
343  *
344  * @bp:         driver handle
345  */
346 void bnx2x_free_mem(struct bnx2x *bp);
347
348 /**
349  * bnx2x_set_num_queues - set number of queues according to mode.
350  *
351  * @bp:         driver handle
352  */
353 void bnx2x_set_num_queues(struct bnx2x *bp);
354
355 /**
356  * bnx2x_chip_cleanup - cleanup chip internals.
357  *
358  * @bp:                 driver handle
359  * @unload_mode:        COMMON, PORT, FUNCTION
360  * @keep_link:          true iff link should be kept up.
361  *
362  * - Cleanup MAC configuration.
363  * - Closes clients.
364  * - etc.
365  */
366 void bnx2x_chip_cleanup(struct bnx2x *bp, int unload_mode, bool keep_link);
367
368 /**
369  * bnx2x_acquire_hw_lock - acquire HW lock.
370  *
371  * @bp:         driver handle
372  * @resource:   resource bit which was locked
373  */
374 int bnx2x_acquire_hw_lock(struct bnx2x *bp, uint32_t resource);
375
376 /**
377  * bnx2x_release_hw_lock - release HW lock.
378  *
379  * @bp:         driver handle
380  * @resource:   resource bit which was locked
381  */
382 int bnx2x_release_hw_lock(struct bnx2x *bp, uint32_t resource);
383
384 /**
385  * bnx2x_release_leader_lock - release recovery leader lock
386  *
387  * @bp:         driver handle
388  */
389 int bnx2x_release_leader_lock(struct bnx2x *bp);
390
391 /**
392  * bnx2x_set_eth_mac - configure eth MAC address in the HW
393  *
394  * @bp:         driver handle
395  * @set:        set or clear
396  *
397  * Configures according to the value in netdev->dev_addr.
398  */
399 int bnx2x_set_eth_mac(struct bnx2x *bp, bool set);
400
401 /**
402  * bnx2x_set_rx_mode - set MAC filtering configurations.
403  *
404  * @dev:        netdevice
405  *
406  * called with netif_tx_lock from dev_mcast.c
407  * If bp->state is OPEN, should be called with
408  * netif_addr_lock_bh()
409  */
410 void bnx2x_set_rx_mode_inner(struct bnx2x *bp);
411
412 /* Parity errors related */
413 void bnx2x_set_pf_load(struct bnx2x *bp);
414 bool bnx2x_clear_pf_load(struct bnx2x *bp);
415 bool bnx2x_chk_parity_attn(struct bnx2x *bp, bool *global, bool print);
416 bool bnx2x_reset_is_done(struct bnx2x *bp, int engine);
417 void bnx2x_set_reset_in_progress(struct bnx2x *bp);
418 void bnx2x_set_reset_global(struct bnx2x *bp);
419 void bnx2x_disable_close_the_gate(struct bnx2x *bp);
420 int bnx2x_init_hw_func_cnic(struct bnx2x *bp);
421
422 /**
423  * bnx2x_sp_event - handle ramrods completion.
424  *
425  * @fp:         fastpath handle for the event
426  * @rr_cqe:     eth_rx_cqe
427  */
428 void bnx2x_sp_event(struct bnx2x_fastpath *fp, union eth_rx_cqe *rr_cqe);
429
430 /**
431  * bnx2x_ilt_set_info - prepare ILT configurations.
432  *
433  * @bp:         driver handle
434  */
435 void bnx2x_ilt_set_info(struct bnx2x *bp);
436
437 /**
438  * bnx2x_ilt_set_cnic_info - prepare ILT configurations for SRC
439  * and TM.
440  *
441  * @bp:         driver handle
442  */
443 void bnx2x_ilt_set_info_cnic(struct bnx2x *bp);
444
445 /**
446  * bnx2x_dcbx_init - initialize dcbx protocol.
447  *
448  * @bp:         driver handle
449  */
450 void bnx2x_dcbx_init(struct bnx2x *bp, bool update_shmem);
451
452 /**
453  * bnx2x_set_power_state - set power state to the requested value.
454  *
455  * @bp:         driver handle
456  * @state:      required state D0 or D3hot
457  *
458  * Currently only D0 and D3hot are supported.
459  */
460 int bnx2x_set_power_state(struct bnx2x *bp, pci_power_t state);
461
462 /**
463  * bnx2x_update_max_mf_config - update MAX part of MF configuration in HW.
464  *
465  * @bp:         driver handle
466  * @value:      new value
467  */
468 void bnx2x_update_max_mf_config(struct bnx2x *bp, uint32_t value);
469 /* Error handling */
470 void bnx2x_fw_dump_lvl(struct bnx2x *bp, const char *lvl);
471
472 /* dev_close main block */
473 int bnx2x_nic_unload(struct bnx2x *bp, int unload_mode, bool keep_link);
474
475 /* dev_open main block */
476 int bnx2x_nic_load(struct bnx2x *bp, int load_mode);
477
478 /* hard_xmit callback */
479 netdev_tx_t bnx2x_start_xmit(struct sk_buff *skb, struct net_device *dev);
480
481 /* setup_tc callback */
482 int bnx2x_setup_tc(struct net_device *dev, uint8_t num_tc);
483
484 int bnx2x_get_vf_config(struct net_device *dev, int vf,
485                         struct ifla_vf_info *ivi);
486 int bnx2x_set_vf_mac(struct net_device *dev, int queue, uint8_t *mac);
487 int bnx2x_set_vf_vlan(struct net_device *netdev, int vf, uint16_t vlan,
488                       uint8_t qos);
489
490 /* select_queue callback */
491 uint16_t bnx2x_select_queue(struct net_device *dev, struct sk_buff *skb,
492                        void *accel_priv, select_queue_fallback_t fallback);
493
494 static inline void bnx2x_update_rx_prod(struct bnx2x *bp,
495                                         struct bnx2x_fastpath *fp,
496                                         uint16_t bd_prod,
497                                         uint16_t rx_comp_prod,
498                                         uint16_t rx_sge_prod)
499 {
500         struct ustorm_eth_rx_producers rx_prods = {0};
501         uint32_t i;
502
503         /* Update producers */
504         rx_prods.bd_prod = bd_prod;
505         rx_prods.cqe_prod = rx_comp_prod;
506         rx_prods.sge_prod = rx_sge_prod;
507
508         /* Make sure that the BD and SGE data is updated before updating the
509          * producers since FW might read the BD/SGE right after the producer
510          * is updated.
511          * This is only applicable for weak-ordered memory model archs such
512          * as IA-64. The following barrier is also mandatory since FW will
513          * assumes BDs must have buffers.
514          */
515         wmb();
516
517         for (i = 0; i < sizeof(rx_prods)/4; i++)
518                 REG_WR(bp, fp->ustorm_rx_prods_offset + i*4,
519                        ((uint32_t *)&rx_prods)[i]);
520
521         mmiowb(); /* keep prod updates ordered */
522
523         DP(NETIF_MSG_RX_STATUS,
524            "queue[%d]:  wrote  bd_prod %u  cqe_prod %u  sge_prod %u\n",
525            fp->index, bd_prod, rx_comp_prod, rx_sge_prod);
526 }
527
528 /* reload helper */
529 int bnx2x_reload_if_running(struct net_device *dev);
530
531 int bnx2x_change_mac_addr(struct net_device *dev, void *p);
532
533 /* NAPI poll Tx part */
534 int bnx2x_tx_int(struct bnx2x *bp, struct bnx2x_fp_txdata *txdata);
535
536 /* suspend/resume callbacks */
537 int bnx2x_suspend(struct pci_dev *pdev, pm_message_t state);
538 int bnx2x_resume(struct pci_dev *pdev);
539
540 /* Release IRQ vectors */
541 void bnx2x_free_irq(struct bnx2x *bp);
542
543 void bnx2x_free_fp_mem(struct bnx2x *bp);
544 void bnx2x_init_rx_rings(struct bnx2x *bp);
545 void bnx2x_init_rx_rings_cnic(struct bnx2x *bp);
546 void bnx2x_free_skbs(struct bnx2x *bp);
547 void bnx2x_netif_stop(struct bnx2x *bp, int disable_hw);
548 void bnx2x_netif_start(struct bnx2x *bp);
549 int bnx2x_load_cnic(struct bnx2x *bp);
550
551 /**
552  * bnx2x_enable_msix - set msix configuration.
553  *
554  * @bp:         driver handle
555  *
556  * fills msix_table, requests vectors, updates num_queues
557  * according to number of available vectors.
558  */
559 int bnx2x_enable_msix(struct bnx2x *bp);
560
561 /**
562  * bnx2x_enable_msi - request msi mode from OS, updated internals accordingly
563  *
564  * @bp:         driver handle
565  */
566 int bnx2x_enable_msi(struct bnx2x *bp);
567
568 /**
569  * bnx2x_low_latency_recv - LL callback
570  *
571  * @napi:       napi structure
572  */
573 int bnx2x_low_latency_recv(struct napi_struct *napi);
574
575 /**
576  * bnx2x_alloc_mem_bp - allocate memories outsize main driver structure
577  *
578  * @bp:         driver handle
579  */
580 int bnx2x_alloc_mem_bp(struct bnx2x *bp);
581
582 /**
583  * bnx2x_free_mem_bp - release memories outsize main driver structure
584  *
585  * @bp:         driver handle
586  */
587 void bnx2x_free_mem_bp(struct bnx2x *bp);
588
589 /**
590  * bnx2x_change_mtu - change mtu netdev callback
591  *
592  * @dev:        net device
593  * @new_mtu:    requested mtu
594  *
595  */
596 int bnx2x_change_mtu(struct net_device *dev, int new_mtu);
597
598 #ifdef NETDEV_FCOE_WWNN
599 /**
600  * bnx2x_fcoe_get_wwn - return the requested WWN value for this port
601  *
602  * @dev:        net_device
603  * @wwn:        output buffer
604  * @type:       WWN type: NETDEV_FCOE_WWNN (node) or NETDEV_FCOE_WWPN (port)
605  *
606  */
607 int bnx2x_fcoe_get_wwn(struct net_device *dev, uint64_t *wwn, int type);
608 #endif
609
610 netdev_features_t bnx2x_fix_features(struct net_device *dev,
611                                      netdev_features_t features);
612 int bnx2x_set_features(struct net_device *dev, netdev_features_t features);
613
614 /**
615  * bnx2x_tx_timeout - tx timeout netdev callback
616  *
617  * @dev:        net device
618  */
619 void bnx2x_tx_timeout(struct net_device *dev);
620
621 /*********************** Inlines **********************************/
622 /*********************** Fast path ********************************/
623 static inline void bnx2x_update_fpsb_idx(struct bnx2x_fastpath *fp)
624 {
625         barrier(); /* status block is written to by the chip */
626         fp->fp_hc_idx = fp->sb_running_index[SM_RX_ID];
627 }
628
629 static inline void bnx2x_igu_ack_sb_gen(struct bnx2x *bp, uint8_t igu_sb_id,
630                                         uint8_t segment, uint16_t index,
631                                         uint8_t op,
632                                         uint8_t update, uint32_t igu_addr)
633 {
634         struct igu_regular cmd_data = {0};
635
636         cmd_data.sb_id_and_flags =
637                         ((index << IGU_REGULAR_SB_INDEX_SHIFT) |
638                          (segment << IGU_REGULAR_SEGMENT_ACCESS_SHIFT) |
639                          (update << IGU_REGULAR_BUPDATE_SHIFT) |
640                          (op << IGU_REGULAR_ENABLE_INT_SHIFT));
641
642         DP(NETIF_MSG_INTR, "write 0x%08x to IGU addr 0x%x\n",
643            cmd_data.sb_id_and_flags, igu_addr);
644         REG_WR(bp, igu_addr, cmd_data.sb_id_and_flags);
645
646         /* Make sure that ACK is written */
647         mmiowb();
648         barrier();
649 }
650
651 static inline void bnx2x_hc_ack_sb(struct bnx2x *bp, uint8_t sb_id,
652                                    uint8_t storm, uint16_t index, uint8_t op,
653                                    uint8_t update)
654 {
655         uint32_t hc_addr = (HC_REG_COMMAND_REG + BP_PORT(bp)*32 +
656                        COMMAND_REG_INT_ACK);
657         struct igu_ack_register igu_ack;
658
659         igu_ack.status_block_index = index;
660         igu_ack.sb_id_and_flags =
661                         ((sb_id << IGU_ACK_REGISTER_STATUS_BLOCK_ID_SHIFT) |
662                          (storm << IGU_ACK_REGISTER_STORM_ID_SHIFT) |
663                          (update << IGU_ACK_REGISTER_UPDATE_INDEX_SHIFT) |
664                          (op << IGU_ACK_REGISTER_INTERRUPT_MODE_SHIFT));
665
666         REG_WR(bp, hc_addr, (*(uint32_t *)&igu_ack));
667
668         /* Make sure that ACK is written */
669         mmiowb();
670         barrier();
671 }
672
673 static inline void bnx2x_ack_sb(struct bnx2x *bp, uint8_t igu_sb_id,
674                                 uint8_t storm,
675                                 uint16_t index, uint8_t op, uint8_t update)
676 {
677         if (bp->common.int_block == INT_BLOCK_HC)
678                 bnx2x_hc_ack_sb(bp, igu_sb_id, storm, index, op, update);
679         else {
680                 uint8_t segment;
681
682                 if (CHIP_INT_MODE_IS_BC(bp))
683                         segment = storm;
684                 else if (igu_sb_id != bp->igu_dsb_id)
685                         segment = IGU_SEG_ACCESS_DEF;
686                 else if (storm == ATTENTION_ID)
687                         segment = IGU_SEG_ACCESS_ATTN;
688                 else
689                         segment = IGU_SEG_ACCESS_DEF;
690                 bnx2x_igu_ack_sb(bp, igu_sb_id, segment, index, op, update);
691         }
692 }
693
694 static inline uint16_t bnx2x_hc_ack_int(struct bnx2x *bp)
695 {
696         uint32_t hc_addr = (HC_REG_COMMAND_REG + BP_PORT(bp)*32 +
697                        COMMAND_REG_SIMD_MASK);
698         uint32_t result = REG_RD(bp, hc_addr);
699
700         barrier();
701         return result;
702 }
703
704 static inline uint16_t bnx2x_igu_ack_int(struct bnx2x *bp)
705 {
706         uint32_t igu_addr = (BAR_IGU_INTMEM + IGU_REG_SISR_MDPC_WMASK_LSB_UPPER*8);
707         uint32_t result = REG_RD(bp, igu_addr);
708
709         DP(NETIF_MSG_INTR, "read 0x%08x from IGU addr 0x%x\n",
710            result, igu_addr);
711
712         barrier();
713         return result;
714 }
715
716 static inline uint16_t bnx2x_ack_int(struct bnx2x *bp)
717 {
718         barrier();
719         if (bp->common.int_block == INT_BLOCK_HC)
720                 return bnx2x_hc_ack_int(bp);
721         else
722                 return bnx2x_igu_ack_int(bp);
723 }
724
725 static inline int bnx2x_has_tx_work_unload(struct bnx2x_fp_txdata *txdata)
726 {
727         /* Tell compiler that consumer and producer can change */
728         barrier();
729         return txdata->tx_pkt_prod != txdata->tx_pkt_cons;
730 }
731
732 static inline uint16_t bnx2x_tx_avail(struct bnx2x *bp,
733                                  struct bnx2x_fp_txdata *txdata)
734 {
735         s16 used;
736         uint16_t prod;
737         uint16_t cons;
738
739         prod = txdata->tx_bd_prod;
740         cons = txdata->tx_bd_cons;
741
742         used = SUB_S16(prod, cons);
743
744 #ifdef BNX2X_STOP_ON_ERROR
745         WARN_ON(used < 0);
746         WARN_ON(used > txdata->tx_ring_size);
747         WARN_ON((txdata->tx_ring_size - used) > MAX_TX_AVAIL);
748 #endif
749
750         return (s16)(txdata->tx_ring_size) - used;
751 }
752
753 static inline int bnx2x_tx_queue_has_work(struct bnx2x_fp_txdata *txdata)
754 {
755         uint16_t hw_cons;
756
757         /* Tell compiler that status block fields can change */
758         barrier();
759         hw_cons = le16_to_cpu(*txdata->tx_cons_sb);
760         return hw_cons != txdata->tx_pkt_cons;
761 }
762
763 static inline bool bnx2x_has_tx_work(struct bnx2x_fastpath *fp)
764 {
765         uint8_t cos;
766         for_each_cos_in_tx_queue(fp, cos)
767                 if (bnx2x_tx_queue_has_work(fp->txdata_ptr[cos]))
768                         return true;
769         return false;
770 }
771
772 #define BNX2X_IS_CQE_COMPLETED(cqe_fp) (cqe_fp->marker == 0x0)
773 #define BNX2X_SEED_CQE(cqe_fp) (cqe_fp->marker = 0xFFFFFFFF)
774 static inline int bnx2x_has_rx_work(struct bnx2x_fastpath *fp)
775 {
776         uint16_t cons;
777         union eth_rx_cqe *cqe;
778         struct eth_fast_path_rx_cqe *cqe_fp;
779
780         cons = RCQ_BD(fp->rx_comp_cons);
781         cqe = &fp->rx_comp_ring[cons];
782         cqe_fp = &cqe->fast_path_cqe;
783         return BNX2X_IS_CQE_COMPLETED(cqe_fp);
784 }
785
786 /**
787  * bnx2x_tx_disable - disables tx from stack point of view
788  *
789  * @bp:         driver handle
790  */
791 static inline void bnx2x_tx_disable(struct bnx2x *bp)
792 {
793         netif_tx_disable(bp->dev);
794         netif_carrier_off(bp->dev);
795 }
796
797 static inline void bnx2x_free_rx_sge(struct bnx2x *bp,
798                                      struct bnx2x_fastpath *fp,
799                                      uint16_t index)
800 {
801         struct sw_rx_page *sw_buf = &fp->rx_page_ring[index];
802         struct page *page = sw_buf->page;
803         struct eth_rx_sge *sge = &fp->rx_sge_ring[index];
804
805         /* Skip "next page" elements */
806         if (!page)
807                 return;
808
809         dma_unmap_page(&bp->pdev->dev, dma_unmap_addr(sw_buf, mapping),
810                        SGE_PAGES, DMA_FROM_DEVICE);
811         __free_pages(page, PAGES_PER_SGE_SHIFT);
812
813         sw_buf->page = NULL;
814         sge->addr_hi = 0;
815         sge->addr_lo = 0;
816 }
817
818 static inline void bnx2x_del_all_napi_cnic(struct bnx2x *bp)
819 {
820         int i;
821
822         for_each_rx_queue_cnic(bp, i) {
823                 napi_hash_del(&bnx2x_fp(bp, i, napi));
824                 netif_napi_del(&bnx2x_fp(bp, i, napi));
825         }
826 }
827
828 static inline void bnx2x_del_all_napi(struct bnx2x *bp)
829 {
830         int i;
831
832         for_each_eth_queue(bp, i) {
833                 napi_hash_del(&bnx2x_fp(bp, i, napi));
834                 netif_napi_del(&bnx2x_fp(bp, i, napi));
835         }
836 }
837
838 int bnx2x_set_int_mode(struct bnx2x *bp);
839
840 static inline void bnx2x_disable_msi(struct bnx2x *bp)
841 {
842         if (bp->flags & USING_MSIX_FLAG) {
843                 pci_disable_msix(bp->pdev);
844                 bp->flags &= ~(USING_MSIX_FLAG | USING_SINGLE_MSIX_FLAG);
845         } else if (bp->flags & USING_MSI_FLAG) {
846                 pci_disable_msi(bp->pdev);
847                 bp->flags &= ~USING_MSI_FLAG;
848         }
849 }
850
851 static inline void bnx2x_clear_sge_mask_next_elems(struct bnx2x_fastpath *fp)
852 {
853         int i, j;
854
855         for (i = 1; i <= NUM_RX_SGE_PAGES; i++) {
856                 int idx = RX_SGE_CNT * i - 1;
857
858                 for (j = 0; j < 2; j++) {
859                         BIT_VEC64_CLEAR_BIT(fp->sge_mask, idx);
860                         idx--;
861                 }
862         }
863 }
864
865 static inline void bnx2x_init_sge_ring_bit_mask(struct bnx2x_fastpath *fp)
866 {
867         /* Set the mask to all 1-s: it's faster to compare to 0 than to 0xf-s */
868         memset(fp->sge_mask, 0xff, sizeof(fp->sge_mask));
869
870         /* Clear the two last indices in the page to 1:
871            these are the indices that correspond to the "next" element,
872            hence will never be indicated and should be removed from
873            the calculations. */
874         bnx2x_clear_sge_mask_next_elems(fp);
875 }
876
877 /* note that we are not allocating a new buffer,
878  * we are just moving one from cons to prod
879  * we are not creating a new mapping,
880  * so there is no need to check for dma_mapping_error().
881  */
882 static inline void bnx2x_reuse_rx_data(struct bnx2x_fastpath *fp,
883                                       uint16_t cons, uint16_t prod)
884 {
885         struct sw_rx_bd *cons_rx_buf = &fp->rx_buf_ring[cons];
886         struct sw_rx_bd *prod_rx_buf = &fp->rx_buf_ring[prod];
887         struct eth_rx_bd *cons_bd = &fp->rx_desc_ring[cons];
888         struct eth_rx_bd *prod_bd = &fp->rx_desc_ring[prod];
889
890         dma_unmap_addr_set(prod_rx_buf, mapping,
891                            dma_unmap_addr(cons_rx_buf, mapping));
892         prod_rx_buf->data = cons_rx_buf->data;
893         *prod_bd = *cons_bd;
894 }
895
896 /************************* Init ******************************************/
897
898 /* returns func by VN for current port */
899 static inline int func_by_vn(struct bnx2x *bp, int vn)
900 {
901         return 2 * vn + BP_PORT(bp);
902 }
903
904 static inline int bnx2x_config_rss_eth(struct bnx2x *bp, bool config_hash)
905 {
906         return bnx2x_rss(bp, &bp->rss_conf_obj, config_hash, true);
907 }
908
909 /**
910  * bnx2x_func_start - init function
911  *
912  * @bp:         driver handle
913  *
914  * Must be called before sending CLIENT_SETUP for the first client.
915  */
916 static inline int bnx2x_func_start(struct bnx2x *bp)
917 {
918         struct bnx2x_func_state_params func_params = {NULL};
919         struct bnx2x_func_start_params *start_params =
920                 &func_params.params.start;
921
922         /* Prepare parameters for function state transitions */
923         __set_bit(RAMROD_COMP_WAIT, &func_params.ramrod_flags);
924
925         func_params.f_obj = &bp->func_obj;
926         func_params.cmd = BNX2X_F_CMD_START;
927
928         /* Function parameters */
929         start_params->mf_mode = bp->mf_mode;
930         start_params->sd_vlan_tag = bp->mf_ov;
931
932         if (CHIP_IS_E2(bp) || CHIP_IS_E3(bp))
933                 start_params->network_cos_mode = STATIC_COS;
934         else /* CHIP_IS_E1X */
935                 start_params->network_cos_mode = FW_WRR;
936
937         start_params->tunnel_mode       = TUNN_MODE_GRE;
938         start_params->gre_tunnel_type   = IPGRE_TUNNEL;
939         start_params->inner_gre_rss_en  = 1;
940
941         if (IS_MF_UFP(bp) && BNX2X_IS_MF_SD_PROTOCOL_FCOE(bp)) {
942                 start_params->class_fail_ethtype = ETH_P_FIP;
943                 start_params->class_fail = 1;
944                 start_params->no_added_tags = 1;
945         }
946
947         return bnx2x_func_state_change(bp, &func_params);
948 }
949
950 /**
951  * bnx2x_set_fw_mac_addr - fill in a MAC address in FW format
952  *
953  * @fw_hi:      pointer to upper part
954  * @fw_mid:     pointer to middle part
955  * @fw_lo:      pointer to lower part
956  * @mac:        pointer to MAC address
957  */
958 static inline void bnx2x_set_fw_mac_addr(__le16 *fw_hi, __le16 *fw_mid,
959                                          __le16 *fw_lo, uint8_t *mac)
960 {
961         ((uint8_t *)fw_hi)[0]  = mac[1];
962         ((uint8_t *)fw_hi)[1]  = mac[0];
963         ((uint8_t *)fw_mid)[0] = mac[3];
964         ((uint8_t *)fw_mid)[1] = mac[2];
965         ((uint8_t *)fw_lo)[0]  = mac[5];
966         ((uint8_t *)fw_lo)[1]  = mac[4];
967 }
968
969 static inline void bnx2x_free_rx_sge_range(struct bnx2x *bp,
970                                            struct bnx2x_fastpath *fp, int last)
971 {
972         int i;
973
974         if (fp->disable_tpa)
975                 return;
976
977         for (i = 0; i < last; i++)
978                 bnx2x_free_rx_sge(bp, fp, i);
979 }
980
981 static inline void bnx2x_set_next_page_rx_bd(struct bnx2x_fastpath *fp)
982 {
983         int i;
984
985         for (i = 1; i <= NUM_RX_RINGS; i++) {
986                 struct eth_rx_bd *rx_bd;
987
988                 rx_bd = &fp->rx_desc_ring[RX_DESC_CNT * i - 2];
989                 rx_bd->addr_hi =
990                         cpu_to_le32(U64_HI(fp->rx_desc_mapping +
991                                     BCM_PAGE_SIZE*(i % NUM_RX_RINGS)));
992                 rx_bd->addr_lo =
993                         cpu_to_le32(U64_LO(fp->rx_desc_mapping +
994                                     BCM_PAGE_SIZE*(i % NUM_RX_RINGS)));
995         }
996 }
997
998 /* Statistics ID are global per chip/path, while Client IDs for E1x are per
999  * port.
1000  */
1001 static inline uint8_t bnx2x_stats_id(struct bnx2x_fastpath *fp)
1002 {
1003         struct bnx2x *bp = fp->bp;
1004         if (!CHIP_IS_E1x(bp)) {
1005                 /* there are special statistics counters for FCoE 136..140 */
1006                 if (IS_FCOE_FP(fp))
1007                         return bp->cnic_base_cl_id + (bp->pf_num >> 1);
1008                 return fp->cl_id;
1009         }
1010         return fp->cl_id + BP_PORT(bp) * FP_SB_MAX_E1x;
1011 }
1012
1013 static inline void bnx2x_init_vlan_mac_fp_objs(struct bnx2x_fastpath *fp,
1014                                                bnx2x_obj_type obj_type)
1015 {
1016         struct bnx2x *bp = fp->bp;
1017
1018         /* Configure classification DBs */
1019         bnx2x_init_mac_obj(bp, &bnx2x_sp_obj(bp, fp).mac_obj, fp->cl_id,
1020                            fp->cid, BP_FUNC(bp), bnx2x_sp(bp, mac_rdata),
1021                            bnx2x_sp_mapping(bp, mac_rdata),
1022                            BNX2X_FILTER_MAC_PENDING,
1023                            &bp->sp_state, obj_type,
1024                            &bp->macs_pool);
1025 }
1026
1027 /**
1028  * bnx2x_get_path_func_num - get number of active functions
1029  *
1030  * @bp:         driver handle
1031  *
1032  * Calculates the number of active (not hidden) functions on the
1033  * current path.
1034  */
1035 static inline uint8_t bnx2x_get_path_func_num(struct bnx2x *bp)
1036 {
1037         uint8_t func_num = 0, i;
1038
1039         /* 57710 has only one function per-port */
1040         if (CHIP_IS_E1(bp))
1041                 return 1;
1042
1043         /* Calculate a number of functions enabled on the current
1044          * PATH/PORT.
1045          */
1046         if (CHIP_REV_IS_SLOW(bp)) {
1047                 if (IS_MF(bp))
1048                         func_num = 4;
1049                 else
1050                         func_num = 2;
1051         } else {
1052                 for (i = 0; i < E1H_FUNC_MAX / 2; i++) {
1053                         uint32_t func_config =
1054                                 MF_CFG_RD(bp,
1055                                           func_mf_config[BP_PORT(bp) + 2 * i].
1056                                           config);
1057                         func_num +=
1058                                 ((func_config & FUNC_MF_CFG_FUNC_HIDE) ? 0 : 1);
1059                 }
1060         }
1061
1062         WARN_ON(!func_num);
1063
1064         return func_num;
1065 }
1066
1067 static inline void bnx2x_init_bp_objs(struct bnx2x *bp)
1068 {
1069         /* RX_MODE controlling object */
1070         bnx2x_init_rx_mode_obj(bp, &bp->rx_mode_obj);
1071
1072         /* multicast configuration controlling object */
1073         bnx2x_init_mcast_obj(bp, &bp->mcast_obj, bp->fp->cl_id, bp->fp->cid,
1074                              BP_FUNC(bp), BP_FUNC(bp),
1075                              bnx2x_sp(bp, mcast_rdata),
1076                              bnx2x_sp_mapping(bp, mcast_rdata),
1077                              BNX2X_FILTER_MCAST_PENDING, &bp->sp_state,
1078                              BNX2X_OBJ_TYPE_RX);
1079
1080         /* Setup CAM credit pools */
1081         bnx2x_init_mac_credit_pool(bp, &bp->macs_pool, BP_FUNC(bp),
1082                                    bnx2x_get_path_func_num(bp));
1083
1084         bnx2x_init_vlan_credit_pool(bp, &bp->vlans_pool, BP_ABS_FUNC(bp)>>1,
1085                                     bnx2x_get_path_func_num(bp));
1086
1087         /* RSS configuration object */
1088         bnx2x_init_rss_config_obj(bp, &bp->rss_conf_obj, bp->fp->cl_id,
1089                                   bp->fp->cid, BP_FUNC(bp), BP_FUNC(bp),
1090                                   bnx2x_sp(bp, rss_rdata),
1091                                   bnx2x_sp_mapping(bp, rss_rdata),
1092                                   BNX2X_FILTER_RSS_CONF_PENDING, &bp->sp_state,
1093                                   BNX2X_OBJ_TYPE_RX);
1094 }
1095
1096 static inline uint8_t bnx2x_fp_qzone_id(struct bnx2x_fastpath *fp)
1097 {
1098         if (CHIP_IS_E1x(fp->bp))
1099                 return fp->cl_id + BP_PORT(fp->bp) * ETH_MAX_RX_CLIENTS_E1H;
1100         else
1101                 return fp->cl_id;
1102 }
1103
1104 static inline void bnx2x_init_txdata(struct bnx2x *bp,
1105                                      struct bnx2x_fp_txdata *txdata,
1106                                      uint32_t cid,
1107                                      int txq_index, __le16 *tx_cons_sb,
1108                                      struct bnx2x_fastpath *fp)
1109 {
1110         txdata->cid = cid;
1111         txdata->txq_index = txq_index;
1112         txdata->tx_cons_sb = tx_cons_sb;
1113         txdata->parent_fp = fp;
1114         txdata->tx_ring_size = IS_FCOE_FP(fp) ? MAX_TX_AVAIL : bp->tx_ring_size;
1115
1116         DP(NETIF_MSG_IFUP, "created tx data cid %d, txq %d\n",
1117            txdata->cid, txdata->txq_index);
1118 }
1119
1120 static inline uint8_t bnx2x_cnic_eth_cl_id(struct bnx2x *bp, uint8_t cl_idx)
1121 {
1122         return bp->cnic_base_cl_id + cl_idx +
1123                 (bp->pf_num >> 1) * BNX2X_MAX_CNIC_ETH_CL_ID_IDX;
1124 }
1125
1126 static inline uint8_t bnx2x_cnic_fw_sb_id(struct bnx2x *bp)
1127 {
1128         /* the 'first' id is allocated for the cnic */
1129         return bp->base_fw_ndsb;
1130 }
1131
1132 static inline uint8_t bnx2x_cnic_igu_sb_id(struct bnx2x *bp)
1133 {
1134         return bp->igu_base_sb;
1135 }
1136
1137 static inline int bnx2x_clean_tx_queue(struct bnx2x *bp,
1138                                        struct bnx2x_fp_txdata *txdata)
1139 {
1140         int cnt = 1000;
1141
1142         while (bnx2x_has_tx_work_unload(txdata)) {
1143                 if (!cnt) {
1144                         BNX2X_ERR("timeout waiting for queue[%d]: txdata->tx_pkt_prod(%d) != txdata->tx_pkt_cons(%d)\n",
1145                                   txdata->txq_index, txdata->tx_pkt_prod,
1146                                   txdata->tx_pkt_cons);
1147 #ifdef BNX2X_STOP_ON_ERROR
1148                         bnx2x_panic();
1149                         return -EBUSY;
1150 #else
1151                         break;
1152 #endif
1153                 }
1154                 cnt--;
1155                 usleep_range(1000, 2000);
1156         }
1157
1158         return 0;
1159 }
1160
1161 int bnx2x_get_link_cfg_idx(struct bnx2x *bp);
1162
1163 static inline void __storm_memset_struct(struct bnx2x *bp,
1164                                          uint32_t addr, size_t size,
1165                                          uint32_t *data)
1166 {
1167         int i;
1168         for (i = 0; i < size/4; i++)
1169                 REG_WR(bp, addr + (i * 4), data[i]);
1170 }
1171
1172 /**
1173  * bnx2x_wait_sp_comp - wait for the outstanding SP commands.
1174  *
1175  * @bp:         driver handle
1176  * @mask:       bits that need to be cleared
1177  */
1178 static inline bool bnx2x_wait_sp_comp(struct bnx2x *bp, unsigned long mask)
1179 {
1180         int tout = 5000; /* Wait for 5 secs tops */
1181
1182         while (tout--) {
1183                 smp_mb();
1184                 netif_addr_lock_bh(bp->dev);
1185                 if (!(bp->sp_state & mask)) {
1186                         netif_addr_unlock_bh(bp->dev);
1187                         return true;
1188                 }
1189                 netif_addr_unlock_bh(bp->dev);
1190
1191                 usleep_range(1000, 2000);
1192         }
1193
1194         smp_mb();
1195
1196         netif_addr_lock_bh(bp->dev);
1197         if (bp->sp_state & mask) {
1198                 BNX2X_ERR("Filtering completion timed out. sp_state 0x%lx, mask 0x%lx\n",
1199                           bp->sp_state, mask);
1200                 netif_addr_unlock_bh(bp->dev);
1201                 return false;
1202         }
1203         netif_addr_unlock_bh(bp->dev);
1204
1205         return true;
1206 }
1207
1208 /**
1209  * bnx2x_set_ctx_validation - set CDU context validation values
1210  *
1211  * @bp:         driver handle
1212  * @cxt:        context of the connection on the host memory
1213  * @cid:        SW CID of the connection to be configured
1214  */
1215 void bnx2x_set_ctx_validation(struct bnx2x *bp, struct eth_context *cxt,
1216                               uint32_t cid);
1217
1218 void bnx2x_update_coalesce_sb_index(struct bnx2x *bp, uint8_t fw_sb_id,
1219                                     uint8_t sb_index, uint8_t disable,
1220                                     uint16_t usec);
1221 void bnx2x_acquire_phy_lock(struct bnx2x *bp);
1222 void bnx2x_release_phy_lock(struct bnx2x *bp);
1223
1224 /**
1225  * bnx2x_extract_max_cfg - extract MAX BW part from MF configuration.
1226  *
1227  * @bp:         driver handle
1228  * @mf_cfg:     MF configuration
1229  *
1230  */
1231 static inline uint16_t bnx2x_extract_max_cfg(struct bnx2x *bp,
1232                                              uint32_t mf_cfg)
1233 {
1234         uint16_t max_cfg = (mf_cfg & FUNC_MF_CFG_MAX_BW_MASK) >>
1235                               FUNC_MF_CFG_MAX_BW_SHIFT;
1236         if (!max_cfg) {
1237                 DP(NETIF_MSG_IFUP | BNX2X_MSG_ETHTOOL,
1238                    "Max BW configured to 0 - using 100 instead\n");
1239                 max_cfg = 100;
1240         }
1241         return max_cfg;
1242 }
1243
1244 /* checks if HW supports GRO for given MTU */
1245 static inline bool bnx2x_mtu_allows_gro(int mtu)
1246 {
1247         /* gro frags per page */
1248         int fpp = SGE_PAGE_SIZE / (mtu - ETH_MAX_TPA_HEADER_SIZE);
1249
1250         /*
1251          * 1. Number of frags should not grow above MAX_SKB_FRAGS
1252          * 2. Frag must fit the page
1253          */
1254         return mtu <= SGE_PAGE_SIZE && (U_ETH_SGL_SIZE * fpp) <= MAX_SKB_FRAGS;
1255 }
1256
1257 /**
1258  * bnx2x_get_iscsi_info - update iSCSI params according to licensing info.
1259  *
1260  * @bp:         driver handle
1261  *
1262  */
1263 void bnx2x_get_iscsi_info(struct bnx2x *bp);
1264
1265 /**
1266  * bnx2x_link_sync_notify - send notification to other functions.
1267  *
1268  * @bp:         driver handle
1269  *
1270  */
1271 static inline void bnx2x_link_sync_notify(struct bnx2x *bp)
1272 {
1273         int func;
1274         int vn;
1275
1276         /* Set the attention towards other drivers on the same port */
1277         for (vn = VN_0; vn < BP_MAX_VN_NUM(bp); vn++) {
1278                 if (vn == BP_VN(bp))
1279                         continue;
1280
1281                 func = func_by_vn(bp, vn);
1282                 REG_WR(bp, MISC_REG_AEU_GENERAL_ATTN_0 +
1283                        (LINK_SYNC_ATTENTION_BIT_FUNC_0 + func)*4, 1);
1284         }
1285 }
1286
1287 /**
1288  * bnx2x_update_drv_flags - update flags in shmem
1289  *
1290  * @bp:         driver handle
1291  * @flags:      flags to update
1292  * @set:        set or clear
1293  *
1294  */
1295 static inline void bnx2x_update_drv_flags(struct bnx2x *bp, uint32_t flags,
1296                                           uint32_t set)
1297 {
1298         if (SHMEM2_HAS(bp, drv_flags)) {
1299                 uint32_t drv_flags;
1300                 bnx2x_acquire_hw_lock(bp, HW_LOCK_RESOURCE_DRV_FLAGS);
1301                 drv_flags = SHMEM2_RD(bp, drv_flags);
1302
1303                 if (set)
1304                         SET_FLAGS(drv_flags, flags);
1305                 else
1306                         RESET_FLAGS(drv_flags, flags);
1307
1308                 SHMEM2_WR(bp, drv_flags, drv_flags);
1309                 DP(NETIF_MSG_IFUP, "drv_flags 0x%08x\n", drv_flags);
1310                 bnx2x_release_hw_lock(bp, HW_LOCK_RESOURCE_DRV_FLAGS);
1311         }
1312 }
1313
1314
1315
1316 /**
1317  * bnx2x_fill_fw_str - Fill buffer with FW version string
1318  *
1319  * @bp:        driver handle
1320  * @buf:       character buffer to fill with the fw name
1321  * @buf_len:   length of the above buffer
1322  *
1323  */
1324 void bnx2x_fill_fw_str(struct bnx2x *bp, char *buf, size_t buf_len);
1325
1326 int bnx2x_drain_tx_queues(struct bnx2x *bp);
1327 void bnx2x_squeeze_objects(struct bnx2x *bp);
1328
1329 void bnx2x_schedule_sp_rtnl(struct bnx2x*, enum sp_rtnl_flag,
1330                             uint32_t verbose);
1331
1332 #endif /* BNX2X_CMN_H */