Removes Ivy annotations (XCC)
[akaros.git] / kern / arch / x86 / trap.c
1 #include <arch/mmu.h>
2 #include <arch/x86.h>
3 #include <arch/arch.h>
4 #include <arch/console.h>
5 #include <arch/apic.h>
6 #include <ros/common.h>
7 #include <smp.h>
8 #include <assert.h>
9 #include <pmap.h>
10 #include <trap.h>
11 #include <monitor.h>
12 #include <process.h>
13 #include <mm.h>
14 #include <stdio.h>
15 #include <slab.h>
16 #include <syscall.h>
17 #include <kdebug.h>
18 #include <kmalloc.h>
19 #include <arch/mptables.h>
20
21 taskstate_t ts;
22
23 /* Interrupt descriptor table.  64 bit needs 16 byte alignment (i think). */
24 gatedesc_t __attribute__((aligned (16))) idt[256] = { { 0 } };
25 pseudodesc_t idt_pd;
26
27 /* interrupt handler table, each element is a linked list of handlers for a
28  * given IRQ.  Modification requires holding the lock (TODO: RCU) */
29 struct irq_handler *irq_handlers[NUM_IRQS];
30 spinlock_t irq_handler_wlock = SPINLOCK_INITIALIZER_IRQSAVE;
31
32 const char *x86_trapname(int trapno)
33 {
34         static const char *const excnames[] = {
35                 "Divide error",
36                 "Debug",
37                 "Non-Maskable Interrupt",
38                 "Breakpoint",
39                 "Overflow",
40                 "BOUND Range Exceeded",
41                 "Invalid Opcode",
42                 "Device Not Available",
43                 "Double Fault",
44                 "Coprocessor Segment Overrun",
45                 "Invalid TSS",
46                 "Segment Not Present",
47                 "Stack Fault",
48                 "General Protection",
49                 "Page Fault",
50                 "(unknown trap)",
51                 "x87 FPU Floating-Point Error",
52                 "Alignment Check",
53                 "Machine-Check",
54                 "SIMD Floating-Point Exception"
55         };
56
57         if (trapno < sizeof(excnames)/sizeof(excnames[0]))
58                 return excnames[trapno];
59         if (trapno == T_SYSCALL)
60                 return "System call";
61         return "(unknown trap)";
62 }
63
64 /* Set stacktop for the current core to be the stack the kernel will start on
65  * when trapping/interrupting from userspace.  Don't use this til after
66  * smp_percpu_init().  We can probably get the TSS by reading the task register
67  * and then the GDT.  Still, it's a pain. */
68 void set_stack_top(uintptr_t stacktop)
69 {
70         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
71         /* No need to reload the task register, this takes effect immediately */
72         x86_set_stacktop_tss(pcpui->tss, stacktop);
73         /* Also need to make sure sysenters come in correctly */
74         x86_set_sysenter_stacktop(stacktop);
75 }
76
77 /* Note the check implies we only are on a one page stack (or the first page) */
78 uintptr_t get_stack_top(void)
79 {
80         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
81         uintptr_t stacktop;
82         /* so we can check this in interrupt handlers (before smp_boot()) */
83         /* TODO: These are dangerous - it assumes we're on a one-page stack.  If we
84          * change it to KSTKSIZE, then we assume stacks are KSTKSIZE-aligned */
85         if (!pcpui->tss)
86                 return ROUNDUP(read_sp(), PGSIZE);
87         stacktop = x86_get_stacktop_tss(pcpui->tss);
88         if (stacktop != ROUNDUP(read_sp(), PGSIZE))
89                 panic("Bad stacktop: %p esp one is %p\n", stacktop,
90                       ROUNDUP(read_sp(), PGSIZE));
91         return stacktop;
92 }
93
94 /* Sends a non-maskable interrupt; the handler will print a trapframe. */
95 void send_nmi(uint32_t os_coreid)
96 {
97         /* NMI / IPI for x86 are limited to 8 bits */
98         uint8_t hw_core = (uint8_t)get_hw_coreid(os_coreid);
99         __send_nmi(hw_core);
100 }
101
102 void idt_init(void)
103 {
104         /* This table is made in trapentry$BITS.S by each macro in that file.
105          * It is layed out such that the ith entry is the ith's traphandler's
106          * (uintptr_t) trap addr, then (uint32_t) trap number. */
107         struct trapinfo { uintptr_t trapaddr; uint32_t trapnumber; }
108                __attribute__((packed));
109         extern struct trapinfo trap_tbl[];
110         extern struct trapinfo trap_tbl_end[];
111         int i, trap_tbl_size = trap_tbl_end - trap_tbl;
112         extern void ISR_default(void);
113         extern void ISR_syscall(void);
114
115         /* set all to default, to catch everything */
116         for (i = 0; i < 256; i++)
117                 SETGATE(idt[i], 0, GD_KT, &ISR_default, 0);
118
119         /* set all entries that have real trap handlers
120          * we need to stop short of the last one, since the last is the default
121          * handler with a fake interrupt number (500) that is out of bounds of
122          * the idt[] */
123         for (i = 0; i < trap_tbl_size - 1; i++)
124                 SETGATE(idt[trap_tbl[i].trapnumber], 0, GD_KT, trap_tbl[i].trapaddr, 0);
125         /* Sanity check */
126         assert((uintptr_t)ISR_syscall ==
127                ((uintptr_t)idt[T_SYSCALL].gd_off_63_32 << 32 |
128                 (uintptr_t)idt[T_SYSCALL].gd_off_31_16 << 16 |
129                 (uintptr_t)idt[T_SYSCALL].gd_off_15_0));
130         /* turn on trap-based syscall handling and other user-accessible ints
131          * DPL 3 means this can be triggered by the int instruction */
132         idt[T_SYSCALL].gd_dpl = 3;
133         idt[T_BRKPT].gd_dpl = 3;
134
135         /* Set up our kernel stack when changing rings */
136         /* Note: we want 16 byte aligned kernel stack frames (AMD 2:8.9.3) */
137         x86_set_stacktop_tss(&ts, (uintptr_t)bootstacktop);
138         x86_sysenter_init((uintptr_t)bootstacktop);
139
140 #ifdef CONFIG_KTHREAD_POISON
141         *kstack_bottom_addr((uintptr_t)bootstacktop) = 0xdeadbeef;
142 #endif /* CONFIG_KTHREAD_POISON */
143
144         /* Initialize the TSS field of the gdt.  The size of the TSS desc differs
145          * between 64 and 32 bit, hence the pointer acrobatics */
146         syssegdesc_t *ts_slot = (syssegdesc_t*)&gdt[GD_TSS >> 3];
147         *ts_slot = (syssegdesc_t)SEG_SYS_SMALL(STS_T32A, (uintptr_t)&ts,
148                                                sizeof(taskstate_t), 0);
149
150         /* Init the IDT PD.  Need to do this before ltr for some reason.  (Doing
151          * this between ltr and lidt causes the machine to reboot... */
152         idt_pd.pd_lim = sizeof(idt) - 1;
153         idt_pd.pd_base = (uintptr_t)idt;
154
155         ltr(GD_TSS);
156
157         asm volatile("lidt %0" : : "m"(idt_pd));
158
159         pic_remap();
160         pic_mask_all();
161
162         int ncleft = MAX_NUM_CPUS;
163
164         ncleft = mpsinit(ncleft);
165         ncleft = mpacpi(ncleft);
166         printk("MP and ACPI found %d cores\n", MAX_NUM_CPUS - ncleft);
167
168         apiconline();
169         ioapiconline();
170
171         /* the lapic IRQs need to be unmasked on a per-core basis */
172         register_irq(IdtLAPIC_TIMER, timer_interrupt, NULL,
173                      MKBUS(BusLAPIC, 0, 0, 0));
174         register_irq(IdtLAPIC_ERROR, handle_lapic_error, NULL,
175                      MKBUS(BusLAPIC, 0, 0, 0));
176         register_irq(I_KERNEL_MSG, handle_kmsg_ipi, NULL, MKBUS(BusIPI, 0, 0, 0));
177 }
178
179 static void handle_fperr(struct hw_trapframe *hw_tf)
180 {
181         uint16_t fpcw, fpsw;
182         uint32_t mxcsr;
183         asm volatile ("fnstcw %0" : "=m"(fpcw));
184         asm volatile ("fnstsw %0" : "=m"(fpsw));
185         asm volatile ("stmxcsr %0" : "=m"(mxcsr));
186         print_trapframe(hw_tf);
187         printk("Core %d: FP ERR, CW: 0x%04x, SW: 0x%04x, MXCSR 0x%08x\n", core_id(),
188                fpcw, fpsw, mxcsr);
189         printk("Core %d: The following faults are unmasked:\n", core_id());
190         if (fpsw & ~fpcw & FP_EXCP_IE) {
191                 printk("\tInvalid Operation: ");
192                 if (fpsw & FP_SW_SF) {
193                         if (fpsw & FP_SW_C1)
194                                 printk("Stack overflow\n");
195                         else
196                                 printk("Stack underflow\n");
197                 } else {
198                         printk("invalid arithmetic operand\n");
199                 }
200         }
201         if (fpsw & ~fpcw & FP_EXCP_DE)
202                 printk("\tDenormalized operand\n");
203         if (fpsw & ~fpcw & FP_EXCP_ZE)
204                 printk("\tDivide by zero\n");
205         if (fpsw & ~fpcw & FP_EXCP_OE)
206                 printk("\tNumeric Overflow\n");
207         if (fpsw & ~fpcw & FP_EXCP_UE)
208                 printk("\tNumeric Underflow\n");
209         if (fpsw & ~fpcw & FP_EXCP_PE)
210                 printk("\tInexact result (precision)\n");
211         printk("Killing the process.\n");
212         enable_irq();
213         proc_destroy(current);
214 }
215
216 void backtrace_kframe(struct hw_trapframe *hw_tf)
217 {
218         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
219         pcpui->__lock_checking_enabled--;
220         printk("\nBacktrace of faulting kernel context on Core %d:\n", core_id());
221         backtrace_frame(get_hwtf_pc(hw_tf), get_hwtf_fp(hw_tf));
222         pcpui->__lock_checking_enabled++;
223 }
224
225 static bool __handle_page_fault(struct hw_trapframe *hw_tf, unsigned long *aux)
226 {
227         uintptr_t fault_va = rcr2();
228         int prot = hw_tf->tf_err & PF_ERROR_WRITE ? PROT_WRITE : PROT_READ;
229         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
230         int err;
231
232         /* safe to reenable after rcr2 */
233         enable_irq();
234
235         if (!pcpui->cur_proc) {
236                 /* still catch KPFs */
237                 assert((hw_tf->tf_cs & 3) == 0);
238                 print_trapframe(hw_tf);
239                 backtrace_kframe(hw_tf);
240                 panic("Proc-less Page Fault in the Kernel at %p!", fault_va);
241         }
242         /* TODO - handle kernel page faults.  This is dangerous, since we might be
243          * holding locks in the kernel and could deadlock when we HPF.  For now, I'm
244          * just disabling the lock checker, since it'll flip out when it sees there
245          * is a kernel trap.  Will need to think about this a bit, esp when we
246          * properly handle bad addrs and whatnot.
247          *
248          * Also consider turning on IRQs globally while we call HPF. */
249         if (in_kernel(hw_tf))
250                 pcpui->__lock_checking_enabled--;
251         err = handle_page_fault(pcpui->cur_proc, fault_va, prot);
252         if (in_kernel(hw_tf))
253                 pcpui->__lock_checking_enabled++;
254         if (err) {
255                 if (in_kernel(hw_tf)) {
256                         print_trapframe(hw_tf);
257                         backtrace_kframe(hw_tf);
258                         panic("Proc-ful Page Fault in the Kernel at %p!", fault_va);
259                         /* if we want to do something like kill a process or other code, be
260                          * aware we are in a sort of irq-like context, meaning the main
261                          * kernel code we 'interrupted' could be holding locks - even
262                          * irqsave locks. */
263                 }
264
265                 if (err == -EAGAIN)
266                         hw_tf->tf_err |= PF_VMR_BACKED;
267                 *aux = fault_va;
268                 return FALSE;
269                 /* useful debugging */
270                 printk("[%08x] user %s fault va %p ip %p on core %d with err %d\n",
271                        current->pid, prot & PROT_READ ? "READ" : "WRITE", fault_va,
272                        hw_tf->tf_rip, core_id(), err);
273                 print_trapframe(hw_tf);
274                 /* Turn this on to help debug bad function pointers */
275                 printd("rsp %p\n\t 0(rsp): %p\n\t 8(rsp): %p\n\t 16(rsp): %p\n"
276                        "\t24(rsp): %p\n", hw_tf->tf_rsp,
277                        *(uintptr_t*)(hw_tf->tf_rsp +  0),
278                        *(uintptr_t*)(hw_tf->tf_rsp +  8),
279                        *(uintptr_t*)(hw_tf->tf_rsp + 16),
280                        *(uintptr_t*)(hw_tf->tf_rsp + 24));
281         }
282         return TRUE;
283 }
284
285 /* Certain traps want IRQs enabled, such as the syscall.  Others can't handle
286  * it, like the page fault handler.  Turn them on on a case-by-case basis. */
287 static void trap_dispatch(struct hw_trapframe *hw_tf)
288 {
289         struct per_cpu_info *pcpui;
290         bool handled = TRUE;
291         unsigned long aux = 0;
292         // Handle processor exceptions.
293         switch(hw_tf->tf_trapno) {
294                 case T_NMI:
295                         /* Temporarily disable deadlock detection when we print.  We could
296                          * deadlock if we were printing when we NMIed. */
297                         pcpui = &per_cpu_info[core_id()];
298                         pcpui->__lock_checking_enabled--;
299                         /* This is a bit hacky, but we don't have a decent API yet */
300                         extern bool mon_verbose_trace;
301                         if (mon_verbose_trace) {
302                                 print_trapframe(hw_tf);
303                                 backtrace_kframe(hw_tf);
304                         }
305                         char *fn_name = get_fn_name(x86_get_ip_hw(hw_tf));
306                         printk("Core %d is at %p (%s)\n", core_id(), x86_get_ip_hw(hw_tf),
307                                fn_name);
308                         kfree(fn_name);
309                         print_kmsgs(core_id());
310                         pcpui->__lock_checking_enabled++;
311                         break;
312                 case T_BRKPT:
313                         enable_irq();
314                         monitor(hw_tf);
315                         break;
316                 case T_ILLOP:
317                 {
318                         /* TODO: this can PF if there is a concurrent unmap/PM removal. */
319                         uintptr_t ip = x86_get_ip_hw(hw_tf);
320                         pcpui = &per_cpu_info[core_id()];
321                         pcpui->__lock_checking_enabled--;               /* for print debugging */
322                         /* We will muck with the actual TF.  If we're dealing with
323                          * userspace, we need to make sure we edit the actual TF that will
324                          * get restarted (pcpui), and not the TF on the kstack (which aren't
325                          * the same).  See set_current_ctx() for more info. */
326                         if (!in_kernel(hw_tf))
327                                 hw_tf = &pcpui->cur_ctx->tf.hw_tf;
328                         printd("bad opcode, eip: %p, next 3 bytes: %x %x %x\n", ip, 
329                                *(uint8_t*)(ip + 0), 
330                                *(uint8_t*)(ip + 1), 
331                                *(uint8_t*)(ip + 2)); 
332                         /* rdtscp: 0f 01 f9 */
333                         if (*(uint8_t*)(ip + 0) == 0x0f, 
334                             *(uint8_t*)(ip + 1) == 0x01, 
335                             *(uint8_t*)(ip + 2) == 0xf9) {
336                                 x86_fake_rdtscp(hw_tf);
337                                 pcpui->__lock_checking_enabled++;       /* for print debugging */
338                                 return;
339                         }
340                         enable_irq();
341                         monitor(hw_tf);
342                         pcpui->__lock_checking_enabled++;               /* for print debugging */
343                         break;
344                 }
345                 case T_PGFLT:
346                         handled = __handle_page_fault(hw_tf, &aux);
347                         break;
348                 case T_FPERR:
349                         handle_fperr(hw_tf);
350                         break;
351                 case T_SYSCALL:
352                         enable_irq();
353                         // check for userspace, for now
354                         assert(hw_tf->tf_cs != GD_KT);
355                         /* Set up and run the async calls */
356                         /* TODO: this is using the wrong reg1 for traps for 32 bit */
357                         prep_syscalls(current,
358                                       (struct syscall*)x86_get_systrap_arg0(hw_tf),
359                                                   (unsigned int)x86_get_systrap_arg1(hw_tf));
360                         break;
361                 default:
362                         if (hw_tf->tf_cs == GD_KT) {
363                                 print_trapframe(hw_tf);
364                                 panic("Damn Damn!  Unhandled trap in the kernel!");
365                         } else {
366                                 handled = FALSE;
367                         }
368         }
369         if (!handled)
370                 reflect_unhandled_trap(hw_tf->tf_trapno, hw_tf->tf_err, aux);
371 }
372
373 /* Helper.  For now, this copies out the TF to pcpui.  Eventually, we should
374  * consider doing this in trapentry.S
375  *
376  * TODO: consider having this return the tf used, so we can set tf in trap and
377  * irq handlers to edit the TF that will get restarted.  Right now, the kernel
378  * uses and restarts tf, but userspace restarts the old pcpui tf.  It is
379  * tempting to do this, but note that tf stays on the stack of the kthread,
380  * while pcpui->cur_ctx is for the core we trapped in on.  Meaning if we ever
381  * block, suddenly cur_ctx is pointing to some old clobbered state that was
382  * already returned to and can't be trusted.  Meanwhile tf can always be trusted
383  * (like with an in_kernel() check).  The only types of traps from the user that
384  * can be expected to have editable trapframes are ones that don't block. */
385 static void set_current_ctx_hw(struct per_cpu_info *pcpui,
386                                struct hw_trapframe *hw_tf)
387 {
388         assert(!irq_is_enabled());
389         assert(!pcpui->cur_ctx);
390         pcpui->actual_ctx.type = ROS_HW_CTX;
391         pcpui->actual_ctx.tf.hw_tf = *hw_tf;
392         pcpui->cur_ctx = &pcpui->actual_ctx;
393 }
394
395 static void set_current_ctx_sw(struct per_cpu_info *pcpui,
396                                struct sw_trapframe *sw_tf)
397 {
398         assert(!irq_is_enabled());
399         assert(!pcpui->cur_ctx);
400         pcpui->actual_ctx.type = ROS_SW_CTX;
401         pcpui->actual_ctx.tf.sw_tf = *sw_tf;
402         pcpui->cur_ctx = &pcpui->actual_ctx;
403 }
404
405 /* If the interrupt interrupted a halt, we advance past it.  Made to work with
406  * x86's custom cpu_halt() in arch/arch.h.  Note this nearly never gets called.
407  * I needed to insert exactly one 'nop' in cpu_halt() (that isn't there now) to
408  * get the interrupt to trip on the hlt, o/w the hlt will execute before the
409  * interrupt arrives (even with a pending interrupt that should hit right after
410  * an interrupt_enable (sti)).  This was on the i7. */
411 static void abort_halt(struct hw_trapframe *hw_tf)
412 {
413         /* Don't care about user TFs.  Incidentally, dereferencing user EIPs is
414          * reading userspace memory, which can be dangerous.  It can page fault,
415          * like immediately after a fork (which doesn't populate the pages). */
416         if (!in_kernel(hw_tf))
417                 return;
418         /* the halt instruction in is 0xf4, and it's size is 1 byte */
419         if (*(uint8_t*)x86_get_ip_hw(hw_tf) == 0xf4)
420                 x86_advance_ip(hw_tf, 1);
421 }
422
423 void trap(struct hw_trapframe *hw_tf)
424 {
425         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
426         /* Copy out the TF for now */
427         if (!in_kernel(hw_tf)) {
428                 set_current_ctx_hw(pcpui, hw_tf);
429                 /* ignoring state for nested kernel traps.  should be rare. */
430                 __set_cpu_state(pcpui, CPU_STATE_KERNEL);
431         } else {
432                 inc_ktrap_depth(pcpui);
433         }
434         printd("Incoming TRAP %d on core %d, TF at %p\n", hw_tf->tf_trapno,
435                core_id(), hw_tf);
436         if ((hw_tf->tf_cs & ~3) != GD_UT && (hw_tf->tf_cs & ~3) != GD_KT) {
437                 print_trapframe(hw_tf);
438                 panic("Trapframe with invalid CS!");
439         }
440         trap_dispatch(hw_tf);
441         /* Return to the current process, which should be runnable.  If we're the
442          * kernel, we should just return naturally.  Note that current and tf need
443          * to still be okay (might not be after blocking) */
444         if (in_kernel(hw_tf)) {
445                 dec_ktrap_depth(pcpui);
446                 return;
447         }
448         proc_restartcore();
449         assert(0);
450 }
451
452 static bool vector_is_irq(int apic_vec)
453 {
454         /* arguably, we could limit them to MaxIdtIOAPIC */
455         return (IdtPIC <= apic_vec) && (apic_vec <= IdtMAX);
456 }
457
458 /* Note IRQs are disabled unless explicitly turned on.
459  *
460  * In general, we should only get trapno's >= PIC1_OFFSET (32).  Anything else
461  * should be a trap.  Even if we don't use the PIC, that should be the standard.
462  * It is possible to get a spurious LAPIC IRQ with vector 15 (or similar), but
463  * the spurious check should catch that.
464  *
465  * Note that from hardware's perspective (PIC, etc), IRQs start from 0, but they
466  * are all mapped up at PIC1_OFFSET for the cpu / irq_handler. */
467 void handle_irq(struct hw_trapframe *hw_tf)
468 {
469         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
470         struct irq_handler *irq_h;
471         /* Copy out the TF for now */
472         if (!in_kernel(hw_tf))
473                 set_current_ctx_hw(pcpui, hw_tf);
474         if (!in_irq_ctx(pcpui))
475                 __set_cpu_state(pcpui, CPU_STATE_IRQ);
476         inc_irq_depth(pcpui);
477         /* Coupled with cpu_halt() and smp_idle() */
478         abort_halt(hw_tf);
479         //if (core_id())
480         if (hw_tf->tf_trapno != IdtLAPIC_TIMER) /* timer irq */
481         if (hw_tf->tf_trapno != I_KERNEL_MSG)
482         if (hw_tf->tf_trapno != 65)     /* qemu serial tends to get this one */
483                 printd("Incoming IRQ, ISR: %d on core %d\n", hw_tf->tf_trapno,
484                        core_id());
485         /* TODO: RCU read lock */
486         irq_h = irq_handlers[hw_tf->tf_trapno];
487         if (!irq_h) {
488                 warn_once("Received IRQ %d, had no handler registered!",
489                           hw_tf->tf_trapno);
490                 /* If we don't have an IRQ handler, we don't know how to EOI.  Odds are,
491                  * it's a LAPIC IRQ, such as I_TESTING */
492                 if (!lapic_check_spurious(hw_tf->tf_trapno))
493                         lapic_send_eoi(hw_tf->tf_trapno);
494                 goto out_no_eoi;
495         }
496         if (irq_h->check_spurious(hw_tf->tf_trapno))
497                 goto out_no_eoi;
498         /* Can now be interrupted/nested by higher priority IRQs, but not by our
499          * current IRQ vector, til we EOI. */
500         enable_irq();
501         while (irq_h) {
502                 irq_h->isr(hw_tf, irq_h->data);
503                 irq_h = irq_h->next;
504         }
505         // if we're a general purpose IPI function call, down the cpu_list
506         extern handler_wrapper_t handler_wrappers[NUM_HANDLER_WRAPPERS];
507         if ((I_SMP_CALL0 <= hw_tf->tf_trapno) &&
508             (hw_tf->tf_trapno <= I_SMP_CALL_LAST))
509                 down_checklist(handler_wrappers[hw_tf->tf_trapno & 0x0f].cpu_list);
510         disable_irq();
511         /* Keep in sync with ipi_is_pending */
512         irq_handlers[hw_tf->tf_trapno]->eoi(hw_tf->tf_trapno);
513         /* Fall-through */
514 out_no_eoi:
515         dec_irq_depth(pcpui);
516         if (!in_irq_ctx(pcpui))
517                 __set_cpu_state(pcpui, CPU_STATE_KERNEL);
518         /* Return to the current process, which should be runnable.  If we're the
519          * kernel, we should just return naturally.  Note that current and tf need
520          * to still be okay (might not be after blocking) */
521         if (in_kernel(hw_tf))
522                 return;
523         proc_restartcore();
524         assert(0);
525 }
526
527 /* The irq field may be ignored based on the type of Bus. */
528 int register_irq(int irq, isr_t handler, void *irq_arg, uint32_t tbdf)
529 {
530         struct irq_handler *irq_h;
531         int vector;
532         irq_h = kzmalloc(sizeof(struct irq_handler), 0);
533         assert(irq_h);
534         irq_h->dev_irq = irq;
535         irq_h->tbdf = tbdf;
536         vector = bus_irq_setup(irq_h);
537         if (vector == -1) {
538                 kfree(irq_h);
539                 return -1;
540         }
541         printk("IRQ %d, vector %d (0x%x), type %s\n", irq, vector, vector,
542                irq_h->type);
543         assert(irq_h->check_spurious && irq_h->eoi);
544         irq_h->isr = handler;
545         irq_h->data = irq_arg;
546         irq_h->apic_vector = vector;
547         /* RCU write lock */
548         spin_lock_irqsave(&irq_handler_wlock);
549         irq_h->next = irq_handlers[vector];
550         wmb();  /* make sure irq_h is done before publishing to readers */
551         irq_handlers[vector] = irq_h;
552         spin_unlock_irqsave(&irq_handler_wlock);
553         /* Most IRQs other than the BusIPI should need their irq unmasked.
554          * Might need to pass the irq_h, in case unmask needs more info.
555          * The lapic IRQs need to be unmasked on a per-core basis */
556         if (irq_h->unmask && strcmp(irq_h->type, "lapic"))
557                 irq_h->unmask(irq_h, vector);
558         return 0;
559 }
560
561 /* These routing functions only allow the routing of an irq to a single core.
562  * If we want to route to multiple cores, we'll probably need to set up logical
563  * groups or something and take some additional parameters. */
564 static int route_irq_h(struct irq_handler *irq_h, int os_coreid)
565 {
566         int hw_coreid;
567         if (!irq_h->route_irq) {
568                 printk("[kernel] apic_vec %d, type %s cannot be routed\n",
569                        irq_h->apic_vector, irq_h->type);
570                 return -1;
571         }
572         if (os_coreid >= MAX_NUM_CPUS) {
573                 printk("[kernel] os_coreid %d out of range!\n", os_coreid);
574                 return -1;
575         }
576         hw_coreid = get_hw_coreid(os_coreid);
577         if (hw_coreid == -1) {
578                 printk("[kernel] os_coreid %d not a valid hw core!\n", os_coreid);
579                 return -1;
580         }
581         irq_h->route_irq(irq_h, irq_h->apic_vector, hw_coreid);
582         return 0;
583 }
584
585 /* Routes all irqs for a given apic_vector to os_coreid.  Returns 0 if all of
586  * them succeeded.  -1 if there were none or if any of them failed.  We don't
587  * share IRQs often (if ever anymore), so this shouldn't be an issue. */
588 int route_irqs(int apic_vec, int os_coreid)
589 {
590         struct irq_handler *irq_h;
591         int ret = -1;
592         if (!vector_is_irq(apic_vec)) {
593                 printk("[kernel] vector %d is not an IRQ vector!\n", apic_vec);
594                 return -1;
595         }
596         irq_h = irq_handlers[apic_vec];
597         while (irq_h) {
598                 assert(irq_h->apic_vector == apic_vec);
599                 ret = route_irq_h(irq_h, os_coreid);
600                 irq_h = irq_h->next;
601         }
602         return ret;
603 }
604
605 /* It's a moderate pain in the ass to put these in bit-specific files (header
606  * hell with the set_current_ helpers) */
607 void sysenter_callwrapper(struct syscall *sysc, unsigned long count,
608                           struct sw_trapframe *sw_tf)
609 {
610         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
611         set_current_ctx_sw(pcpui, sw_tf);
612         __set_cpu_state(pcpui, CPU_STATE_KERNEL);
613         /* Once we've set_current_ctx, we can enable interrupts.  This used to be
614          * mandatory (we had immediate KMSGs that would muck with cur_ctx).  Now it
615          * should only help for sanity/debugging. */
616         enable_irq();
617         /* Set up and run the async calls */
618         prep_syscalls(current, sysc, count);
619         /* If you use pcpui again, reread it, since you might have migrated */
620         proc_restartcore();
621 }
622
623 /* Declared in x86/arch.h */
624 void send_ipi(uint32_t os_coreid, uint8_t vector)
625 {
626         int hw_coreid = get_hw_coreid(os_coreid);
627         if (hw_coreid == -1) {
628                 panic("Unmapped OS coreid (OS %d)!\n", os_coreid);
629                 return;
630         }
631         __send_ipi(hw_coreid, vector);
632 }