x86: LAPIC vector masking
[akaros.git] / kern / arch / x86 / trap.c
1 #ifdef __SHARC__
2 #pragma nosharc
3 #define SINIT(x) x
4 #endif
5
6 #include <arch/mmu.h>
7 #include <arch/x86.h>
8 #include <arch/arch.h>
9 #include <arch/console.h>
10 #include <arch/apic.h>
11 #include <ros/common.h>
12 #include <smp.h>
13 #include <assert.h>
14 #include <pmap.h>
15 #include <trap.h>
16 #include <monitor.h>
17 #include <process.h>
18 #include <mm.h>
19 #include <stdio.h>
20 #include <slab.h>
21 #include <syscall.h>
22 #include <kdebug.h>
23 #include <kmalloc.h>
24
25 taskstate_t RO ts;
26
27 /* Interrupt descriptor table.  64 bit needs 16 byte alignment (i think). */
28 gatedesc_t __attribute__((aligned (16))) idt[256] = { { 0 } };
29 pseudodesc_t idt_pd;
30
31 /* interrupt handler table, each element is a linked list of handlers for a
32  * given IRQ.  Modification requires holding the lock (TODO: RCU) */
33 struct irq_handler *irq_handlers[NUM_IRQS];
34 spinlock_t irq_handler_wlock = SPINLOCK_INITIALIZER_IRQSAVE;
35
36 /* Which pci devices hang off of which irqs */
37 /* TODO: make this an array of SLISTs (pain from ioapic.c, etc...) */
38 struct pci_device *irq_pci_map[NUM_IRQS] = {0};
39
40 const char *x86_trapname(int trapno)
41 {
42     // zra: excnames is SREADONLY because Ivy doesn't trust const
43         static const char *NT const (RO excnames)[] = {
44                 "Divide error",
45                 "Debug",
46                 "Non-Maskable Interrupt",
47                 "Breakpoint",
48                 "Overflow",
49                 "BOUND Range Exceeded",
50                 "Invalid Opcode",
51                 "Device Not Available",
52                 "Double Fault",
53                 "Coprocessor Segment Overrun",
54                 "Invalid TSS",
55                 "Segment Not Present",
56                 "Stack Fault",
57                 "General Protection",
58                 "Page Fault",
59                 "(unknown trap)",
60                 "x87 FPU Floating-Point Error",
61                 "Alignment Check",
62                 "Machine-Check",
63                 "SIMD Floating-Point Exception"
64         };
65
66         if (trapno < sizeof(excnames)/sizeof(excnames[0]))
67                 return excnames[trapno];
68         if (trapno == T_SYSCALL)
69                 return "System call";
70         return "(unknown trap)";
71 }
72
73 /* Set stacktop for the current core to be the stack the kernel will start on
74  * when trapping/interrupting from userspace.  Don't use this til after
75  * smp_percpu_init().  We can probably get the TSS by reading the task register
76  * and then the GDT.  Still, it's a pain. */
77 void set_stack_top(uintptr_t stacktop)
78 {
79         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
80         /* No need to reload the task register, this takes effect immediately */
81         x86_set_stacktop_tss(pcpui->tss, stacktop);
82         /* Also need to make sure sysenters come in correctly */
83         x86_set_sysenter_stacktop(stacktop);
84 }
85
86 /* Note the check implies we only are on a one page stack (or the first page) */
87 uintptr_t get_stack_top(void)
88 {
89         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
90         uintptr_t stacktop;
91         /* so we can check this in interrupt handlers (before smp_boot()) */
92         /* TODO: These are dangerous - it assumes we're on a one-page stack.  If we
93          * change it to KSTKSIZE, then we assume stacks are KSTKSIZE-aligned */
94         if (!pcpui->tss)
95                 return ROUNDUP(read_sp(), PGSIZE);
96         stacktop = x86_get_stacktop_tss(pcpui->tss);
97         if (stacktop != ROUNDUP(read_sp(), PGSIZE))
98                 panic("Bad stacktop: %p esp one is %p\n", stacktop,
99                       ROUNDUP(read_sp(), PGSIZE));
100         return stacktop;
101 }
102
103 /* Sends a non-maskable interrupt; the handler will print a trapframe. */
104 void send_nmi(uint32_t os_coreid)
105 {
106         /* NMI / IPI for x86 are limited to 8 bits */
107         uint8_t hw_core = (uint8_t)get_hw_coreid(os_coreid);
108         __send_nmi(hw_core);
109 }
110
111 void idt_init(void)
112 {
113         /* This table is made in trapentry$BITS.S by each macro in that file.
114          * It is layed out such that the ith entry is the ith's traphandler's
115          * (uintptr_t) trap addr, then (uint32_t) trap number. */
116         struct trapinfo { uintptr_t trapaddr; uint32_t trapnumber; }
117                __attribute__((packed));
118         extern struct trapinfo trap_tbl[];
119         extern struct trapinfo trap_tbl_end[];
120         int i, trap_tbl_size = trap_tbl_end - trap_tbl;
121         extern void ISR_default(void);
122         extern void ISR_syscall(void);
123
124         /* set all to default, to catch everything */
125         for (i = 0; i < 256; i++)
126                 SETGATE(idt[i], 0, GD_KT, &ISR_default, 0);
127
128         /* set all entries that have real trap handlers
129          * we need to stop short of the last one, since the last is the default
130          * handler with a fake interrupt number (500) that is out of bounds of
131          * the idt[] */
132         for (i = 0; i < trap_tbl_size - 1; i++)
133                 SETGATE(idt[trap_tbl[i].trapnumber], 0, GD_KT, trap_tbl[i].trapaddr, 0);
134         /* Sanity check */
135         assert((uintptr_t)ISR_syscall ==
136                ((uintptr_t)idt[T_SYSCALL].gd_off_63_32 << 32 |
137                 (uintptr_t)idt[T_SYSCALL].gd_off_31_16 << 16 |
138                 (uintptr_t)idt[T_SYSCALL].gd_off_15_0));
139         /* turn on trap-based syscall handling and other user-accessible ints
140          * DPL 3 means this can be triggered by the int instruction */
141         idt[T_SYSCALL].gd_dpl = SINIT(3);
142         idt[T_BRKPT].gd_dpl = SINIT(3);
143
144         /* Set up our kernel stack when changing rings */
145         /* Note: we want 16 byte aligned kernel stack frames (AMD 2:8.9.3) */
146         x86_set_stacktop_tss(&ts, (uintptr_t)bootstacktop);
147         x86_sysenter_init((uintptr_t)bootstacktop);
148
149 #ifdef CONFIG_KTHREAD_POISON
150         *kstack_bottom_addr((uintptr_t)bootstacktop) = 0xdeadbeef;
151 #endif /* CONFIG_KTHREAD_POISON */
152
153         /* Initialize the TSS field of the gdt.  The size of the TSS desc differs
154          * between 64 and 32 bit, hence the pointer acrobatics */
155         syssegdesc_t *ts_slot = (syssegdesc_t*)&gdt[GD_TSS >> 3];
156         *ts_slot = (syssegdesc_t)SEG_SYS_SMALL(STS_T32A, (uintptr_t)&ts,
157                                                sizeof(taskstate_t), 0);
158
159         /* Init the IDT PD.  Need to do this before ltr for some reason.  (Doing
160          * this between ltr and lidt causes the machine to reboot... */
161         idt_pd.pd_lim = sizeof(idt) - 1;
162         idt_pd.pd_base = (uintptr_t)idt;
163
164         ltr(GD_TSS);
165
166         asm volatile("lidt %0" : : "m"(idt_pd));
167
168         pic_remap();
169         pic_mask_all();
170
171 #ifdef CONFIG_ENABLE_MPTABLES
172         int ncleft = MAX_NUM_CPUS;
173         int mpsinit(int maxcores);
174         void ioapiconline(void);
175         void apiconline(void);
176
177         ncleft = mpsinit(ncleft);
178         ncleft = mpacpi(ncleft);
179         printk("mpacpi is %d\n", ncleft);
180
181         apiconline(); /* TODO: do this this for all cores*/
182         ioapiconline();
183 #else
184         // set LINT0 to receive ExtINTs (KVM's default).  At reset they are 0x1000.
185         write_mmreg32(LAPIC_LVT_LINT0, 0x700);
186         lapic_enable();
187         unmask_lapic_lvt(LAPIC_LVT_LINT0);
188 #endif
189
190         /* register the generic timer_interrupt() handler for the per-core timers */
191         register_irq(IdtLAPIC_TIMER, timer_interrupt, NULL,
192                      MKBUS(BusLAPIC, 0, 0, 0));
193         /* register the kernel message handler */
194         register_irq(I_KERNEL_MSG, handle_kmsg_ipi, NULL, MKBUS(BusIPI, 0, 0, 0));
195 }
196
197 static void handle_fperr(struct hw_trapframe *hw_tf)
198 {
199         uint16_t fpcw, fpsw;
200         uint32_t mxcsr;
201         asm volatile ("fnstcw %0" : "=m"(fpcw));
202         asm volatile ("fnstsw %0" : "=m"(fpsw));
203         asm volatile ("stmxcsr %0" : "=m"(mxcsr));
204         print_trapframe(hw_tf);
205         printk("Core %d: FP ERR, CW: 0x%04x, SW: 0x%04x, MXCSR 0x%08x\n", core_id(),
206                fpcw, fpsw, mxcsr);
207         printk("Core %d: The following faults are unmasked:\n", core_id());
208         if (fpsw & ~fpcw & FP_EXCP_IE) {
209                 printk("\tInvalid Operation: ");
210                 if (fpsw & FP_SW_SF) {
211                         if (fpsw & FP_SW_C1)
212                                 printk("Stack overflow\n");
213                         else
214                                 printk("Stack underflow\n");
215                 } else {
216                         printk("invalid arithmetic operand\n");
217                 }
218         }
219         if (fpsw & ~fpcw & FP_EXCP_DE)
220                 printk("\tDenormalized operand\n");
221         if (fpsw & ~fpcw & FP_EXCP_ZE)
222                 printk("\tDivide by zero\n");
223         if (fpsw & ~fpcw & FP_EXCP_OE)
224                 printk("\tNumeric Overflow\n");
225         if (fpsw & ~fpcw & FP_EXCP_UE)
226                 printk("\tNumeric Underflow\n");
227         if (fpsw & ~fpcw & FP_EXCP_PE)
228                 printk("\tInexact result (precision)\n");
229         printk("Killing the process.\n");
230         enable_irq();
231         proc_destroy(current);
232 }
233
234 void backtrace_kframe(struct hw_trapframe *hw_tf)
235 {
236         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
237         pcpui->__lock_checking_enabled--;
238         printk("\nBacktrace of faulting kernel context on Core %d:\n", core_id());
239         backtrace_frame(x86_get_hwtf_pc(hw_tf), x86_get_hwtf_fp(hw_tf));
240         pcpui->__lock_checking_enabled++;
241 }
242
243 static bool __handle_page_fault(struct hw_trapframe *hw_tf, unsigned long *aux)
244 {
245         uintptr_t fault_va = rcr2();
246         int prot = hw_tf->tf_err & PF_ERROR_WRITE ? PROT_WRITE : PROT_READ;
247         int err;
248
249         /* TODO - handle kernel page faults */
250         if ((hw_tf->tf_cs & 3) == 0) {
251                 print_trapframe(hw_tf);
252                 backtrace_kframe(hw_tf);
253                 panic("Page Fault in the Kernel at %p!", fault_va);
254                 /* if we want to do something like kill a process or other code, be
255                  * aware we are in a sort of irq-like context, meaning the main kernel
256                  * code we 'interrupted' could be holding locks - even irqsave locks. */
257         }
258         /* safe to reenable after rcr2 */
259         enable_irq();
260         if ((err = handle_page_fault(current, fault_va, prot))) {
261                 if (err == -EAGAIN)
262                         hw_tf->tf_err |= PF_VMR_BACKED;
263                 *aux = fault_va;
264                 return FALSE;
265                 /* useful debugging */
266                 printk("[%08x] user %s fault va %p ip %p on core %d with err %d\n",
267                        current->pid, prot & PROT_READ ? "READ" : "WRITE", fault_va,
268                        hw_tf->tf_rip, core_id(), err);
269                 print_trapframe(hw_tf);
270                 /* Turn this on to help debug bad function pointers */
271 #ifdef CONFIG_X86_64
272                 printd("rsp %p\n\t 0(rsp): %p\n\t 8(rsp): %p\n\t 16(rsp): %p\n"
273                        "\t24(rsp): %p\n", hw_tf->tf_rsp,
274                        *(uintptr_t*)(hw_tf->tf_rsp +  0),
275                        *(uintptr_t*)(hw_tf->tf_rsp +  8),
276                        *(uintptr_t*)(hw_tf->tf_rsp + 16),
277                        *(uintptr_t*)(hw_tf->tf_rsp + 24));
278 #else
279                 printd("esp %p\n\t 0(esp): %p\n\t 4(esp): %p\n\t 8(esp): %p\n"
280                        "\t12(esp): %p\n", hw_tf->tf_esp,
281                        *(uintptr_t*)(hw_tf->tf_esp +  0),
282                        *(uintptr_t*)(hw_tf->tf_esp +  4),
283                        *(uintptr_t*)(hw_tf->tf_esp +  8),
284                        *(uintptr_t*)(hw_tf->tf_esp + 12));
285 #endif
286         }
287         return TRUE;
288 }
289
290 /* Certain traps want IRQs enabled, such as the syscall.  Others can't handle
291  * it, like the page fault handler.  Turn them on on a case-by-case basis. */
292 static void trap_dispatch(struct hw_trapframe *hw_tf)
293 {
294         struct per_cpu_info *pcpui;
295         bool handled = TRUE;
296         unsigned long aux = 0;
297         // Handle processor exceptions.
298         switch(hw_tf->tf_trapno) {
299                 case T_NMI:
300                         /* Temporarily disable deadlock detection when we print.  We could
301                          * deadlock if we were printing when we NMIed. */
302                         pcpui = &per_cpu_info[core_id()];
303                         pcpui->__lock_checking_enabled--;
304                         /* This is a bit hacky, but we don't have a decent API yet */
305                         extern bool mon_verbose_trace;
306                         if (mon_verbose_trace) {
307                                 print_trapframe(hw_tf);
308                                 backtrace_kframe(hw_tf);
309                         }
310                         char *fn_name = get_fn_name(x86_get_ip_hw(hw_tf));
311                         printk("Core %d is at %p (%s)\n", core_id(), x86_get_ip_hw(hw_tf),
312                                fn_name);
313                         kfree(fn_name);
314                         print_kmsgs(core_id());
315                         pcpui->__lock_checking_enabled++;
316                         break;
317                 case T_BRKPT:
318                         enable_irq();
319                         monitor(hw_tf);
320                         break;
321                 case T_ILLOP:
322                 {
323                         /* TODO: this can PF if there is a concurrent unmap/PM removal. */
324                         uintptr_t ip = x86_get_ip_hw(hw_tf);
325                         pcpui = &per_cpu_info[core_id()];
326                         pcpui->__lock_checking_enabled--;               /* for print debugging */
327                         /* We will muck with the actual TF.  If we're dealing with
328                          * userspace, we need to make sure we edit the actual TF that will
329                          * get restarted (pcpui), and not the TF on the kstack (which aren't
330                          * the same).  See set_current_ctx() for more info. */
331                         if (!in_kernel(hw_tf))
332                                 hw_tf = &pcpui->cur_ctx->tf.hw_tf;
333                         printd("bad opcode, eip: %p, next 3 bytes: %x %x %x\n", ip, 
334                                *(uint8_t*)(ip + 0), 
335                                *(uint8_t*)(ip + 1), 
336                                *(uint8_t*)(ip + 2)); 
337                         /* rdtscp: 0f 01 f9 */
338                         if (*(uint8_t*)(ip + 0) == 0x0f, 
339                             *(uint8_t*)(ip + 1) == 0x01, 
340                             *(uint8_t*)(ip + 2) == 0xf9) {
341                                 x86_fake_rdtscp(hw_tf);
342                                 pcpui->__lock_checking_enabled++;       /* for print debugging */
343                                 return;
344                         }
345                         enable_irq();
346                         monitor(hw_tf);
347                         pcpui->__lock_checking_enabled++;               /* for print debugging */
348                         break;
349                 }
350                 case T_PGFLT:
351                         handled = __handle_page_fault(hw_tf, &aux);
352                         break;
353                 case T_FPERR:
354                         handle_fperr(hw_tf);
355                         break;
356                 case T_SYSCALL:
357                         enable_irq();
358                         // check for userspace, for now
359                         assert(hw_tf->tf_cs != GD_KT);
360                         /* Set up and run the async calls */
361                         /* TODO: this is using the wrong reg1 for traps for 32 bit */
362                         prep_syscalls(current,
363                                       (struct syscall*)x86_get_systrap_arg0(hw_tf),
364                                                   (unsigned int)x86_get_systrap_arg1(hw_tf));
365                         break;
366                 default:
367                         if (hw_tf->tf_cs == GD_KT) {
368                                 print_trapframe(hw_tf);
369                                 panic("Damn Damn!  Unhandled trap in the kernel!");
370                         } else {
371                                 handled = FALSE;
372                         }
373         }
374         if (!handled)
375                 reflect_unhandled_trap(hw_tf->tf_trapno, hw_tf->tf_err, aux);
376 }
377
378 /* Helper.  For now, this copies out the TF to pcpui.  Eventually, we should
379  * consider doing this in trapentry.S
380  *
381  * TODO: consider having this return the tf used, so we can set tf in trap and
382  * irq handlers to edit the TF that will get restarted.  Right now, the kernel
383  * uses and restarts tf, but userspace restarts the old pcpui tf.  It is
384  * tempting to do this, but note that tf stays on the stack of the kthread,
385  * while pcpui->cur_ctx is for the core we trapped in on.  Meaning if we ever
386  * block, suddenly cur_ctx is pointing to some old clobbered state that was
387  * already returned to and can't be trusted.  Meanwhile tf can always be trusted
388  * (like with an in_kernel() check).  The only types of traps from the user that
389  * can be expected to have editable trapframes are ones that don't block. */
390 static void set_current_ctx_hw(struct per_cpu_info *pcpui,
391                                struct hw_trapframe *hw_tf)
392 {
393         assert(!irq_is_enabled());
394         assert(!pcpui->cur_ctx);
395         pcpui->actual_ctx.type = ROS_HW_CTX;
396         pcpui->actual_ctx.tf.hw_tf = *hw_tf;
397         pcpui->cur_ctx = &pcpui->actual_ctx;
398 }
399
400 static void set_current_ctx_sw(struct per_cpu_info *pcpui,
401                                struct sw_trapframe *sw_tf)
402 {
403         assert(!irq_is_enabled());
404         assert(!pcpui->cur_ctx);
405         pcpui->actual_ctx.type = ROS_SW_CTX;
406         pcpui->actual_ctx.tf.sw_tf = *sw_tf;
407         pcpui->cur_ctx = &pcpui->actual_ctx;
408 }
409
410 /* If the interrupt interrupted a halt, we advance past it.  Made to work with
411  * x86's custom cpu_halt() in arch/arch.h.  Note this nearly never gets called.
412  * I needed to insert exactly one 'nop' in cpu_halt() (that isn't there now) to
413  * get the interrupt to trip on the hlt, o/w the hlt will execute before the
414  * interrupt arrives (even with a pending interrupt that should hit right after
415  * an interrupt_enable (sti)).  This was on the i7. */
416 static void abort_halt(struct hw_trapframe *hw_tf)
417 {
418         /* Don't care about user TFs.  Incidentally, dereferencing user EIPs is
419          * reading userspace memory, which can be dangerous.  It can page fault,
420          * like immediately after a fork (which doesn't populate the pages). */
421         if (!in_kernel(hw_tf))
422                 return;
423         /* the halt instruction in is 0xf4, and it's size is 1 byte */
424         if (*(uint8_t*)x86_get_ip_hw(hw_tf) == 0xf4)
425                 x86_advance_ip(hw_tf, 1);
426 }
427
428 void trap(struct hw_trapframe *hw_tf)
429 {
430         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
431         /* Copy out the TF for now */
432         if (!in_kernel(hw_tf))
433                 set_current_ctx_hw(pcpui, hw_tf);
434         else
435                 inc_ktrap_depth(pcpui);
436
437         printd("Incoming TRAP %d on core %d, TF at %p\n", hw_tf->tf_trapno,
438                core_id(), hw_tf);
439         if ((hw_tf->tf_cs & ~3) != GD_UT && (hw_tf->tf_cs & ~3) != GD_KT) {
440                 print_trapframe(hw_tf);
441                 panic("Trapframe with invalid CS!");
442         }
443         trap_dispatch(hw_tf);
444         /* Return to the current process, which should be runnable.  If we're the
445          * kernel, we should just return naturally.  Note that current and tf need
446          * to still be okay (might not be after blocking) */
447         if (in_kernel(hw_tf)) {
448                 dec_ktrap_depth(pcpui);
449                 return;
450         }
451         proc_restartcore();
452         assert(0);
453 }
454
455 /* Note IRQs are disabled unless explicitly turned on.
456  *
457  * In general, we should only get trapno's >= PIC1_OFFSET (32).  Anything else
458  * should be a trap.  Even if we don't use the PIC, that should be the standard.
459  * It is possible to get a spurious LAPIC IRQ with vector 15 (or similar), but
460  * the spurious check should catch that.
461  *
462  * Note that from hardware's perspective (PIC, etc), IRQs start from 0, but they
463  * are all mapped up at PIC1_OFFSET for the cpu / irq_handler. */
464 void handle_irq(struct hw_trapframe *hw_tf)
465 {
466         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
467         struct irq_handler *irq_h;
468         /* Copy out the TF for now */
469         if (!in_kernel(hw_tf))
470                 set_current_ctx_hw(pcpui, hw_tf);
471         inc_irq_depth(pcpui);
472         /* Coupled with cpu_halt() and smp_idle() */
473         abort_halt(hw_tf);
474         //if (core_id())
475         if (hw_tf->tf_trapno != IdtLAPIC_TIMER) /* timer irq */
476         if (hw_tf->tf_trapno != 255) /* kmsg */
477         if (hw_tf->tf_trapno != 36)     /* serial */
478                 printd("Incoming IRQ, ISR: %d on core %d\n", hw_tf->tf_trapno,
479                        core_id());
480         /* TODO: RCU read lock */
481         irq_h = irq_handlers[hw_tf->tf_trapno];
482         if (!irq_h || irq_h->check_spurious(hw_tf->tf_trapno))
483                 goto out_no_eoi;
484         while (irq_h) {
485                 irq_h->isr(hw_tf, irq_h->data);
486                 irq_h = irq_h->next;
487         }
488         // if we're a general purpose IPI function call, down the cpu_list
489         extern handler_wrapper_t handler_wrappers[NUM_HANDLER_WRAPPERS];
490         if ((I_SMP_CALL0 <= hw_tf->tf_trapno) &&
491             (hw_tf->tf_trapno <= I_SMP_CALL_LAST))
492                 down_checklist(handler_wrappers[hw_tf->tf_trapno & 0x0f].cpu_list);
493         /* Keep in sync with ipi_is_pending */
494         irq_handlers[hw_tf->tf_trapno]->eoi(hw_tf->tf_trapno);
495         /* Fall-through */
496 out_no_eoi:
497         dec_irq_depth(pcpui);
498         /* Return to the current process, which should be runnable.  If we're the
499          * kernel, we should just return naturally.  Note that current and tf need
500          * to still be okay (might not be after blocking) */
501         if (in_kernel(hw_tf))
502                 return;
503         proc_restartcore();
504         assert(0);
505 }
506
507 int register_irq(int irq, isr_t handler, void *irq_arg, uint32_t tbdf)
508 {
509         struct irq_handler *irq_h;
510         int vector;
511         irq_h = kmalloc(sizeof(struct irq_handler), 0);
512         assert(irq_h);
513         irq_h->dev_irq = irq;
514         irq_h->tbdf = tbdf;
515         vector = bus_irq_setup(irq_h);
516         if (vector == -1) {
517                 kfree(irq_h);
518                 return -1;
519         }
520         printd("IRQ %d, vector %d, type %s\n", irq, vector, irq_h->type);
521         assert(irq_h->check_spurious && irq_h->eoi);
522         irq_h->isr = handler;
523         irq_h->data = irq_arg;
524         irq_h->apic_vector = vector;
525         /* RCU write lock */
526         spin_lock_irqsave(&irq_handler_wlock);
527         irq_h->next = irq_handlers[vector];
528         wmb();  /* make sure irq_h is done before publishing to readers */
529         irq_handlers[vector] = irq_h;
530         spin_unlock_irqsave(&irq_handler_wlock);
531         /* might need to pass the irq_h, in case unmask needs more info */
532         if (irq_h->unmask)
533                 irq_h->unmask(vector);
534         return 0;
535 }
536
537 /* It's a moderate pain in the ass to put these in bit-specific files (header
538  * hell with the set_current_ helpers) */
539 #ifdef CONFIG_X86_64
540 void sysenter_callwrapper(struct syscall *sysc, unsigned long count,
541                           struct sw_trapframe *sw_tf)
542 {
543         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
544         set_current_ctx_sw(pcpui, sw_tf);
545         /* Once we've set_current_ctx, we can enable interrupts.  This used to be
546          * mandatory (we had immediate KMSGs that would muck with cur_ctx).  Now it
547          * should only help for sanity/debugging. */
548         enable_irq();
549         /* Set up and run the async calls */
550         prep_syscalls(current, sysc, count);
551         /* If you use pcpui again, reread it, since you might have migrated */
552         proc_restartcore();
553 }
554
555 #else
556
557 /* This is called from sysenter's asm, with the tf on the kernel stack. */
558 /* TODO: use a sw_tf for sysenter */
559 void sysenter_callwrapper(struct hw_trapframe *hw_tf)
560 {
561         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
562         assert(!in_kernel(hw_tf));
563         set_current_ctx_hw(pcpui, hw_tf);
564         /* Once we've set_current_ctx, we can enable interrupts.  This used to be
565          * mandatory (we had immediate KMSGs that would muck with cur_ctx).  Now it
566          * should only help for sanity/debugging. */
567         enable_irq();
568
569         /* Set up and run the async calls */
570         prep_syscalls(current,
571                                   (struct syscall*)x86_get_sysenter_arg0(hw_tf),
572                                   (unsigned int)x86_get_sysenter_arg1(hw_tf));
573         /* If you use pcpui again, reread it, since you might have migrated */
574         proc_restartcore();
575 }
576 #endif
577
578 /* Declared in x86/arch.h */
579 void send_ipi(uint32_t os_coreid, uint8_t vector)
580 {
581         int hw_coreid = get_hw_coreid(os_coreid);
582         if (hw_coreid == -1) {
583                 panic("Unmapped OS coreid (OS %d)!\n", os_coreid);
584                 return;
585         }
586         __send_ipi(hw_coreid, vector);
587 }