x86: Use ACPI/MP for num_cores detection
[akaros.git] / kern / arch / x86 / trap.c
1 #include <arch/mmu.h>
2 #include <arch/x86.h>
3 #include <arch/arch.h>
4 #include <arch/console.h>
5 #include <arch/apic.h>
6 #include <ros/common.h>
7 #include <smp.h>
8 #include <assert.h>
9 #include <pmap.h>
10 #include <trap.h>
11 #include <monitor.h>
12 #include <process.h>
13 #include <mm.h>
14 #include <stdio.h>
15 #include <slab.h>
16 #include <syscall.h>
17 #include <kdebug.h>
18 #include <kmalloc.h>
19 #include <arch/mptables.h>
20
21 taskstate_t ts;
22
23 /* Interrupt descriptor table.  64 bit needs 16 byte alignment (i think). */
24 gatedesc_t __attribute__((aligned (16))) idt[256] = { { 0 } };
25 pseudodesc_t idt_pd;
26
27 /* interrupt handler table, each element is a linked list of handlers for a
28  * given IRQ.  Modification requires holding the lock (TODO: RCU) */
29 struct irq_handler *irq_handlers[NUM_IRQS];
30 spinlock_t irq_handler_wlock = SPINLOCK_INITIALIZER_IRQSAVE;
31
32 const char *x86_trapname(int trapno)
33 {
34         static const char *const excnames[] = {
35                 "Divide error",
36                 "Debug",
37                 "Non-Maskable Interrupt",
38                 "Breakpoint",
39                 "Overflow",
40                 "BOUND Range Exceeded",
41                 "Invalid Opcode",
42                 "Device Not Available",
43                 "Double Fault",
44                 "Coprocessor Segment Overrun",
45                 "Invalid TSS",
46                 "Segment Not Present",
47                 "Stack Fault",
48                 "General Protection",
49                 "Page Fault",
50                 "(unknown trap)",
51                 "x87 FPU Floating-Point Error",
52                 "Alignment Check",
53                 "Machine-Check",
54                 "SIMD Floating-Point Exception"
55         };
56
57         if (trapno < sizeof(excnames)/sizeof(excnames[0]))
58                 return excnames[trapno];
59         if (trapno == T_SYSCALL)
60                 return "System call";
61         return "(unknown trap)";
62 }
63
64 /* Set stacktop for the current core to be the stack the kernel will start on
65  * when trapping/interrupting from userspace.  Don't use this til after
66  * smp_percpu_init().  We can probably get the TSS by reading the task register
67  * and then the GDT.  Still, it's a pain. */
68 void set_stack_top(uintptr_t stacktop)
69 {
70         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
71         /* No need to reload the task register, this takes effect immediately */
72         x86_set_stacktop_tss(pcpui->tss, stacktop);
73         /* Also need to make sure sysenters come in correctly */
74         x86_set_sysenter_stacktop(stacktop);
75 }
76
77 /* Note the check implies we only are on a one page stack (or the first page) */
78 uintptr_t get_stack_top(void)
79 {
80         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
81         uintptr_t stacktop;
82         /* so we can check this in interrupt handlers (before smp_boot()) */
83         /* TODO: These are dangerous - it assumes we're on a one-page stack.  If we
84          * change it to KSTKSIZE, then we assume stacks are KSTKSIZE-aligned */
85         if (!pcpui->tss)
86                 return ROUNDUP(read_sp(), PGSIZE);
87         stacktop = x86_get_stacktop_tss(pcpui->tss);
88         if (stacktop != ROUNDUP(read_sp(), PGSIZE))
89                 panic("Bad stacktop: %p esp one is %p\n", stacktop,
90                       ROUNDUP(read_sp(), PGSIZE));
91         return stacktop;
92 }
93
94 /* Sends a non-maskable interrupt; the handler will print a trapframe. */
95 void send_nmi(uint32_t os_coreid)
96 {
97         /* NMI / IPI for x86 are limited to 8 bits */
98         uint8_t hw_core = (uint8_t)get_hw_coreid(os_coreid);
99         __send_nmi(hw_core);
100 }
101
102 void idt_init(void)
103 {
104         /* This table is made in trapentry$BITS.S by each macro in that file.
105          * It is layed out such that the ith entry is the ith's traphandler's
106          * (uintptr_t) trap addr, then (uint32_t) trap number. */
107         struct trapinfo { uintptr_t trapaddr; uint32_t trapnumber; }
108                __attribute__((packed));
109         extern struct trapinfo trap_tbl[];
110         extern struct trapinfo trap_tbl_end[];
111         int i, trap_tbl_size = trap_tbl_end - trap_tbl;
112         extern void ISR_default(void);
113         extern void ISR_syscall(void);
114
115         /* set all to default, to catch everything */
116         for (i = 0; i < 256; i++)
117                 SETGATE(idt[i], 0, GD_KT, &ISR_default, 0);
118
119         /* set all entries that have real trap handlers
120          * we need to stop short of the last one, since the last is the default
121          * handler with a fake interrupt number (500) that is out of bounds of
122          * the idt[] */
123         for (i = 0; i < trap_tbl_size - 1; i++)
124                 SETGATE(idt[trap_tbl[i].trapnumber], 0, GD_KT, trap_tbl[i].trapaddr, 0);
125         /* Sanity check */
126         assert((uintptr_t)ISR_syscall ==
127                ((uintptr_t)idt[T_SYSCALL].gd_off_63_32 << 32 |
128                 (uintptr_t)idt[T_SYSCALL].gd_off_31_16 << 16 |
129                 (uintptr_t)idt[T_SYSCALL].gd_off_15_0));
130         /* turn on trap-based syscall handling and other user-accessible ints
131          * DPL 3 means this can be triggered by the int instruction */
132         idt[T_SYSCALL].gd_dpl = 3;
133         idt[T_BRKPT].gd_dpl = 3;
134
135         /* Set up our kernel stack when changing rings */
136         /* Note: we want 16 byte aligned kernel stack frames (AMD 2:8.9.3) */
137         x86_set_stacktop_tss(&ts, (uintptr_t)bootstacktop);
138         x86_sysenter_init((uintptr_t)bootstacktop);
139
140 #ifdef CONFIG_KTHREAD_POISON
141         *kstack_bottom_addr((uintptr_t)bootstacktop) = 0xdeadbeef;
142 #endif /* CONFIG_KTHREAD_POISON */
143
144         /* Initialize the TSS field of the gdt.  The size of the TSS desc differs
145          * between 64 and 32 bit, hence the pointer acrobatics */
146         syssegdesc_t *ts_slot = (syssegdesc_t*)&gdt[GD_TSS >> 3];
147         *ts_slot = (syssegdesc_t)SEG_SYS_SMALL(STS_T32A, (uintptr_t)&ts,
148                                                sizeof(taskstate_t), 0);
149
150         /* Init the IDT PD.  Need to do this before ltr for some reason.  (Doing
151          * this between ltr and lidt causes the machine to reboot... */
152         idt_pd.pd_lim = sizeof(idt) - 1;
153         idt_pd.pd_base = (uintptr_t)idt;
154
155         ltr(GD_TSS);
156
157         asm volatile("lidt %0" : : "m"(idt_pd));
158
159         pic_remap();
160         pic_mask_all();
161
162         int ncleft = MAX_NUM_CORES;
163
164         ncleft = mpsinit(ncleft);
165         ncleft = mpacpi(ncleft);
166         num_cores = MAX_NUM_CORES - ncleft;
167         printk("MP and ACPI found %d cores\n", num_cores);
168
169         apiconline();
170         ioapiconline();
171
172         /* the lapic IRQs need to be unmasked on a per-core basis */
173         register_irq(IdtLAPIC_TIMER, timer_interrupt, NULL,
174                      MKBUS(BusLAPIC, 0, 0, 0));
175         register_irq(IdtLAPIC_ERROR, handle_lapic_error, NULL,
176                      MKBUS(BusLAPIC, 0, 0, 0));
177         register_irq(I_KERNEL_MSG, handle_kmsg_ipi, NULL, MKBUS(BusIPI, 0, 0, 0));
178 }
179
180 static void handle_fperr(struct hw_trapframe *hw_tf)
181 {
182         uint16_t fpcw, fpsw;
183         uint32_t mxcsr;
184         asm volatile ("fnstcw %0" : "=m"(fpcw));
185         asm volatile ("fnstsw %0" : "=m"(fpsw));
186         asm volatile ("stmxcsr %0" : "=m"(mxcsr));
187         print_trapframe(hw_tf);
188         printk("Core %d: FP ERR, CW: 0x%04x, SW: 0x%04x, MXCSR 0x%08x\n", core_id(),
189                fpcw, fpsw, mxcsr);
190         printk("Core %d: The following faults are unmasked:\n", core_id());
191         if (fpsw & ~fpcw & FP_EXCP_IE) {
192                 printk("\tInvalid Operation: ");
193                 if (fpsw & FP_SW_SF) {
194                         if (fpsw & FP_SW_C1)
195                                 printk("Stack overflow\n");
196                         else
197                                 printk("Stack underflow\n");
198                 } else {
199                         printk("invalid arithmetic operand\n");
200                 }
201         }
202         if (fpsw & ~fpcw & FP_EXCP_DE)
203                 printk("\tDenormalized operand\n");
204         if (fpsw & ~fpcw & FP_EXCP_ZE)
205                 printk("\tDivide by zero\n");
206         if (fpsw & ~fpcw & FP_EXCP_OE)
207                 printk("\tNumeric Overflow\n");
208         if (fpsw & ~fpcw & FP_EXCP_UE)
209                 printk("\tNumeric Underflow\n");
210         if (fpsw & ~fpcw & FP_EXCP_PE)
211                 printk("\tInexact result (precision)\n");
212         printk("Killing the process.\n");
213         enable_irq();
214         proc_destroy(current);
215 }
216
217 static bool __handle_page_fault(struct hw_trapframe *hw_tf, unsigned long *aux)
218 {
219         uintptr_t fault_va = rcr2();
220         int prot = hw_tf->tf_err & PF_ERROR_WRITE ? PROT_WRITE : PROT_READ;
221         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
222         int err;
223
224         /* safe to reenable after rcr2 */
225         enable_irq();
226
227         if (!pcpui->cur_proc) {
228                 /* still catch KPFs */
229                 assert((hw_tf->tf_cs & 3) == 0);
230                 print_trapframe(hw_tf);
231                 backtrace_kframe(hw_tf);
232                 panic("Proc-less Page Fault in the Kernel at %p!", fault_va);
233         }
234         /* TODO - handle kernel page faults.  This is dangerous, since we might be
235          * holding locks in the kernel and could deadlock when we HPF.  For now, I'm
236          * just disabling the lock checker, since it'll flip out when it sees there
237          * is a kernel trap.  Will need to think about this a bit, esp when we
238          * properly handle bad addrs and whatnot.
239          *
240          * Also consider turning on IRQs globally while we call HPF. */
241         if (in_kernel(hw_tf))
242                 pcpui->__lock_checking_enabled--;
243         err = handle_page_fault(pcpui->cur_proc, fault_va, prot);
244         if (in_kernel(hw_tf))
245                 pcpui->__lock_checking_enabled++;
246         if (err) {
247                 if (in_kernel(hw_tf)) {
248                         print_trapframe(hw_tf);
249                         backtrace_kframe(hw_tf);
250                         panic("Proc-ful Page Fault in the Kernel at %p!", fault_va);
251                         /* if we want to do something like kill a process or other code, be
252                          * aware we are in a sort of irq-like context, meaning the main
253                          * kernel code we 'interrupted' could be holding locks - even
254                          * irqsave locks. */
255                 }
256
257                 if (err == -EAGAIN)
258                         hw_tf->tf_err |= PF_VMR_BACKED;
259                 *aux = fault_va;
260                 return FALSE;
261                 /* useful debugging */
262                 printk("[%08x] user %s fault va %p ip %p on core %d with err %d\n",
263                        current->pid, prot & PROT_READ ? "READ" : "WRITE", fault_va,
264                        hw_tf->tf_rip, core_id(), err);
265                 print_trapframe(hw_tf);
266                 /* Turn this on to help debug bad function pointers */
267                 printd("rsp %p\n\t 0(rsp): %p\n\t 8(rsp): %p\n\t 16(rsp): %p\n"
268                        "\t24(rsp): %p\n", hw_tf->tf_rsp,
269                        *(uintptr_t*)(hw_tf->tf_rsp +  0),
270                        *(uintptr_t*)(hw_tf->tf_rsp +  8),
271                        *(uintptr_t*)(hw_tf->tf_rsp + 16),
272                        *(uintptr_t*)(hw_tf->tf_rsp + 24));
273         }
274         return TRUE;
275 }
276
277 /* Certain traps want IRQs enabled, such as the syscall.  Others can't handle
278  * it, like the page fault handler.  Turn them on on a case-by-case basis. */
279 static void trap_dispatch(struct hw_trapframe *hw_tf)
280 {
281         struct per_cpu_info *pcpui;
282         bool handled = TRUE;
283         unsigned long aux = 0;
284         // Handle processor exceptions.
285         switch(hw_tf->tf_trapno) {
286                 case T_NMI:
287                         /* Temporarily disable deadlock detection when we print.  We could
288                          * deadlock if we were printing when we NMIed. */
289                         pcpui = &per_cpu_info[core_id()];
290                         pcpui->__lock_checking_enabled--;
291                         /* This is a bit hacky, but we don't have a decent API yet */
292                         extern bool mon_verbose_trace;
293                         if (mon_verbose_trace) {
294                                 print_trapframe(hw_tf);
295                                 backtrace_kframe(hw_tf);
296                         }
297                         char *fn_name = get_fn_name(x86_get_ip_hw(hw_tf));
298                         printk("Core %d is at %p (%s)\n", core_id(), x86_get_ip_hw(hw_tf),
299                                fn_name);
300                         kfree(fn_name);
301                         print_kmsgs(core_id());
302                         pcpui->__lock_checking_enabled++;
303                         break;
304                 case T_BRKPT:
305                         enable_irq();
306                         monitor(hw_tf);
307                         break;
308                 case T_ILLOP:
309                 {
310                         /* TODO: this can PF if there is a concurrent unmap/PM removal. */
311                         uintptr_t ip = x86_get_ip_hw(hw_tf);
312                         pcpui = &per_cpu_info[core_id()];
313                         pcpui->__lock_checking_enabled--;               /* for print debugging */
314                         /* We will muck with the actual TF.  If we're dealing with
315                          * userspace, we need to make sure we edit the actual TF that will
316                          * get restarted (pcpui), and not the TF on the kstack (which aren't
317                          * the same).  See set_current_ctx() for more info. */
318                         if (!in_kernel(hw_tf))
319                                 hw_tf = &pcpui->cur_ctx->tf.hw_tf;
320                         printd("bad opcode, eip: %p, next 3 bytes: %x %x %x\n", ip, 
321                                *(uint8_t*)(ip + 0), 
322                                *(uint8_t*)(ip + 1), 
323                                *(uint8_t*)(ip + 2)); 
324                         /* rdtscp: 0f 01 f9 */
325                         if (*(uint8_t*)(ip + 0) == 0x0f, 
326                             *(uint8_t*)(ip + 1) == 0x01, 
327                             *(uint8_t*)(ip + 2) == 0xf9) {
328                                 x86_fake_rdtscp(hw_tf);
329                                 pcpui->__lock_checking_enabled++;       /* for print debugging */
330                                 return;
331                         }
332                         enable_irq();
333                         monitor(hw_tf);
334                         pcpui->__lock_checking_enabled++;               /* for print debugging */
335                         break;
336                 }
337                 case T_PGFLT:
338                         handled = __handle_page_fault(hw_tf, &aux);
339                         break;
340                 case T_FPERR:
341                         handle_fperr(hw_tf);
342                         break;
343                 case T_SYSCALL:
344                         enable_irq();
345                         // check for userspace, for now
346                         assert(hw_tf->tf_cs != GD_KT);
347                         /* Set up and run the async calls */
348                         /* TODO: this is using the wrong reg1 for traps for 32 bit */
349                         prep_syscalls(current,
350                                       (struct syscall*)x86_get_systrap_arg0(hw_tf),
351                                                   (unsigned int)x86_get_systrap_arg1(hw_tf));
352                         break;
353                 default:
354                         if (hw_tf->tf_cs == GD_KT) {
355                                 print_trapframe(hw_tf);
356                                 panic("Damn Damn!  Unhandled trap in the kernel!");
357                         } else {
358                                 handled = FALSE;
359                         }
360         }
361         if (!handled)
362                 reflect_unhandled_trap(hw_tf->tf_trapno, hw_tf->tf_err, aux);
363 }
364
365 /* Helper.  For now, this copies out the TF to pcpui.  Eventually, we should
366  * consider doing this in trapentry.S
367  *
368  * TODO: consider having this return the tf used, so we can set tf in trap and
369  * irq handlers to edit the TF that will get restarted.  Right now, the kernel
370  * uses and restarts tf, but userspace restarts the old pcpui tf.  It is
371  * tempting to do this, but note that tf stays on the stack of the kthread,
372  * while pcpui->cur_ctx is for the core we trapped in on.  Meaning if we ever
373  * block, suddenly cur_ctx is pointing to some old clobbered state that was
374  * already returned to and can't be trusted.  Meanwhile tf can always be trusted
375  * (like with an in_kernel() check).  The only types of traps from the user that
376  * can be expected to have editable trapframes are ones that don't block. */
377 static void set_current_ctx_hw(struct per_cpu_info *pcpui,
378                                struct hw_trapframe *hw_tf)
379 {
380         assert(!irq_is_enabled());
381         assert(!pcpui->cur_ctx);
382         pcpui->actual_ctx.type = ROS_HW_CTX;
383         pcpui->actual_ctx.tf.hw_tf = *hw_tf;
384         pcpui->cur_ctx = &pcpui->actual_ctx;
385 }
386
387 static void set_current_ctx_sw(struct per_cpu_info *pcpui,
388                                struct sw_trapframe *sw_tf)
389 {
390         assert(!irq_is_enabled());
391         assert(!pcpui->cur_ctx);
392         pcpui->actual_ctx.type = ROS_SW_CTX;
393         pcpui->actual_ctx.tf.sw_tf = *sw_tf;
394         pcpui->cur_ctx = &pcpui->actual_ctx;
395 }
396
397 /* If the interrupt interrupted a halt, we advance past it.  Made to work with
398  * x86's custom cpu_halt() in arch/arch.h.  Note this nearly never gets called.
399  * I needed to insert exactly one 'nop' in cpu_halt() (that isn't there now) to
400  * get the interrupt to trip on the hlt, o/w the hlt will execute before the
401  * interrupt arrives (even with a pending interrupt that should hit right after
402  * an interrupt_enable (sti)).  This was on the i7. */
403 static void abort_halt(struct hw_trapframe *hw_tf)
404 {
405         /* Don't care about user TFs.  Incidentally, dereferencing user EIPs is
406          * reading userspace memory, which can be dangerous.  It can page fault,
407          * like immediately after a fork (which doesn't populate the pages). */
408         if (!in_kernel(hw_tf))
409                 return;
410         /* the halt instruction in is 0xf4, and it's size is 1 byte */
411         if (*(uint8_t*)x86_get_ip_hw(hw_tf) == 0xf4)
412                 x86_advance_ip(hw_tf, 1);
413 }
414
415 void trap(struct hw_trapframe *hw_tf)
416 {
417         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
418         /* Copy out the TF for now */
419         if (!in_kernel(hw_tf)) {
420                 set_current_ctx_hw(pcpui, hw_tf);
421                 /* ignoring state for nested kernel traps.  should be rare. */
422                 __set_cpu_state(pcpui, CPU_STATE_KERNEL);
423         } else {
424                 inc_ktrap_depth(pcpui);
425         }
426         printd("Incoming TRAP %d on core %d, TF at %p\n", hw_tf->tf_trapno,
427                core_id(), hw_tf);
428         if ((hw_tf->tf_cs & ~3) != GD_UT && (hw_tf->tf_cs & ~3) != GD_KT) {
429                 print_trapframe(hw_tf);
430                 panic("Trapframe with invalid CS!");
431         }
432         trap_dispatch(hw_tf);
433         /* Return to the current process, which should be runnable.  If we're the
434          * kernel, we should just return naturally.  Note that current and tf need
435          * to still be okay (might not be after blocking) */
436         if (in_kernel(hw_tf)) {
437                 dec_ktrap_depth(pcpui);
438                 return;
439         }
440         proc_restartcore();
441         assert(0);
442 }
443
444 static bool vector_is_irq(int apic_vec)
445 {
446         /* arguably, we could limit them to MaxIdtIOAPIC */
447         return (IdtPIC <= apic_vec) && (apic_vec <= IdtMAX);
448 }
449
450 /* Note IRQs are disabled unless explicitly turned on.
451  *
452  * In general, we should only get trapno's >= PIC1_OFFSET (32).  Anything else
453  * should be a trap.  Even if we don't use the PIC, that should be the standard.
454  * It is possible to get a spurious LAPIC IRQ with vector 15 (or similar), but
455  * the spurious check should catch that.
456  *
457  * Note that from hardware's perspective (PIC, etc), IRQs start from 0, but they
458  * are all mapped up at PIC1_OFFSET for the cpu / irq_handler. */
459 void handle_irq(struct hw_trapframe *hw_tf)
460 {
461         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
462         struct irq_handler *irq_h;
463         /* Copy out the TF for now */
464         if (!in_kernel(hw_tf))
465                 set_current_ctx_hw(pcpui, hw_tf);
466         if (!in_irq_ctx(pcpui))
467                 __set_cpu_state(pcpui, CPU_STATE_IRQ);
468         inc_irq_depth(pcpui);
469         /* Coupled with cpu_halt() and smp_idle() */
470         abort_halt(hw_tf);
471         //if (core_id())
472         if (hw_tf->tf_trapno != IdtLAPIC_TIMER) /* timer irq */
473         if (hw_tf->tf_trapno != I_KERNEL_MSG)
474         if (hw_tf->tf_trapno != 65)     /* qemu serial tends to get this one */
475                 printd("Incoming IRQ, ISR: %d on core %d\n", hw_tf->tf_trapno,
476                        core_id());
477         /* TODO: RCU read lock */
478         irq_h = irq_handlers[hw_tf->tf_trapno];
479         if (!irq_h) {
480                 warn_once("Received IRQ %d, had no handler registered!",
481                           hw_tf->tf_trapno);
482                 /* If we don't have an IRQ handler, we don't know how to EOI.  Odds are,
483                  * it's a LAPIC IRQ, such as I_TESTING */
484                 if (!lapic_check_spurious(hw_tf->tf_trapno))
485                         lapic_send_eoi(hw_tf->tf_trapno);
486                 goto out_no_eoi;
487         }
488         if (irq_h->check_spurious(hw_tf->tf_trapno))
489                 goto out_no_eoi;
490         /* Can now be interrupted/nested by higher priority IRQs, but not by our
491          * current IRQ vector, til we EOI. */
492         enable_irq();
493         while (irq_h) {
494                 irq_h->isr(hw_tf, irq_h->data);
495                 irq_h = irq_h->next;
496         }
497         // if we're a general purpose IPI function call, down the cpu_list
498         extern handler_wrapper_t handler_wrappers[NUM_HANDLER_WRAPPERS];
499         if ((I_SMP_CALL0 <= hw_tf->tf_trapno) &&
500             (hw_tf->tf_trapno <= I_SMP_CALL_LAST))
501                 down_checklist(handler_wrappers[hw_tf->tf_trapno & 0x0f].cpu_list);
502         disable_irq();
503         /* Keep in sync with ipi_is_pending */
504         irq_handlers[hw_tf->tf_trapno]->eoi(hw_tf->tf_trapno);
505         /* Fall-through */
506 out_no_eoi:
507         dec_irq_depth(pcpui);
508         if (!in_irq_ctx(pcpui))
509                 __set_cpu_state(pcpui, CPU_STATE_KERNEL);
510         /* Return to the current process, which should be runnable.  If we're the
511          * kernel, we should just return naturally.  Note that current and tf need
512          * to still be okay (might not be after blocking) */
513         if (in_kernel(hw_tf))
514                 return;
515         proc_restartcore();
516         assert(0);
517 }
518
519 /* The irq field may be ignored based on the type of Bus. */
520 int register_irq(int irq, isr_t handler, void *irq_arg, uint32_t tbdf)
521 {
522         struct irq_handler *irq_h;
523         int vector;
524         irq_h = kzmalloc(sizeof(struct irq_handler), 0);
525         assert(irq_h);
526         irq_h->dev_irq = irq;
527         irq_h->tbdf = tbdf;
528         vector = bus_irq_setup(irq_h);
529         if (vector == -1) {
530                 kfree(irq_h);
531                 return -1;
532         }
533         printk("IRQ %d, vector %d (0x%x), type %s\n", irq, vector, vector,
534                irq_h->type);
535         assert(irq_h->check_spurious && irq_h->eoi);
536         irq_h->isr = handler;
537         irq_h->data = irq_arg;
538         irq_h->apic_vector = vector;
539         /* RCU write lock */
540         spin_lock_irqsave(&irq_handler_wlock);
541         irq_h->next = irq_handlers[vector];
542         wmb();  /* make sure irq_h is done before publishing to readers */
543         irq_handlers[vector] = irq_h;
544         spin_unlock_irqsave(&irq_handler_wlock);
545         /* Most IRQs other than the BusIPI should need their irq unmasked.
546          * Might need to pass the irq_h, in case unmask needs more info.
547          * The lapic IRQs need to be unmasked on a per-core basis */
548         if (irq_h->unmask && strcmp(irq_h->type, "lapic"))
549                 irq_h->unmask(irq_h, vector);
550         return 0;
551 }
552
553 /* These routing functions only allow the routing of an irq to a single core.
554  * If we want to route to multiple cores, we'll probably need to set up logical
555  * groups or something and take some additional parameters. */
556 static int route_irq_h(struct irq_handler *irq_h, int os_coreid)
557 {
558         int hw_coreid;
559         if (!irq_h->route_irq) {
560                 printk("[kernel] apic_vec %d, type %s cannot be routed\n",
561                        irq_h->apic_vector, irq_h->type);
562                 return -1;
563         }
564         if (os_coreid >= MAX_NUM_CORES) {
565                 printk("[kernel] os_coreid %d out of range!\n", os_coreid);
566                 return -1;
567         }
568         hw_coreid = get_hw_coreid(os_coreid);
569         if (hw_coreid == -1) {
570                 printk("[kernel] os_coreid %d not a valid hw core!\n", os_coreid);
571                 return -1;
572         }
573         irq_h->route_irq(irq_h, irq_h->apic_vector, hw_coreid);
574         return 0;
575 }
576
577 /* Routes all irqs for a given apic_vector to os_coreid.  Returns 0 if all of
578  * them succeeded.  -1 if there were none or if any of them failed.  We don't
579  * share IRQs often (if ever anymore), so this shouldn't be an issue. */
580 int route_irqs(int apic_vec, int os_coreid)
581 {
582         struct irq_handler *irq_h;
583         int ret = -1;
584         if (!vector_is_irq(apic_vec)) {
585                 printk("[kernel] vector %d is not an IRQ vector!\n", apic_vec);
586                 return -1;
587         }
588         irq_h = irq_handlers[apic_vec];
589         while (irq_h) {
590                 assert(irq_h->apic_vector == apic_vec);
591                 ret = route_irq_h(irq_h, os_coreid);
592                 irq_h = irq_h->next;
593         }
594         return ret;
595 }
596
597 /* It's a moderate pain in the ass to put these in bit-specific files (header
598  * hell with the set_current_ helpers) */
599 void sysenter_callwrapper(struct syscall *sysc, unsigned long count,
600                           struct sw_trapframe *sw_tf)
601 {
602         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
603         set_current_ctx_sw(pcpui, sw_tf);
604         __set_cpu_state(pcpui, CPU_STATE_KERNEL);
605         /* Once we've set_current_ctx, we can enable interrupts.  This used to be
606          * mandatory (we had immediate KMSGs that would muck with cur_ctx).  Now it
607          * should only help for sanity/debugging. */
608         enable_irq();
609         /* Set up and run the async calls */
610         prep_syscalls(current, sysc, count);
611         /* If you use pcpui again, reread it, since you might have migrated */
612         proc_restartcore();
613 }
614
615 /* Declared in x86/arch.h */
616 void send_ipi(uint32_t os_coreid, uint8_t vector)
617 {
618         int hw_coreid = get_hw_coreid(os_coreid);
619         if (hw_coreid == -1) {
620                 panic("Unmapped OS coreid (OS %d)!\n", os_coreid);
621                 return;
622         }
623         __send_ipi(hw_coreid, vector);
624 }