ROUNDDOWN can handle uint64_t on 32 bit (XCC)
[akaros.git] / kern / arch / x86 / trap.c
1 #ifdef __SHARC__
2 #pragma nosharc
3 #define SINIT(x) x
4 #endif
5
6 #include <arch/mmu.h>
7 #include <arch/x86.h>
8 #include <arch/arch.h>
9 #include <arch/console.h>
10 #include <arch/apic.h>
11 #include <ros/common.h>
12 #include <smp.h>
13 #include <assert.h>
14 #include <pmap.h>
15 #include <trap.h>
16 #include <monitor.h>
17 #include <process.h>
18 #include <mm.h>
19 #include <stdio.h>
20 #include <slab.h>
21 #include <syscall.h>
22 #include <kdebug.h>
23 #include <kmalloc.h>
24
25 taskstate_t RO ts;
26
27 /* Interrupt descriptor table.  64 bit needs 16 byte alignment (i think). */
28 gatedesc_t __attribute__((aligned (16))) idt[256] = { { 0 } };
29 pseudodesc_t idt_pd;
30
31 /* global handler table, used by core0 (for now).  allows the registration
32  * of functions to be called when servicing an interrupt.  other cores
33  * can set up their own later. */
34 handler_t interrupt_handlers[NUM_INTERRUPT_HANDLERS];
35
36 const char *x86_trapname(int trapno)
37 {
38     // zra: excnames is SREADONLY because Ivy doesn't trust const
39         static const char *NT const (RO excnames)[] = {
40                 "Divide error",
41                 "Debug",
42                 "Non-Maskable Interrupt",
43                 "Breakpoint",
44                 "Overflow",
45                 "BOUND Range Exceeded",
46                 "Invalid Opcode",
47                 "Device Not Available",
48                 "Double Fault",
49                 "Coprocessor Segment Overrun",
50                 "Invalid TSS",
51                 "Segment Not Present",
52                 "Stack Fault",
53                 "General Protection",
54                 "Page Fault",
55                 "(unknown trap)",
56                 "x87 FPU Floating-Point Error",
57                 "Alignment Check",
58                 "Machine-Check",
59                 "SIMD Floating-Point Exception"
60         };
61
62         if (trapno < sizeof(excnames)/sizeof(excnames[0]))
63                 return excnames[trapno];
64         if (trapno == T_SYSCALL)
65                 return "System call";
66         return "(unknown trap)";
67 }
68
69 /* Set stacktop for the current core to be the stack the kernel will start on
70  * when trapping/interrupting from userspace.  Don't use this til after
71  * smp_percpu_init().  We can probably get the TSS by reading the task register
72  * and then the GDT.  Still, it's a pain. */
73 void set_stack_top(uintptr_t stacktop)
74 {
75         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
76         /* No need to reload the task register, this takes effect immediately */
77         x86_set_stacktop_tss(pcpui->tss, stacktop);
78         /* Also need to make sure sysenters come in correctly */
79         x86_set_sysenter_stacktop(stacktop);
80 }
81
82 /* Note the check implies we only are on a one page stack (or the first page) */
83 uintptr_t get_stack_top(void)
84 {
85         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
86         uintptr_t stacktop;
87         /* so we can check this in interrupt handlers (before smp_boot()) */
88         if (!pcpui->tss)
89                 return ROUNDUP(read_sp(), PGSIZE);
90         stacktop = x86_get_stacktop_tss(pcpui->tss);
91         if (stacktop != ROUNDUP(read_sp(), PGSIZE))
92                 panic("Bad stacktop: %p esp one is %p\n", stacktop,
93                       ROUNDUP(read_sp(), PGSIZE));
94         return stacktop;
95 }
96
97 /* Sends a non-maskable interrupt; the handler will print a trapframe. */
98 void send_nmi(uint32_t os_coreid)
99 {
100         /* NMI / IPI for x86 are limited to 8 bits */
101         uint8_t hw_core = (uint8_t)get_hw_coreid(os_coreid);
102         __send_nmi(hw_core);
103 }
104
105 void idt_init(void)
106 {
107         /* This table is made in trapentry$BITS.S by each macro in that file.
108          * It is layed out such that the ith entry is the ith's traphandler's
109          * (uintptr_t) trap addr, then (uint32_t) trap number. */
110         struct trapinfo { uintptr_t trapaddr; uint32_t trapnumber; }
111                __attribute__((packed));
112         extern struct trapinfo trap_tbl[];
113         extern struct trapinfo trap_tbl_end[];
114         int i, trap_tbl_size = trap_tbl_end - trap_tbl;
115         extern void ISR_default(void);
116
117         /* set all to default, to catch everything */
118         for (i = 0; i < 256; i++)
119                 SETGATE(idt[i], 0, GD_KT, &ISR_default, 0);
120
121         /* set all entries that have real trap handlers
122          * we need to stop short of the last one, since the last is the default
123          * handler with a fake interrupt number (500) that is out of bounds of
124          * the idt[] */
125         for (i = 0; i < trap_tbl_size - 1; i++)
126                 SETGATE(idt[trap_tbl[i].trapnumber], 0, GD_KT, trap_tbl[i].trapaddr, 0);
127
128         /* turn on trap-based syscall handling and other user-accessible ints
129          * DPL 3 means this can be triggered by the int instruction */
130         idt[T_SYSCALL].gd_dpl = SINIT(3);
131         idt[T_BRKPT].gd_dpl = SINIT(3);
132
133         /* Set up our kernel stack when changing rings */
134         /* Note: we want 16 byte aligned kernel stack frames (AMD 2:8.9.3) */
135         x86_set_stacktop_tss(&ts, (uintptr_t)bootstacktop);
136         x86_sysenter_init((uintptr_t)bootstacktop);
137
138 #ifdef CONFIG_KTHREAD_POISON
139         /* TODO: KTHR-STACK */
140         uintptr_t *poison = (uintptr_t*)ROUNDDOWN((uintptr_t)bootstacktop - 1,
141                                                   PGSIZE);
142         *poison = 0xdeadbeef;
143 #endif /* CONFIG_KTHREAD_POISON */
144
145         /* Initialize the TSS field of the gdt.  The size of the TSS desc differs
146          * between 64 and 32 bit, hence the pointer acrobatics */
147         syssegdesc_t *ts_slot = (syssegdesc_t*)&gdt[GD_TSS >> 3];
148         *ts_slot = (syssegdesc_t)SEG_SYS_SMALL(STS_T32A, (uintptr_t)&ts,
149                                                sizeof(taskstate_t), 0);
150
151         /* Init the IDT PD.  Need to do this before ltr for some reason.  (Doing
152          * this between ltr and lidt causes the machine to reboot... */
153         idt_pd.pd_lim = sizeof(idt) - 1;
154         idt_pd.pd_base = (uintptr_t)idt;
155
156         ltr(GD_TSS);
157
158         asm volatile("lidt %0" : : "m"(idt_pd));
159
160         // This will go away when we start using the IOAPIC properly
161         pic_remap();
162         // set LINT0 to receive ExtINTs (KVM's default).  At reset they are 0x1000.
163         write_mmreg32(LAPIC_LVT_LINT0, 0x700);
164         // mask it to shut it up for now
165         mask_lapic_lvt(LAPIC_LVT_LINT0);
166         // and turn it on
167         lapic_enable();
168         /* register the generic timer_interrupt() handler for the per-core timers */
169         register_interrupt_handler(interrupt_handlers, LAPIC_TIMER_DEFAULT_VECTOR,
170                                    timer_interrupt, NULL);
171         /* register the kernel message handler */
172         register_interrupt_handler(interrupt_handlers, I_KERNEL_MSG,
173                                    handle_kmsg_ipi, NULL);
174 }
175
176 static void handle_fperr(struct hw_trapframe *hw_tf)
177 {
178         uint16_t fpcw, fpsw;
179         uint32_t mxcsr;
180         asm volatile ("fnstcw %0" : "=m"(fpcw));
181         asm volatile ("fnstsw %0" : "=m"(fpsw));
182         asm volatile ("stmxcsr %0" : "=m"(mxcsr));
183         print_trapframe(hw_tf);
184         printk("Core %d: FP ERR, CW: 0x%04x, SW: 0x%04x, MXCSR 0x%08x\n", core_id(),
185                fpcw, fpsw, mxcsr);
186         printk("Core %d: The following faults are unmasked:\n", core_id());
187         if (fpsw & ~fpcw & FP_EXCP_IE) {
188                 printk("\tInvalid Operation: ");
189                 if (fpsw & FP_SW_SF) {
190                         if (fpsw & FP_SW_C1)
191                                 printk("Stack overflow\n");
192                         else
193                                 printk("Stack underflow\n");
194                 } else {
195                         printk("invalid arithmetic operand\n");
196                 }
197         }
198         if (fpsw & ~fpcw & FP_EXCP_DE)
199                 printk("\tDenormalized operand\n");
200         if (fpsw & ~fpcw & FP_EXCP_ZE)
201                 printk("\tDivide by zero\n");
202         if (fpsw & ~fpcw & FP_EXCP_OE)
203                 printk("\tNumeric Overflow\n");
204         if (fpsw & ~fpcw & FP_EXCP_UE)
205                 printk("\tNumeric Underflow\n");
206         if (fpsw & ~fpcw & FP_EXCP_PE)
207                 printk("\tInexact result (precision)\n");
208         printk("Killing the process.\n");
209         enable_irq();
210         proc_destroy(current);
211 }
212
213 void backtrace_kframe(struct hw_trapframe *hw_tf)
214 {
215         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
216         pcpui->__lock_depth_disabled++;
217         printk("\nBacktrace of faulting kernel context on Core %d:\n", core_id());
218         backtrace_frame(x86_get_hwtf_pc(hw_tf), x86_get_hwtf_fp(hw_tf));
219         pcpui->__lock_depth_disabled--;
220 }
221
222 /* Certain traps want IRQs enabled, such as the syscall.  Others can't handle
223  * it, like the page fault handler.  Turn them on on a case-by-case basis. */
224 static void trap_dispatch(struct hw_trapframe *hw_tf)
225 {
226         struct per_cpu_info *pcpui;
227         // Handle processor exceptions.
228         switch(hw_tf->tf_trapno) {
229                 case T_NMI:
230                         /* Temporarily disable deadlock detection when we print.  We could
231                          * deadlock if we were printing when we NMIed. */
232                         pcpui = &per_cpu_info[core_id()];
233                         pcpui->__lock_depth_disabled++;
234                         /* This is a bit hacky, but we don't have a decent API yet */
235                         extern bool mon_verbose_trace;
236                         if (mon_verbose_trace)
237                                 print_trapframe(hw_tf);
238                         char *fn_name = get_fn_name(x86_get_ip_hw(hw_tf));
239                         printk("Core %d is at %p (%s)\n", core_id(), x86_get_ip_hw(hw_tf),
240                                fn_name);
241                         kfree(fn_name);
242                         print_kmsgs(core_id());
243                         pcpui->__lock_depth_disabled--;
244                         break;
245                 case T_BRKPT:
246                         enable_irq();
247                         monitor(hw_tf);
248                         break;
249                 case T_ILLOP:
250                 {
251                         uintptr_t ip = x86_get_ip_hw(hw_tf);
252                         pcpui = &per_cpu_info[core_id()];
253                         pcpui->__lock_depth_disabled++;         /* for print debugging */
254                         /* We will muck with the actual TF.  If we're dealing with
255                          * userspace, we need to make sure we edit the actual TF that will
256                          * get restarted (pcpui), and not the TF on the kstack (which aren't
257                          * the same).  See set_current_ctx() for more info. */
258                         if (!in_kernel(hw_tf))
259                                 hw_tf = &pcpui->cur_ctx->tf.hw_tf;
260                         printd("bad opcode, eip: %p, next 3 bytes: %x %x %x\n", ip, 
261                                *(uint8_t*)(ip + 0), 
262                                *(uint8_t*)(ip + 1), 
263                                *(uint8_t*)(ip + 2)); 
264                         /* rdtscp: 0f 01 f9 */
265                         if (*(uint8_t*)(ip + 0) == 0x0f, 
266                             *(uint8_t*)(ip + 1) == 0x01, 
267                             *(uint8_t*)(ip + 2) == 0xf9) {
268                                 x86_fake_rdtscp(hw_tf);
269                                 pcpui->__lock_depth_disabled--; /* for print debugging */
270                                 return;
271                         }
272                         enable_irq();
273                         monitor(hw_tf);
274                         pcpui->__lock_depth_disabled--;         /* for print debugging */
275                         break;
276                 }
277                 case T_PGFLT:
278                         page_fault_handler(hw_tf);
279                         break;
280                 case T_FPERR:
281                         handle_fperr(hw_tf);
282                         break;
283                 case T_SYSCALL:
284                         enable_irq();
285                         // check for userspace, for now
286                         assert(hw_tf->tf_cs != GD_KT);
287                         /* Set up and run the async calls */
288                         /* TODO: this is using the wrong reg1 for traps for 32 bit */
289                         prep_syscalls(current,
290                                       (struct syscall*)x86_get_systrap_arg0(hw_tf),
291                                                   (unsigned int)x86_get_systrap_arg1(hw_tf));
292                         break;
293                 default:
294                         // Unexpected trap: The user process or the kernel has a bug.
295                         print_trapframe(hw_tf);
296                         if (hw_tf->tf_cs == GD_KT)
297                                 panic("Damn Damn!  Unhandled trap in the kernel!");
298                         else {
299                                 warn("Unexpected trap from userspace");
300                                 enable_irq();
301                                 proc_destroy(current);
302                         }
303         }
304         return;
305 }
306
307 /* Helper.  For now, this copies out the TF to pcpui.  Eventually, we should
308  * consider doing this in trapentry.S
309  *
310  * TODO: consider having this return the tf used, so we can set tf in trap and
311  * irq handlers to edit the TF that will get restarted.  Right now, the kernel
312  * uses and restarts tf, but userspace restarts the old pcpui tf.  It is
313  * tempting to do this, but note that tf stays on the stack of the kthread,
314  * while pcpui->cur_ctx is for the core we trapped in on.  Meaning if we ever
315  * block, suddenly cur_ctx is pointing to some old clobbered state that was
316  * already returned to and can't be trusted.  Meanwhile tf can always be trusted
317  * (like with an in_kernel() check).  The only types of traps from the user that
318  * can be expected to have editable trapframes are ones that don't block. */
319 static void set_current_ctx_hw(struct per_cpu_info *pcpui,
320                                struct hw_trapframe *hw_tf)
321 {
322         assert(!irq_is_enabled());
323         assert(!pcpui->cur_ctx);
324         pcpui->actual_ctx.type = ROS_HW_CTX;
325         pcpui->actual_ctx.tf.hw_tf = *hw_tf;
326         pcpui->cur_ctx = &pcpui->actual_ctx;
327 }
328
329 static void set_current_ctx_sw(struct per_cpu_info *pcpui,
330                                struct sw_trapframe *sw_tf)
331 {
332         assert(!irq_is_enabled());
333         assert(!pcpui->cur_ctx);
334         pcpui->actual_ctx.type = ROS_SW_CTX;
335         pcpui->actual_ctx.tf.sw_tf = *sw_tf;
336         pcpui->cur_ctx = &pcpui->actual_ctx;
337 }
338
339 /* If the interrupt interrupted a halt, we advance past it.  Made to work with
340  * x86's custom cpu_halt() in arch/arch.h.  Note this nearly never gets called.
341  * I needed to insert exactly one 'nop' in cpu_halt() (that isn't there now) to
342  * get the interrupt to trip on the hlt, o/w the hlt will execute before the
343  * interrupt arrives (even with a pending interrupt that should hit right after
344  * an interrupt_enable (sti)).  This was on the i7. */
345 static void abort_halt(struct hw_trapframe *hw_tf)
346 {
347         /* Don't care about user TFs.  Incidentally, dereferencing user EIPs is
348          * reading userspace memory, which can be dangerous.  It can page fault,
349          * like immediately after a fork (which doesn't populate the pages). */
350         if (!in_kernel(hw_tf))
351                 return;
352         /* the halt instruction in is 0xf4, and it's size is 1 byte */
353         if (*(uint8_t*)x86_get_ip_hw(hw_tf) == 0xf4)
354                 x86_advance_ip(hw_tf, 1);
355 }
356
357 void trap(struct hw_trapframe *hw_tf)
358 {
359         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
360         /* Copy out the TF for now */
361         if (!in_kernel(hw_tf))
362                 set_current_ctx_hw(pcpui, hw_tf);
363         else
364                 inc_ktrap_depth(pcpui);
365
366         printd("Incoming TRAP %d on core %d, TF at %p\n", hw_tf->tf_trapno,
367                core_id(), hw_tf);
368         if ((hw_tf->tf_cs & ~3) != GD_UT && (hw_tf->tf_cs & ~3) != GD_KT) {
369                 print_trapframe(hw_tf);
370                 panic("Trapframe with invalid CS!");
371         }
372         trap_dispatch(hw_tf);
373         /* Return to the current process, which should be runnable.  If we're the
374          * kernel, we should just return naturally.  Note that current and tf need
375          * to still be okay (might not be after blocking) */
376         if (in_kernel(hw_tf)) {
377                 dec_ktrap_depth(pcpui);
378                 return;
379         }
380         proc_restartcore();
381         assert(0);
382 }
383
384 /* Tells us if an interrupt (trap_nr) came from the PIC or not */
385 static bool irq_from_pic(uint32_t trap_nr)
386 {
387         /* The 16 IRQs within the range [PIC1_OFFSET, PIC1_OFFSET + 15] came from
388          * the PIC.  [32-47] */
389         if (trap_nr < PIC1_OFFSET)
390                 return FALSE;
391         if (trap_nr > PIC1_OFFSET + 15)
392                 return FALSE;
393         return TRUE;
394 }
395
396 /* Helper: returns TRUE if the irq is spurious.  Pass in the trap_nr, not the
397  * IRQ number (trap_nr = PIC_OFFSET + irq) */
398 static bool check_spurious_irq(uint32_t trap_nr)
399 {
400 #ifndef CONFIG_ENABLE_MPTABLES          /* TODO: our proxy for using the PIC */
401         /* the PIC may send spurious irqs via one of the chips irq 7.  if the isr
402          * doesn't show that irq, then it was spurious, and we don't send an eoi.
403          * Check out http://wiki.osdev.org/8259_PIC#Spurious_IRQs */
404         if ((trap_nr == PIC1_SPURIOUS) && !(pic_get_isr() & PIC1_SPURIOUS)) {
405                 printk("Spurious PIC1 irq!\n"); /* want to know if this happens */
406                 return TRUE;
407         }
408         if ((trap_nr == PIC2_SPURIOUS) && !(pic_get_isr() & PIC2_SPURIOUS)) {
409                 printk("Spurious PIC2 irq!\n"); /* want to know if this happens */
410                 /* for the cascaded PIC, we *do* need to send an EOI to the master's
411                  * cascade irq (2). */
412                 pic_send_eoi(2);
413                 return TRUE;
414         }
415         /* At this point, we know the PIC didn't send a spurious IRQ */
416         if (irq_from_pic(trap_nr))
417                 return FALSE;
418 #endif
419         /* Either way (with or without a PIC), we need to check the LAPIC.
420          * FYI: lapic_spurious is 255 on qemu and 15 on the nehalem..  We actually
421          * can set bits 4-7, and P6s have 0-3 hardwired to 0.  YMMV.
422          *
423          * The SDM recommends not using the spurious vector for any other IRQs (LVT
424          * or IOAPIC RTE), since the handlers don't send an EOI.  However, our check
425          * here allows us to use the vector since we can tell the diff btw a
426          * spurious and a real IRQ. */
427         uint8_t lapic_spurious = read_mmreg32(LAPIC_SPURIOUS) & 0xff;
428         /* Note the lapic's vectors are not shifted by an offset. */
429         if ((trap_nr == lapic_spurious) && !lapic_get_isr_bit(lapic_spurious)) {
430                 printk("Spurious LAPIC irq %d, core %d!\n", lapic_spurious, core_id());
431                 lapic_print_isr();
432                 return TRUE;
433         }
434         return FALSE;
435 }
436
437 /* Helper, sends an end-of-interrupt for the trap_nr (not HW IRQ number). */
438 static void send_eoi(uint32_t trap_nr)
439 {
440 #ifndef CONFIG_ENABLE_MPTABLES          /* TODO: our proxy for using the PIC */
441         /* WARNING: this will break if the LAPIC requests vectors that overlap with
442          * the PIC's range. */
443         if (irq_from_pic(trap_nr))
444                 pic_send_eoi(trap_nr - PIC1_OFFSET);
445         else
446                 lapic_send_eoi();
447 #else
448         lapic_send_eoi();
449 #endif
450 }
451
452 /* Note IRQs are disabled unless explicitly turned on.
453  *
454  * In general, we should only get trapno's >= PIC1_OFFSET (32).  Anything else
455  * should be a trap.  Even if we don't use the PIC, that should be the standard.
456  * It is possible to get a spurious LAPIC IRQ with vector 15 (or similar), but
457  * the spurious check should catch that.
458  *
459  * Note that from hardware's perspective (PIC, etc), IRQs start from 0, but they
460  * are all mapped up at PIC1_OFFSET for the cpu / irq_handler. */
461 void irq_handler(struct hw_trapframe *hw_tf)
462 {
463         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
464         /* Copy out the TF for now */
465         if (!in_kernel(hw_tf))
466                 set_current_ctx_hw(pcpui, hw_tf);
467         inc_irq_depth(pcpui);
468         /* Coupled with cpu_halt() and smp_idle() */
469         abort_halt(hw_tf);
470         //if (core_id())
471                 printd("Incoming IRQ, ISR: %d on core %d\n", hw_tf->tf_trapno,
472                        core_id());
473         if (check_spurious_irq(hw_tf->tf_trapno))
474                 goto out_no_eoi;
475         /* Send the EOI.  This means the PIC/LAPIC can send us the same IRQ vector,
476          * and we'll handle it as soon as we reenable IRQs.  This does *not* mean
477          * the hardware device that triggered the IRQ had its IRQ reset.  This does
478          * mean we shouldn't enable irqs in a handler that isn't reentrant. */
479         assert(hw_tf->tf_trapno >= 32);
480         send_eoi(hw_tf->tf_trapno);
481
482         extern handler_wrapper_t (RO handler_wrappers)[NUM_HANDLER_WRAPPERS];
483         // determine the interrupt handler table to use.  for now, pick the global
484         handler_t *handler_tbl = interrupt_handlers;
485         if (handler_tbl[hw_tf->tf_trapno].isr != 0)
486                 handler_tbl[hw_tf->tf_trapno].isr(hw_tf,
487                                                   handler_tbl[hw_tf->tf_trapno].data);
488         // if we're a general purpose IPI function call, down the cpu_list
489         if ((I_SMP_CALL0 <= hw_tf->tf_trapno) &&
490             (hw_tf->tf_trapno <= I_SMP_CALL_LAST))
491                 down_checklist(handler_wrappers[hw_tf->tf_trapno & 0x0f].cpu_list);
492         /* Fall-through */
493 out_no_eoi:
494         dec_irq_depth(pcpui);
495         /* Return to the current process, which should be runnable.  If we're the
496          * kernel, we should just return naturally.  Note that current and tf need
497          * to still be okay (might not be after blocking) */
498         if (in_kernel(hw_tf))
499                 return;
500         proc_restartcore();
501         assert(0);
502 }
503
504 void
505 register_interrupt_handler(handler_t TP(TV(t)) table[],
506                            uint8_t int_num, poly_isr_t handler, TV(t) data)
507 {
508         table[int_num].isr = handler;
509         table[int_num].data = data;
510 }
511
512 /* It's a moderate pain in the ass to put these in bit-specific files (header
513  * hell with the set_current_ helpers) */
514 #ifdef CONFIG_X86_64
515 void sysenter_callwrapper(struct syscall *sysc, unsigned long count,
516                           struct sw_trapframe *sw_tf)
517 {
518         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
519         set_current_ctx_sw(pcpui, sw_tf);
520         /* Once we've set_current_ctx, we can enable interrupts.  This used to be
521          * mandatory (we had immediate KMSGs that would muck with cur_ctx).  Now it
522          * should only help for sanity/debugging. */
523         enable_irq();
524         /* Set up and run the async calls */
525         prep_syscalls(current, sysc, count);
526         /* If you use pcpui again, reread it, since you might have migrated */
527         proc_restartcore();
528 }
529
530 #else
531
532 /* This is called from sysenter's asm, with the tf on the kernel stack. */
533 /* TODO: use a sw_tf for sysenter */
534 void sysenter_callwrapper(struct hw_trapframe *hw_tf)
535 {
536         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
537         assert(!in_kernel(hw_tf));
538         set_current_ctx_hw(pcpui, hw_tf);
539         /* Once we've set_current_ctx, we can enable interrupts.  This used to be
540          * mandatory (we had immediate KMSGs that would muck with cur_ctx).  Now it
541          * should only help for sanity/debugging. */
542         enable_irq();
543
544         /* Set up and run the async calls */
545         prep_syscalls(current,
546                                   (struct syscall*)x86_get_sysenter_arg0(hw_tf),
547                                   (unsigned int)x86_get_sysenter_arg1(hw_tf));
548         /* If you use pcpui again, reread it, since you might have migrated */
549         proc_restartcore();
550 }
551 #endif
552
553 /* Declared in x86/arch.h */
554 void send_ipi(uint32_t os_coreid, uint8_t vector)
555 {
556         int hw_coreid = get_hw_coreid(os_coreid);
557         if (hw_coreid == -1) {
558                 warn("Unmapped OS coreid!\n");
559                 return;
560         }
561         __send_ipi(hw_coreid, vector);
562 }