x86: fixes LAPIC unmasking
[akaros.git] / kern / arch / x86 / trap.c
1 #ifdef __SHARC__
2 #pragma nosharc
3 #define SINIT(x) x
4 #endif
5
6 #include <arch/mmu.h>
7 #include <arch/x86.h>
8 #include <arch/arch.h>
9 #include <arch/console.h>
10 #include <arch/apic.h>
11 #include <ros/common.h>
12 #include <smp.h>
13 #include <assert.h>
14 #include <pmap.h>
15 #include <trap.h>
16 #include <monitor.h>
17 #include <process.h>
18 #include <mm.h>
19 #include <stdio.h>
20 #include <slab.h>
21 #include <syscall.h>
22 #include <kdebug.h>
23 #include <kmalloc.h>
24 #include <arch/mptables.h>
25
26 taskstate_t RO ts;
27
28 /* Interrupt descriptor table.  64 bit needs 16 byte alignment (i think). */
29 gatedesc_t __attribute__((aligned (16))) idt[256] = { { 0 } };
30 pseudodesc_t idt_pd;
31
32 /* interrupt handler table, each element is a linked list of handlers for a
33  * given IRQ.  Modification requires holding the lock (TODO: RCU) */
34 struct irq_handler *irq_handlers[NUM_IRQS];
35 spinlock_t irq_handler_wlock = SPINLOCK_INITIALIZER_IRQSAVE;
36
37 const char *x86_trapname(int trapno)
38 {
39     // zra: excnames is SREADONLY because Ivy doesn't trust const
40         static const char *NT const (RO excnames)[] = {
41                 "Divide error",
42                 "Debug",
43                 "Non-Maskable Interrupt",
44                 "Breakpoint",
45                 "Overflow",
46                 "BOUND Range Exceeded",
47                 "Invalid Opcode",
48                 "Device Not Available",
49                 "Double Fault",
50                 "Coprocessor Segment Overrun",
51                 "Invalid TSS",
52                 "Segment Not Present",
53                 "Stack Fault",
54                 "General Protection",
55                 "Page Fault",
56                 "(unknown trap)",
57                 "x87 FPU Floating-Point Error",
58                 "Alignment Check",
59                 "Machine-Check",
60                 "SIMD Floating-Point Exception"
61         };
62
63         if (trapno < sizeof(excnames)/sizeof(excnames[0]))
64                 return excnames[trapno];
65         if (trapno == T_SYSCALL)
66                 return "System call";
67         return "(unknown trap)";
68 }
69
70 /* Set stacktop for the current core to be the stack the kernel will start on
71  * when trapping/interrupting from userspace.  Don't use this til after
72  * smp_percpu_init().  We can probably get the TSS by reading the task register
73  * and then the GDT.  Still, it's a pain. */
74 void set_stack_top(uintptr_t stacktop)
75 {
76         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
77         /* No need to reload the task register, this takes effect immediately */
78         x86_set_stacktop_tss(pcpui->tss, stacktop);
79         /* Also need to make sure sysenters come in correctly */
80         x86_set_sysenter_stacktop(stacktop);
81 }
82
83 /* Note the check implies we only are on a one page stack (or the first page) */
84 uintptr_t get_stack_top(void)
85 {
86         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
87         uintptr_t stacktop;
88         /* so we can check this in interrupt handlers (before smp_boot()) */
89         /* TODO: These are dangerous - it assumes we're on a one-page stack.  If we
90          * change it to KSTKSIZE, then we assume stacks are KSTKSIZE-aligned */
91         if (!pcpui->tss)
92                 return ROUNDUP(read_sp(), PGSIZE);
93         stacktop = x86_get_stacktop_tss(pcpui->tss);
94         if (stacktop != ROUNDUP(read_sp(), PGSIZE))
95                 panic("Bad stacktop: %p esp one is %p\n", stacktop,
96                       ROUNDUP(read_sp(), PGSIZE));
97         return stacktop;
98 }
99
100 /* Sends a non-maskable interrupt; the handler will print a trapframe. */
101 void send_nmi(uint32_t os_coreid)
102 {
103         /* NMI / IPI for x86 are limited to 8 bits */
104         uint8_t hw_core = (uint8_t)get_hw_coreid(os_coreid);
105         __send_nmi(hw_core);
106 }
107
108 void idt_init(void)
109 {
110         /* This table is made in trapentry$BITS.S by each macro in that file.
111          * It is layed out such that the ith entry is the ith's traphandler's
112          * (uintptr_t) trap addr, then (uint32_t) trap number. */
113         struct trapinfo { uintptr_t trapaddr; uint32_t trapnumber; }
114                __attribute__((packed));
115         extern struct trapinfo trap_tbl[];
116         extern struct trapinfo trap_tbl_end[];
117         int i, trap_tbl_size = trap_tbl_end - trap_tbl;
118         extern void ISR_default(void);
119         extern void ISR_syscall(void);
120
121         /* set all to default, to catch everything */
122         for (i = 0; i < 256; i++)
123                 SETGATE(idt[i], 0, GD_KT, &ISR_default, 0);
124
125         /* set all entries that have real trap handlers
126          * we need to stop short of the last one, since the last is the default
127          * handler with a fake interrupt number (500) that is out of bounds of
128          * the idt[] */
129         for (i = 0; i < trap_tbl_size - 1; i++)
130                 SETGATE(idt[trap_tbl[i].trapnumber], 0, GD_KT, trap_tbl[i].trapaddr, 0);
131         /* Sanity check */
132         assert((uintptr_t)ISR_syscall ==
133                ((uintptr_t)idt[T_SYSCALL].gd_off_63_32 << 32 |
134                 (uintptr_t)idt[T_SYSCALL].gd_off_31_16 << 16 |
135                 (uintptr_t)idt[T_SYSCALL].gd_off_15_0));
136         /* turn on trap-based syscall handling and other user-accessible ints
137          * DPL 3 means this can be triggered by the int instruction */
138         idt[T_SYSCALL].gd_dpl = SINIT(3);
139         idt[T_BRKPT].gd_dpl = SINIT(3);
140
141         /* Set up our kernel stack when changing rings */
142         /* Note: we want 16 byte aligned kernel stack frames (AMD 2:8.9.3) */
143         x86_set_stacktop_tss(&ts, (uintptr_t)bootstacktop);
144         x86_sysenter_init((uintptr_t)bootstacktop);
145
146 #ifdef CONFIG_KTHREAD_POISON
147         *kstack_bottom_addr((uintptr_t)bootstacktop) = 0xdeadbeef;
148 #endif /* CONFIG_KTHREAD_POISON */
149
150         /* Initialize the TSS field of the gdt.  The size of the TSS desc differs
151          * between 64 and 32 bit, hence the pointer acrobatics */
152         syssegdesc_t *ts_slot = (syssegdesc_t*)&gdt[GD_TSS >> 3];
153         *ts_slot = (syssegdesc_t)SEG_SYS_SMALL(STS_T32A, (uintptr_t)&ts,
154                                                sizeof(taskstate_t), 0);
155
156         /* Init the IDT PD.  Need to do this before ltr for some reason.  (Doing
157          * this between ltr and lidt causes the machine to reboot... */
158         idt_pd.pd_lim = sizeof(idt) - 1;
159         idt_pd.pd_base = (uintptr_t)idt;
160
161         ltr(GD_TSS);
162
163         asm volatile("lidt %0" : : "m"(idt_pd));
164
165         pic_remap();
166         pic_mask_all();
167
168 #ifdef CONFIG_ENABLE_MPTABLES
169         int ncleft = MAX_NUM_CPUS;
170
171         ncleft = mpsinit(ncleft);
172         ncleft = mpacpi(ncleft);
173         printk("MP and ACPI found %d cores\n", MAX_NUM_CPUS - ncleft);
174
175         apiconline();
176         ioapiconline();
177 #else
178         // set LINT0 to receive ExtINTs (KVM's default).  At reset they are 0x1000.
179         write_mmreg32(LAPIC_LVT_LINT0, 0x700);
180         lapic_enable();
181         unmask_lapic_lvt(LAPIC_LVT_LINT0);
182 #endif
183
184         /* register the generic timer_interrupt() handler for the per-core timers */
185         register_irq(IdtLAPIC_TIMER, timer_interrupt, NULL,
186                      MKBUS(BusLAPIC, 0, 0, 0));
187         /* register the kernel message handler */
188         register_irq(I_KERNEL_MSG, handle_kmsg_ipi, NULL, MKBUS(BusIPI, 0, 0, 0));
189 }
190
191 static void handle_fperr(struct hw_trapframe *hw_tf)
192 {
193         uint16_t fpcw, fpsw;
194         uint32_t mxcsr;
195         asm volatile ("fnstcw %0" : "=m"(fpcw));
196         asm volatile ("fnstsw %0" : "=m"(fpsw));
197         asm volatile ("stmxcsr %0" : "=m"(mxcsr));
198         print_trapframe(hw_tf);
199         printk("Core %d: FP ERR, CW: 0x%04x, SW: 0x%04x, MXCSR 0x%08x\n", core_id(),
200                fpcw, fpsw, mxcsr);
201         printk("Core %d: The following faults are unmasked:\n", core_id());
202         if (fpsw & ~fpcw & FP_EXCP_IE) {
203                 printk("\tInvalid Operation: ");
204                 if (fpsw & FP_SW_SF) {
205                         if (fpsw & FP_SW_C1)
206                                 printk("Stack overflow\n");
207                         else
208                                 printk("Stack underflow\n");
209                 } else {
210                         printk("invalid arithmetic operand\n");
211                 }
212         }
213         if (fpsw & ~fpcw & FP_EXCP_DE)
214                 printk("\tDenormalized operand\n");
215         if (fpsw & ~fpcw & FP_EXCP_ZE)
216                 printk("\tDivide by zero\n");
217         if (fpsw & ~fpcw & FP_EXCP_OE)
218                 printk("\tNumeric Overflow\n");
219         if (fpsw & ~fpcw & FP_EXCP_UE)
220                 printk("\tNumeric Underflow\n");
221         if (fpsw & ~fpcw & FP_EXCP_PE)
222                 printk("\tInexact result (precision)\n");
223         printk("Killing the process.\n");
224         enable_irq();
225         proc_destroy(current);
226 }
227
228 void backtrace_kframe(struct hw_trapframe *hw_tf)
229 {
230         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
231         pcpui->__lock_checking_enabled--;
232         printk("\nBacktrace of faulting kernel context on Core %d:\n", core_id());
233         backtrace_frame(x86_get_hwtf_pc(hw_tf), x86_get_hwtf_fp(hw_tf));
234         pcpui->__lock_checking_enabled++;
235 }
236
237 static bool __handle_page_fault(struct hw_trapframe *hw_tf, unsigned long *aux)
238 {
239         uintptr_t fault_va = rcr2();
240         int prot = hw_tf->tf_err & PF_ERROR_WRITE ? PROT_WRITE : PROT_READ;
241         int err;
242
243         /* TODO - handle kernel page faults */
244         if ((hw_tf->tf_cs & 3) == 0) {
245                 print_trapframe(hw_tf);
246                 backtrace_kframe(hw_tf);
247                 panic("Page Fault in the Kernel at %p!", fault_va);
248                 /* if we want to do something like kill a process or other code, be
249                  * aware we are in a sort of irq-like context, meaning the main kernel
250                  * code we 'interrupted' could be holding locks - even irqsave locks. */
251         }
252         /* safe to reenable after rcr2 */
253         enable_irq();
254         if ((err = handle_page_fault(current, fault_va, prot))) {
255                 if (err == -EAGAIN)
256                         hw_tf->tf_err |= PF_VMR_BACKED;
257                 *aux = fault_va;
258                 return FALSE;
259                 /* useful debugging */
260                 printk("[%08x] user %s fault va %p ip %p on core %d with err %d\n",
261                        current->pid, prot & PROT_READ ? "READ" : "WRITE", fault_va,
262                        hw_tf->tf_rip, core_id(), err);
263                 print_trapframe(hw_tf);
264                 /* Turn this on to help debug bad function pointers */
265 #ifdef CONFIG_X86_64
266                 printd("rsp %p\n\t 0(rsp): %p\n\t 8(rsp): %p\n\t 16(rsp): %p\n"
267                        "\t24(rsp): %p\n", hw_tf->tf_rsp,
268                        *(uintptr_t*)(hw_tf->tf_rsp +  0),
269                        *(uintptr_t*)(hw_tf->tf_rsp +  8),
270                        *(uintptr_t*)(hw_tf->tf_rsp + 16),
271                        *(uintptr_t*)(hw_tf->tf_rsp + 24));
272 #else
273                 printd("esp %p\n\t 0(esp): %p\n\t 4(esp): %p\n\t 8(esp): %p\n"
274                        "\t12(esp): %p\n", hw_tf->tf_esp,
275                        *(uintptr_t*)(hw_tf->tf_esp +  0),
276                        *(uintptr_t*)(hw_tf->tf_esp +  4),
277                        *(uintptr_t*)(hw_tf->tf_esp +  8),
278                        *(uintptr_t*)(hw_tf->tf_esp + 12));
279 #endif
280         }
281         return TRUE;
282 }
283
284 /* Certain traps want IRQs enabled, such as the syscall.  Others can't handle
285  * it, like the page fault handler.  Turn them on on a case-by-case basis. */
286 static void trap_dispatch(struct hw_trapframe *hw_tf)
287 {
288         struct per_cpu_info *pcpui;
289         bool handled = TRUE;
290         unsigned long aux = 0;
291         // Handle processor exceptions.
292         switch(hw_tf->tf_trapno) {
293                 case T_NMI:
294                         /* Temporarily disable deadlock detection when we print.  We could
295                          * deadlock if we were printing when we NMIed. */
296                         pcpui = &per_cpu_info[core_id()];
297                         pcpui->__lock_checking_enabled--;
298                         /* This is a bit hacky, but we don't have a decent API yet */
299                         extern bool mon_verbose_trace;
300                         if (mon_verbose_trace) {
301                                 print_trapframe(hw_tf);
302                                 backtrace_kframe(hw_tf);
303                         }
304                         char *fn_name = get_fn_name(x86_get_ip_hw(hw_tf));
305                         printk("Core %d is at %p (%s)\n", core_id(), x86_get_ip_hw(hw_tf),
306                                fn_name);
307                         kfree(fn_name);
308                         print_kmsgs(core_id());
309                         pcpui->__lock_checking_enabled++;
310                         break;
311                 case T_BRKPT:
312                         enable_irq();
313                         monitor(hw_tf);
314                         break;
315                 case T_ILLOP:
316                 {
317                         /* TODO: this can PF if there is a concurrent unmap/PM removal. */
318                         uintptr_t ip = x86_get_ip_hw(hw_tf);
319                         pcpui = &per_cpu_info[core_id()];
320                         pcpui->__lock_checking_enabled--;               /* for print debugging */
321                         /* We will muck with the actual TF.  If we're dealing with
322                          * userspace, we need to make sure we edit the actual TF that will
323                          * get restarted (pcpui), and not the TF on the kstack (which aren't
324                          * the same).  See set_current_ctx() for more info. */
325                         if (!in_kernel(hw_tf))
326                                 hw_tf = &pcpui->cur_ctx->tf.hw_tf;
327                         printd("bad opcode, eip: %p, next 3 bytes: %x %x %x\n", ip, 
328                                *(uint8_t*)(ip + 0), 
329                                *(uint8_t*)(ip + 1), 
330                                *(uint8_t*)(ip + 2)); 
331                         /* rdtscp: 0f 01 f9 */
332                         if (*(uint8_t*)(ip + 0) == 0x0f, 
333                             *(uint8_t*)(ip + 1) == 0x01, 
334                             *(uint8_t*)(ip + 2) == 0xf9) {
335                                 x86_fake_rdtscp(hw_tf);
336                                 pcpui->__lock_checking_enabled++;       /* for print debugging */
337                                 return;
338                         }
339                         enable_irq();
340                         monitor(hw_tf);
341                         pcpui->__lock_checking_enabled++;               /* for print debugging */
342                         break;
343                 }
344                 case T_PGFLT:
345                         handled = __handle_page_fault(hw_tf, &aux);
346                         break;
347                 case T_FPERR:
348                         handle_fperr(hw_tf);
349                         break;
350                 case T_SYSCALL:
351                         enable_irq();
352                         // check for userspace, for now
353                         assert(hw_tf->tf_cs != GD_KT);
354                         /* Set up and run the async calls */
355                         /* TODO: this is using the wrong reg1 for traps for 32 bit */
356                         prep_syscalls(current,
357                                       (struct syscall*)x86_get_systrap_arg0(hw_tf),
358                                                   (unsigned int)x86_get_systrap_arg1(hw_tf));
359                         break;
360                 default:
361                         if (hw_tf->tf_cs == GD_KT) {
362                                 print_trapframe(hw_tf);
363                                 panic("Damn Damn!  Unhandled trap in the kernel!");
364                         } else {
365                                 handled = FALSE;
366                         }
367         }
368         if (!handled)
369                 reflect_unhandled_trap(hw_tf->tf_trapno, hw_tf->tf_err, aux);
370 }
371
372 /* Helper.  For now, this copies out the TF to pcpui.  Eventually, we should
373  * consider doing this in trapentry.S
374  *
375  * TODO: consider having this return the tf used, so we can set tf in trap and
376  * irq handlers to edit the TF that will get restarted.  Right now, the kernel
377  * uses and restarts tf, but userspace restarts the old pcpui tf.  It is
378  * tempting to do this, but note that tf stays on the stack of the kthread,
379  * while pcpui->cur_ctx is for the core we trapped in on.  Meaning if we ever
380  * block, suddenly cur_ctx is pointing to some old clobbered state that was
381  * already returned to and can't be trusted.  Meanwhile tf can always be trusted
382  * (like with an in_kernel() check).  The only types of traps from the user that
383  * can be expected to have editable trapframes are ones that don't block. */
384 static void set_current_ctx_hw(struct per_cpu_info *pcpui,
385                                struct hw_trapframe *hw_tf)
386 {
387         assert(!irq_is_enabled());
388         assert(!pcpui->cur_ctx);
389         pcpui->actual_ctx.type = ROS_HW_CTX;
390         pcpui->actual_ctx.tf.hw_tf = *hw_tf;
391         pcpui->cur_ctx = &pcpui->actual_ctx;
392 }
393
394 static void set_current_ctx_sw(struct per_cpu_info *pcpui,
395                                struct sw_trapframe *sw_tf)
396 {
397         assert(!irq_is_enabled());
398         assert(!pcpui->cur_ctx);
399         pcpui->actual_ctx.type = ROS_SW_CTX;
400         pcpui->actual_ctx.tf.sw_tf = *sw_tf;
401         pcpui->cur_ctx = &pcpui->actual_ctx;
402 }
403
404 /* If the interrupt interrupted a halt, we advance past it.  Made to work with
405  * x86's custom cpu_halt() in arch/arch.h.  Note this nearly never gets called.
406  * I needed to insert exactly one 'nop' in cpu_halt() (that isn't there now) to
407  * get the interrupt to trip on the hlt, o/w the hlt will execute before the
408  * interrupt arrives (even with a pending interrupt that should hit right after
409  * an interrupt_enable (sti)).  This was on the i7. */
410 static void abort_halt(struct hw_trapframe *hw_tf)
411 {
412         /* Don't care about user TFs.  Incidentally, dereferencing user EIPs is
413          * reading userspace memory, which can be dangerous.  It can page fault,
414          * like immediately after a fork (which doesn't populate the pages). */
415         if (!in_kernel(hw_tf))
416                 return;
417         /* the halt instruction in is 0xf4, and it's size is 1 byte */
418         if (*(uint8_t*)x86_get_ip_hw(hw_tf) == 0xf4)
419                 x86_advance_ip(hw_tf, 1);
420 }
421
422 void trap(struct hw_trapframe *hw_tf)
423 {
424         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
425         /* Copy out the TF for now */
426         if (!in_kernel(hw_tf))
427                 set_current_ctx_hw(pcpui, hw_tf);
428         else
429                 inc_ktrap_depth(pcpui);
430
431         printd("Incoming TRAP %d on core %d, TF at %p\n", hw_tf->tf_trapno,
432                core_id(), hw_tf);
433         if ((hw_tf->tf_cs & ~3) != GD_UT && (hw_tf->tf_cs & ~3) != GD_KT) {
434                 print_trapframe(hw_tf);
435                 panic("Trapframe with invalid CS!");
436         }
437         trap_dispatch(hw_tf);
438         /* Return to the current process, which should be runnable.  If we're the
439          * kernel, we should just return naturally.  Note that current and tf need
440          * to still be okay (might not be after blocking) */
441         if (in_kernel(hw_tf)) {
442                 dec_ktrap_depth(pcpui);
443                 return;
444         }
445         proc_restartcore();
446         assert(0);
447 }
448
449 /* Note IRQs are disabled unless explicitly turned on.
450  *
451  * In general, we should only get trapno's >= PIC1_OFFSET (32).  Anything else
452  * should be a trap.  Even if we don't use the PIC, that should be the standard.
453  * It is possible to get a spurious LAPIC IRQ with vector 15 (or similar), but
454  * the spurious check should catch that.
455  *
456  * Note that from hardware's perspective (PIC, etc), IRQs start from 0, but they
457  * are all mapped up at PIC1_OFFSET for the cpu / irq_handler. */
458 void handle_irq(struct hw_trapframe *hw_tf)
459 {
460         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
461         struct irq_handler *irq_h;
462         /* Copy out the TF for now */
463         if (!in_kernel(hw_tf))
464                 set_current_ctx_hw(pcpui, hw_tf);
465         inc_irq_depth(pcpui);
466         /* Coupled with cpu_halt() and smp_idle() */
467         abort_halt(hw_tf);
468         //if (core_id())
469         if (hw_tf->tf_trapno != IdtLAPIC_TIMER) /* timer irq */
470         if (hw_tf->tf_trapno != I_KERNEL_MSG)
471         if (hw_tf->tf_trapno != 65)     /* qemu serial tends to get this one */
472                 printd("Incoming IRQ, ISR: %d on core %d\n", hw_tf->tf_trapno,
473                        core_id());
474         /* TODO: RCU read lock */
475         irq_h = irq_handlers[hw_tf->tf_trapno];
476         if (!irq_h || irq_h->check_spurious(hw_tf->tf_trapno))
477                 goto out_no_eoi;
478         while (irq_h) {
479                 irq_h->isr(hw_tf, irq_h->data);
480                 irq_h = irq_h->next;
481         }
482         // if we're a general purpose IPI function call, down the cpu_list
483         extern handler_wrapper_t handler_wrappers[NUM_HANDLER_WRAPPERS];
484         if ((I_SMP_CALL0 <= hw_tf->tf_trapno) &&
485             (hw_tf->tf_trapno <= I_SMP_CALL_LAST))
486                 down_checklist(handler_wrappers[hw_tf->tf_trapno & 0x0f].cpu_list);
487         /* Keep in sync with ipi_is_pending */
488         irq_handlers[hw_tf->tf_trapno]->eoi(hw_tf->tf_trapno);
489         /* Fall-through */
490 out_no_eoi:
491         dec_irq_depth(pcpui);
492         /* Return to the current process, which should be runnable.  If we're the
493          * kernel, we should just return naturally.  Note that current and tf need
494          * to still be okay (might not be after blocking) */
495         if (in_kernel(hw_tf))
496                 return;
497         proc_restartcore();
498         assert(0);
499 }
500
501 int register_irq(int irq, isr_t handler, void *irq_arg, uint32_t tbdf)
502 {
503         struct irq_handler *irq_h;
504         int vector;
505         irq_h = kmalloc(sizeof(struct irq_handler), 0);
506         assert(irq_h);
507         irq_h->dev_irq = irq;
508         irq_h->tbdf = tbdf;
509         vector = bus_irq_setup(irq_h);
510         if (vector == -1) {
511                 kfree(irq_h);
512                 return -1;
513         }
514         printd("IRQ %d, vector %d, type %s\n", irq, vector, irq_h->type);
515         assert(irq_h->check_spurious && irq_h->eoi);
516         irq_h->isr = handler;
517         irq_h->data = irq_arg;
518         irq_h->apic_vector = vector;
519         /* RCU write lock */
520         spin_lock_irqsave(&irq_handler_wlock);
521         irq_h->next = irq_handlers[vector];
522         wmb();  /* make sure irq_h is done before publishing to readers */
523         irq_handlers[vector] = irq_h;
524         spin_unlock_irqsave(&irq_handler_wlock);
525         /* Most IRQs other than the BusIPI should need their irq unmasked.
526          * Might need to pass the irq_h, in case unmask needs more info.
527          * The lapic IRQs need to be unmasked on a per-core basis */
528         if (irq_h->unmask && strcmp(irq_h->type, "lapic"))
529                 irq_h->unmask(vector);
530         return 0;
531 }
532
533 /* It's a moderate pain in the ass to put these in bit-specific files (header
534  * hell with the set_current_ helpers) */
535 #ifdef CONFIG_X86_64
536 void sysenter_callwrapper(struct syscall *sysc, unsigned long count,
537                           struct sw_trapframe *sw_tf)
538 {
539         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
540         set_current_ctx_sw(pcpui, sw_tf);
541         /* Once we've set_current_ctx, we can enable interrupts.  This used to be
542          * mandatory (we had immediate KMSGs that would muck with cur_ctx).  Now it
543          * should only help for sanity/debugging. */
544         enable_irq();
545         /* Set up and run the async calls */
546         prep_syscalls(current, sysc, count);
547         /* If you use pcpui again, reread it, since you might have migrated */
548         proc_restartcore();
549 }
550
551 #else
552
553 /* This is called from sysenter's asm, with the tf on the kernel stack. */
554 /* TODO: use a sw_tf for sysenter */
555 void sysenter_callwrapper(struct hw_trapframe *hw_tf)
556 {
557         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
558         assert(!in_kernel(hw_tf));
559         set_current_ctx_hw(pcpui, hw_tf);
560         /* Once we've set_current_ctx, we can enable interrupts.  This used to be
561          * mandatory (we had immediate KMSGs that would muck with cur_ctx).  Now it
562          * should only help for sanity/debugging. */
563         enable_irq();
564
565         /* Set up and run the async calls */
566         prep_syscalls(current,
567                                   (struct syscall*)x86_get_sysenter_arg0(hw_tf),
568                                   (unsigned int)x86_get_sysenter_arg1(hw_tf));
569         /* If you use pcpui again, reread it, since you might have migrated */
570         proc_restartcore();
571 }
572 #endif
573
574 /* Declared in x86/arch.h */
575 void send_ipi(uint32_t os_coreid, uint8_t vector)
576 {
577         int hw_coreid = get_hw_coreid(os_coreid);
578         if (hw_coreid == -1) {
579                 panic("Unmapped OS coreid (OS %d)!\n", os_coreid);
580                 return;
581         }
582         __send_ipi(hw_coreid, vector);
583 }