PCI helper find_cap
[akaros.git] / kern / arch / x86 / trap.c
1 #ifdef __SHARC__
2 #pragma nosharc
3 #define SINIT(x) x
4 #endif
5
6 #include <arch/mmu.h>
7 #include <arch/x86.h>
8 #include <arch/arch.h>
9 #include <arch/console.h>
10 #include <arch/apic.h>
11 #include <ros/common.h>
12 #include <smp.h>
13 #include <assert.h>
14 #include <pmap.h>
15 #include <trap.h>
16 #include <monitor.h>
17 #include <process.h>
18 #include <mm.h>
19 #include <stdio.h>
20 #include <slab.h>
21 #include <syscall.h>
22 #include <kdebug.h>
23 #include <kmalloc.h>
24 #include <arch/mptables.h>
25
26 taskstate_t RO ts;
27
28 /* Interrupt descriptor table.  64 bit needs 16 byte alignment (i think). */
29 gatedesc_t __attribute__((aligned (16))) idt[256] = { { 0 } };
30 pseudodesc_t idt_pd;
31
32 /* interrupt handler table, each element is a linked list of handlers for a
33  * given IRQ.  Modification requires holding the lock (TODO: RCU) */
34 struct irq_handler *irq_handlers[NUM_IRQS];
35 spinlock_t irq_handler_wlock = SPINLOCK_INITIALIZER_IRQSAVE;
36
37 const char *x86_trapname(int trapno)
38 {
39     // zra: excnames is SREADONLY because Ivy doesn't trust const
40         static const char *NT const (RO excnames)[] = {
41                 "Divide error",
42                 "Debug",
43                 "Non-Maskable Interrupt",
44                 "Breakpoint",
45                 "Overflow",
46                 "BOUND Range Exceeded",
47                 "Invalid Opcode",
48                 "Device Not Available",
49                 "Double Fault",
50                 "Coprocessor Segment Overrun",
51                 "Invalid TSS",
52                 "Segment Not Present",
53                 "Stack Fault",
54                 "General Protection",
55                 "Page Fault",
56                 "(unknown trap)",
57                 "x87 FPU Floating-Point Error",
58                 "Alignment Check",
59                 "Machine-Check",
60                 "SIMD Floating-Point Exception"
61         };
62
63         if (trapno < sizeof(excnames)/sizeof(excnames[0]))
64                 return excnames[trapno];
65         if (trapno == T_SYSCALL)
66                 return "System call";
67         return "(unknown trap)";
68 }
69
70 /* Set stacktop for the current core to be the stack the kernel will start on
71  * when trapping/interrupting from userspace.  Don't use this til after
72  * smp_percpu_init().  We can probably get the TSS by reading the task register
73  * and then the GDT.  Still, it's a pain. */
74 void set_stack_top(uintptr_t stacktop)
75 {
76         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
77         /* No need to reload the task register, this takes effect immediately */
78         x86_set_stacktop_tss(pcpui->tss, stacktop);
79         /* Also need to make sure sysenters come in correctly */
80         x86_set_sysenter_stacktop(stacktop);
81 }
82
83 /* Note the check implies we only are on a one page stack (or the first page) */
84 uintptr_t get_stack_top(void)
85 {
86         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
87         uintptr_t stacktop;
88         /* so we can check this in interrupt handlers (before smp_boot()) */
89         /* TODO: These are dangerous - it assumes we're on a one-page stack.  If we
90          * change it to KSTKSIZE, then we assume stacks are KSTKSIZE-aligned */
91         if (!pcpui->tss)
92                 return ROUNDUP(read_sp(), PGSIZE);
93         stacktop = x86_get_stacktop_tss(pcpui->tss);
94         if (stacktop != ROUNDUP(read_sp(), PGSIZE))
95                 panic("Bad stacktop: %p esp one is %p\n", stacktop,
96                       ROUNDUP(read_sp(), PGSIZE));
97         return stacktop;
98 }
99
100 /* Sends a non-maskable interrupt; the handler will print a trapframe. */
101 void send_nmi(uint32_t os_coreid)
102 {
103         /* NMI / IPI for x86 are limited to 8 bits */
104         uint8_t hw_core = (uint8_t)get_hw_coreid(os_coreid);
105         __send_nmi(hw_core);
106 }
107
108 void idt_init(void)
109 {
110         /* This table is made in trapentry$BITS.S by each macro in that file.
111          * It is layed out such that the ith entry is the ith's traphandler's
112          * (uintptr_t) trap addr, then (uint32_t) trap number. */
113         struct trapinfo { uintptr_t trapaddr; uint32_t trapnumber; }
114                __attribute__((packed));
115         extern struct trapinfo trap_tbl[];
116         extern struct trapinfo trap_tbl_end[];
117         int i, trap_tbl_size = trap_tbl_end - trap_tbl;
118         extern void ISR_default(void);
119         extern void ISR_syscall(void);
120
121         /* set all to default, to catch everything */
122         for (i = 0; i < 256; i++)
123                 SETGATE(idt[i], 0, GD_KT, &ISR_default, 0);
124
125         /* set all entries that have real trap handlers
126          * we need to stop short of the last one, since the last is the default
127          * handler with a fake interrupt number (500) that is out of bounds of
128          * the idt[] */
129         for (i = 0; i < trap_tbl_size - 1; i++)
130                 SETGATE(idt[trap_tbl[i].trapnumber], 0, GD_KT, trap_tbl[i].trapaddr, 0);
131         /* Sanity check */
132         assert((uintptr_t)ISR_syscall ==
133                ((uintptr_t)idt[T_SYSCALL].gd_off_63_32 << 32 |
134                 (uintptr_t)idt[T_SYSCALL].gd_off_31_16 << 16 |
135                 (uintptr_t)idt[T_SYSCALL].gd_off_15_0));
136         /* turn on trap-based syscall handling and other user-accessible ints
137          * DPL 3 means this can be triggered by the int instruction */
138         idt[T_SYSCALL].gd_dpl = SINIT(3);
139         idt[T_BRKPT].gd_dpl = SINIT(3);
140
141         /* Set up our kernel stack when changing rings */
142         /* Note: we want 16 byte aligned kernel stack frames (AMD 2:8.9.3) */
143         x86_set_stacktop_tss(&ts, (uintptr_t)bootstacktop);
144         x86_sysenter_init((uintptr_t)bootstacktop);
145
146 #ifdef CONFIG_KTHREAD_POISON
147         *kstack_bottom_addr((uintptr_t)bootstacktop) = 0xdeadbeef;
148 #endif /* CONFIG_KTHREAD_POISON */
149
150         /* Initialize the TSS field of the gdt.  The size of the TSS desc differs
151          * between 64 and 32 bit, hence the pointer acrobatics */
152         syssegdesc_t *ts_slot = (syssegdesc_t*)&gdt[GD_TSS >> 3];
153         *ts_slot = (syssegdesc_t)SEG_SYS_SMALL(STS_T32A, (uintptr_t)&ts,
154                                                sizeof(taskstate_t), 0);
155
156         /* Init the IDT PD.  Need to do this before ltr for some reason.  (Doing
157          * this between ltr and lidt causes the machine to reboot... */
158         idt_pd.pd_lim = sizeof(idt) - 1;
159         idt_pd.pd_base = (uintptr_t)idt;
160
161         ltr(GD_TSS);
162
163         asm volatile("lidt %0" : : "m"(idt_pd));
164
165         pic_remap();
166         pic_mask_all();
167
168         int ncleft = MAX_NUM_CPUS;
169
170         ncleft = mpsinit(ncleft);
171         ncleft = mpacpi(ncleft);
172         printk("MP and ACPI found %d cores\n", MAX_NUM_CPUS - ncleft);
173
174         apiconline();
175         ioapiconline();
176
177         /* the lapic IRQs need to be unmasked on a per-core basis */
178         register_irq(IdtLAPIC_TIMER, timer_interrupt, NULL,
179                      MKBUS(BusLAPIC, 0, 0, 0));
180         register_irq(IdtLAPIC_ERROR, handle_lapic_error, NULL,
181                      MKBUS(BusLAPIC, 0, 0, 0));
182         register_irq(I_KERNEL_MSG, handle_kmsg_ipi, NULL, MKBUS(BusIPI, 0, 0, 0));
183 }
184
185 static void handle_fperr(struct hw_trapframe *hw_tf)
186 {
187         uint16_t fpcw, fpsw;
188         uint32_t mxcsr;
189         asm volatile ("fnstcw %0" : "=m"(fpcw));
190         asm volatile ("fnstsw %0" : "=m"(fpsw));
191         asm volatile ("stmxcsr %0" : "=m"(mxcsr));
192         print_trapframe(hw_tf);
193         printk("Core %d: FP ERR, CW: 0x%04x, SW: 0x%04x, MXCSR 0x%08x\n", core_id(),
194                fpcw, fpsw, mxcsr);
195         printk("Core %d: The following faults are unmasked:\n", core_id());
196         if (fpsw & ~fpcw & FP_EXCP_IE) {
197                 printk("\tInvalid Operation: ");
198                 if (fpsw & FP_SW_SF) {
199                         if (fpsw & FP_SW_C1)
200                                 printk("Stack overflow\n");
201                         else
202                                 printk("Stack underflow\n");
203                 } else {
204                         printk("invalid arithmetic operand\n");
205                 }
206         }
207         if (fpsw & ~fpcw & FP_EXCP_DE)
208                 printk("\tDenormalized operand\n");
209         if (fpsw & ~fpcw & FP_EXCP_ZE)
210                 printk("\tDivide by zero\n");
211         if (fpsw & ~fpcw & FP_EXCP_OE)
212                 printk("\tNumeric Overflow\n");
213         if (fpsw & ~fpcw & FP_EXCP_UE)
214                 printk("\tNumeric Underflow\n");
215         if (fpsw & ~fpcw & FP_EXCP_PE)
216                 printk("\tInexact result (precision)\n");
217         printk("Killing the process.\n");
218         enable_irq();
219         proc_destroy(current);
220 }
221
222 void backtrace_kframe(struct hw_trapframe *hw_tf)
223 {
224         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
225         pcpui->__lock_checking_enabled--;
226         printk("\nBacktrace of faulting kernel context on Core %d:\n", core_id());
227         backtrace_frame(get_hwtf_pc(hw_tf), get_hwtf_fp(hw_tf));
228         pcpui->__lock_checking_enabled++;
229 }
230
231 static bool __handle_page_fault(struct hw_trapframe *hw_tf, unsigned long *aux)
232 {
233         uintptr_t fault_va = rcr2();
234         int prot = hw_tf->tf_err & PF_ERROR_WRITE ? PROT_WRITE : PROT_READ;
235         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
236         int err;
237
238         /* safe to reenable after rcr2 */
239         enable_irq();
240
241         if (!pcpui->cur_proc) {
242                 /* still catch KPFs */
243                 assert((hw_tf->tf_cs & 3) == 0);
244                 print_trapframe(hw_tf);
245                 backtrace_kframe(hw_tf);
246                 panic("Proc-less Page Fault in the Kernel at %p!", fault_va);
247         }
248         /* TODO - handle kernel page faults.  This is dangerous, since we might be
249          * holding locks in the kernel and could deadlock when we HPF.  For now, I'm
250          * just disabling the lock checker, since it'll flip out when it sees there
251          * is a kernel trap.  Will need to think about this a bit, esp when we
252          * properly handle bad addrs and whatnot.
253          *
254          * Also consider turning on IRQs globally while we call HPF. */
255         if (in_kernel(hw_tf))
256                 pcpui->__lock_checking_enabled--;
257         err = handle_page_fault(pcpui->cur_proc, fault_va, prot);
258         if (in_kernel(hw_tf))
259                 pcpui->__lock_checking_enabled++;
260         if (err) {
261                 if (in_kernel(hw_tf)) {
262                         print_trapframe(hw_tf);
263                         backtrace_kframe(hw_tf);
264                         panic("Proc-ful Page Fault in the Kernel at %p!", fault_va);
265                         /* if we want to do something like kill a process or other code, be
266                          * aware we are in a sort of irq-like context, meaning the main
267                          * kernel code we 'interrupted' could be holding locks - even
268                          * irqsave locks. */
269                 }
270
271                 if (err == -EAGAIN)
272                         hw_tf->tf_err |= PF_VMR_BACKED;
273                 *aux = fault_va;
274                 return FALSE;
275                 /* useful debugging */
276                 printk("[%08x] user %s fault va %p ip %p on core %d with err %d\n",
277                        current->pid, prot & PROT_READ ? "READ" : "WRITE", fault_va,
278                        hw_tf->tf_rip, core_id(), err);
279                 print_trapframe(hw_tf);
280                 /* Turn this on to help debug bad function pointers */
281                 printd("rsp %p\n\t 0(rsp): %p\n\t 8(rsp): %p\n\t 16(rsp): %p\n"
282                        "\t24(rsp): %p\n", hw_tf->tf_rsp,
283                        *(uintptr_t*)(hw_tf->tf_rsp +  0),
284                        *(uintptr_t*)(hw_tf->tf_rsp +  8),
285                        *(uintptr_t*)(hw_tf->tf_rsp + 16),
286                        *(uintptr_t*)(hw_tf->tf_rsp + 24));
287         }
288         return TRUE;
289 }
290
291 /* Certain traps want IRQs enabled, such as the syscall.  Others can't handle
292  * it, like the page fault handler.  Turn them on on a case-by-case basis. */
293 static void trap_dispatch(struct hw_trapframe *hw_tf)
294 {
295         struct per_cpu_info *pcpui;
296         bool handled = TRUE;
297         unsigned long aux = 0;
298         // Handle processor exceptions.
299         switch(hw_tf->tf_trapno) {
300                 case T_NMI:
301                         /* Temporarily disable deadlock detection when we print.  We could
302                          * deadlock if we were printing when we NMIed. */
303                         pcpui = &per_cpu_info[core_id()];
304                         pcpui->__lock_checking_enabled--;
305                         /* This is a bit hacky, but we don't have a decent API yet */
306                         extern bool mon_verbose_trace;
307                         if (mon_verbose_trace) {
308                                 print_trapframe(hw_tf);
309                                 backtrace_kframe(hw_tf);
310                         }
311                         char *fn_name = get_fn_name(x86_get_ip_hw(hw_tf));
312                         printk("Core %d is at %p (%s)\n", core_id(), x86_get_ip_hw(hw_tf),
313                                fn_name);
314                         kfree(fn_name);
315                         print_kmsgs(core_id());
316                         pcpui->__lock_checking_enabled++;
317                         break;
318                 case T_BRKPT:
319                         enable_irq();
320                         monitor(hw_tf);
321                         break;
322                 case T_ILLOP:
323                 {
324                         /* TODO: this can PF if there is a concurrent unmap/PM removal. */
325                         uintptr_t ip = x86_get_ip_hw(hw_tf);
326                         pcpui = &per_cpu_info[core_id()];
327                         pcpui->__lock_checking_enabled--;               /* for print debugging */
328                         /* We will muck with the actual TF.  If we're dealing with
329                          * userspace, we need to make sure we edit the actual TF that will
330                          * get restarted (pcpui), and not the TF on the kstack (which aren't
331                          * the same).  See set_current_ctx() for more info. */
332                         if (!in_kernel(hw_tf))
333                                 hw_tf = &pcpui->cur_ctx->tf.hw_tf;
334                         printd("bad opcode, eip: %p, next 3 bytes: %x %x %x\n", ip, 
335                                *(uint8_t*)(ip + 0), 
336                                *(uint8_t*)(ip + 1), 
337                                *(uint8_t*)(ip + 2)); 
338                         /* rdtscp: 0f 01 f9 */
339                         if (*(uint8_t*)(ip + 0) == 0x0f, 
340                             *(uint8_t*)(ip + 1) == 0x01, 
341                             *(uint8_t*)(ip + 2) == 0xf9) {
342                                 x86_fake_rdtscp(hw_tf);
343                                 pcpui->__lock_checking_enabled++;       /* for print debugging */
344                                 return;
345                         }
346                         enable_irq();
347                         monitor(hw_tf);
348                         pcpui->__lock_checking_enabled++;               /* for print debugging */
349                         break;
350                 }
351                 case T_PGFLT:
352                         handled = __handle_page_fault(hw_tf, &aux);
353                         break;
354                 case T_FPERR:
355                         handle_fperr(hw_tf);
356                         break;
357                 case T_SYSCALL:
358                         enable_irq();
359                         // check for userspace, for now
360                         assert(hw_tf->tf_cs != GD_KT);
361                         /* Set up and run the async calls */
362                         /* TODO: this is using the wrong reg1 for traps for 32 bit */
363                         prep_syscalls(current,
364                                       (struct syscall*)x86_get_systrap_arg0(hw_tf),
365                                                   (unsigned int)x86_get_systrap_arg1(hw_tf));
366                         break;
367                 default:
368                         if (hw_tf->tf_cs == GD_KT) {
369                                 print_trapframe(hw_tf);
370                                 panic("Damn Damn!  Unhandled trap in the kernel!");
371                         } else {
372                                 handled = FALSE;
373                         }
374         }
375         if (!handled)
376                 reflect_unhandled_trap(hw_tf->tf_trapno, hw_tf->tf_err, aux);
377 }
378
379 /* Helper.  For now, this copies out the TF to pcpui.  Eventually, we should
380  * consider doing this in trapentry.S
381  *
382  * TODO: consider having this return the tf used, so we can set tf in trap and
383  * irq handlers to edit the TF that will get restarted.  Right now, the kernel
384  * uses and restarts tf, but userspace restarts the old pcpui tf.  It is
385  * tempting to do this, but note that tf stays on the stack of the kthread,
386  * while pcpui->cur_ctx is for the core we trapped in on.  Meaning if we ever
387  * block, suddenly cur_ctx is pointing to some old clobbered state that was
388  * already returned to and can't be trusted.  Meanwhile tf can always be trusted
389  * (like with an in_kernel() check).  The only types of traps from the user that
390  * can be expected to have editable trapframes are ones that don't block. */
391 static void set_current_ctx_hw(struct per_cpu_info *pcpui,
392                                struct hw_trapframe *hw_tf)
393 {
394         assert(!irq_is_enabled());
395         assert(!pcpui->cur_ctx);
396         pcpui->actual_ctx.type = ROS_HW_CTX;
397         pcpui->actual_ctx.tf.hw_tf = *hw_tf;
398         pcpui->cur_ctx = &pcpui->actual_ctx;
399 }
400
401 static void set_current_ctx_sw(struct per_cpu_info *pcpui,
402                                struct sw_trapframe *sw_tf)
403 {
404         assert(!irq_is_enabled());
405         assert(!pcpui->cur_ctx);
406         pcpui->actual_ctx.type = ROS_SW_CTX;
407         pcpui->actual_ctx.tf.sw_tf = *sw_tf;
408         pcpui->cur_ctx = &pcpui->actual_ctx;
409 }
410
411 /* If the interrupt interrupted a halt, we advance past it.  Made to work with
412  * x86's custom cpu_halt() in arch/arch.h.  Note this nearly never gets called.
413  * I needed to insert exactly one 'nop' in cpu_halt() (that isn't there now) to
414  * get the interrupt to trip on the hlt, o/w the hlt will execute before the
415  * interrupt arrives (even with a pending interrupt that should hit right after
416  * an interrupt_enable (sti)).  This was on the i7. */
417 static void abort_halt(struct hw_trapframe *hw_tf)
418 {
419         /* Don't care about user TFs.  Incidentally, dereferencing user EIPs is
420          * reading userspace memory, which can be dangerous.  It can page fault,
421          * like immediately after a fork (which doesn't populate the pages). */
422         if (!in_kernel(hw_tf))
423                 return;
424         /* the halt instruction in is 0xf4, and it's size is 1 byte */
425         if (*(uint8_t*)x86_get_ip_hw(hw_tf) == 0xf4)
426                 x86_advance_ip(hw_tf, 1);
427 }
428
429 void trap(struct hw_trapframe *hw_tf)
430 {
431         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
432         /* Copy out the TF for now */
433         if (!in_kernel(hw_tf)) {
434                 set_current_ctx_hw(pcpui, hw_tf);
435                 /* ignoring state for nested kernel traps.  should be rare. */
436                 __set_cpu_state(pcpui, CPU_STATE_KERNEL);
437         } else {
438                 inc_ktrap_depth(pcpui);
439         }
440         printd("Incoming TRAP %d on core %d, TF at %p\n", hw_tf->tf_trapno,
441                core_id(), hw_tf);
442         if ((hw_tf->tf_cs & ~3) != GD_UT && (hw_tf->tf_cs & ~3) != GD_KT) {
443                 print_trapframe(hw_tf);
444                 panic("Trapframe with invalid CS!");
445         }
446         trap_dispatch(hw_tf);
447         /* Return to the current process, which should be runnable.  If we're the
448          * kernel, we should just return naturally.  Note that current and tf need
449          * to still be okay (might not be after blocking) */
450         if (in_kernel(hw_tf)) {
451                 dec_ktrap_depth(pcpui);
452                 return;
453         }
454         proc_restartcore();
455         assert(0);
456 }
457
458 static bool vector_is_irq(int apic_vec)
459 {
460         /* arguably, we could limit them to MaxIdtIOAPIC */
461         return (IdtPIC <= apic_vec) && (apic_vec <= IdtMAX);
462 }
463
464 /* Note IRQs are disabled unless explicitly turned on.
465  *
466  * In general, we should only get trapno's >= PIC1_OFFSET (32).  Anything else
467  * should be a trap.  Even if we don't use the PIC, that should be the standard.
468  * It is possible to get a spurious LAPIC IRQ with vector 15 (or similar), but
469  * the spurious check should catch that.
470  *
471  * Note that from hardware's perspective (PIC, etc), IRQs start from 0, but they
472  * are all mapped up at PIC1_OFFSET for the cpu / irq_handler. */
473 void handle_irq(struct hw_trapframe *hw_tf)
474 {
475         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
476         struct irq_handler *irq_h;
477         /* Copy out the TF for now */
478         if (!in_kernel(hw_tf))
479                 set_current_ctx_hw(pcpui, hw_tf);
480         if (!in_irq_ctx(pcpui))
481                 __set_cpu_state(pcpui, CPU_STATE_IRQ);
482         inc_irq_depth(pcpui);
483         /* Coupled with cpu_halt() and smp_idle() */
484         abort_halt(hw_tf);
485         //if (core_id())
486         if (hw_tf->tf_trapno != IdtLAPIC_TIMER) /* timer irq */
487         if (hw_tf->tf_trapno != I_KERNEL_MSG)
488         if (hw_tf->tf_trapno != 65)     /* qemu serial tends to get this one */
489                 printd("Incoming IRQ, ISR: %d on core %d\n", hw_tf->tf_trapno,
490                        core_id());
491         /* TODO: RCU read lock */
492         irq_h = irq_handlers[hw_tf->tf_trapno];
493         if (!irq_h) {
494                 warn_once("Received IRQ %d, had no handler registered!",
495                           hw_tf->tf_trapno);
496                 /* If we don't have an IRQ handler, we don't know how to EOI.  Odds are,
497                  * it's a LAPIC IRQ, such as I_TESTING */
498                 if (!lapic_check_spurious(hw_tf->tf_trapno))
499                         lapic_send_eoi(hw_tf->tf_trapno);
500                 goto out_no_eoi;
501         }
502         if (irq_h->check_spurious(hw_tf->tf_trapno))
503                 goto out_no_eoi;
504         /* Can now be interrupted/nested by higher priority IRQs, but not by our
505          * current IRQ vector, til we EOI. */
506         enable_irq();
507         while (irq_h) {
508                 irq_h->isr(hw_tf, irq_h->data);
509                 irq_h = irq_h->next;
510         }
511         // if we're a general purpose IPI function call, down the cpu_list
512         extern handler_wrapper_t handler_wrappers[NUM_HANDLER_WRAPPERS];
513         if ((I_SMP_CALL0 <= hw_tf->tf_trapno) &&
514             (hw_tf->tf_trapno <= I_SMP_CALL_LAST))
515                 down_checklist(handler_wrappers[hw_tf->tf_trapno & 0x0f].cpu_list);
516         disable_irq();
517         /* Keep in sync with ipi_is_pending */
518         irq_handlers[hw_tf->tf_trapno]->eoi(hw_tf->tf_trapno);
519         /* Fall-through */
520 out_no_eoi:
521         dec_irq_depth(pcpui);
522         if (!in_irq_ctx(pcpui))
523                 __set_cpu_state(pcpui, CPU_STATE_KERNEL);
524         /* Return to the current process, which should be runnable.  If we're the
525          * kernel, we should just return naturally.  Note that current and tf need
526          * to still be okay (might not be after blocking) */
527         if (in_kernel(hw_tf))
528                 return;
529         proc_restartcore();
530         assert(0);
531 }
532
533 /* The irq field may be ignored based on the type of Bus. */
534 int register_irq(int irq, isr_t handler, void *irq_arg, uint32_t tbdf)
535 {
536         struct irq_handler *irq_h;
537         int vector;
538         irq_h = kzmalloc(sizeof(struct irq_handler), 0);
539         assert(irq_h);
540         irq_h->dev_irq = irq;
541         irq_h->tbdf = tbdf;
542         vector = bus_irq_setup(irq_h);
543         if (vector == -1) {
544                 kfree(irq_h);
545                 return -1;
546         }
547         printk("IRQ %d, vector %d (0x%x), type %s\n", irq, vector, vector,
548                irq_h->type);
549         assert(irq_h->check_spurious && irq_h->eoi);
550         irq_h->isr = handler;
551         irq_h->data = irq_arg;
552         irq_h->apic_vector = vector;
553         /* RCU write lock */
554         spin_lock_irqsave(&irq_handler_wlock);
555         irq_h->next = irq_handlers[vector];
556         wmb();  /* make sure irq_h is done before publishing to readers */
557         irq_handlers[vector] = irq_h;
558         spin_unlock_irqsave(&irq_handler_wlock);
559         /* Most IRQs other than the BusIPI should need their irq unmasked.
560          * Might need to pass the irq_h, in case unmask needs more info.
561          * The lapic IRQs need to be unmasked on a per-core basis */
562         if (irq_h->unmask && strcmp(irq_h->type, "lapic"))
563                 irq_h->unmask(irq_h, vector);
564         return 0;
565 }
566
567 /* These routing functions only allow the routing of an irq to a single core.
568  * If we want to route to multiple cores, we'll probably need to set up logical
569  * groups or something and take some additional parameters. */
570 static int route_irq_h(struct irq_handler *irq_h, int os_coreid)
571 {
572         int hw_coreid;
573         if (!irq_h->route_irq) {
574                 printk("[kernel] apic_vec %d, type %s cannot be routed\n",
575                        irq_h->apic_vector, irq_h->type);
576                 return -1;
577         }
578         if (os_coreid >= MAX_NUM_CPUS) {
579                 printk("[kernel] os_coreid %d out of range!\n", os_coreid);
580                 return -1;
581         }
582         hw_coreid = get_hw_coreid(os_coreid);
583         if (hw_coreid == -1) {
584                 printk("[kernel] os_coreid %d not a valid hw core!\n", os_coreid);
585                 return -1;
586         }
587         irq_h->route_irq(irq_h, irq_h->apic_vector, hw_coreid);
588         return 0;
589 }
590
591 /* Routes all irqs for a given apic_vector to os_coreid.  Returns 0 if all of
592  * them succeeded.  -1 if there were none or if any of them failed.  We don't
593  * share IRQs often (if ever anymore), so this shouldn't be an issue. */
594 int route_irqs(int apic_vec, int os_coreid)
595 {
596         struct irq_handler *irq_h;
597         int ret = -1;
598         if (!vector_is_irq(apic_vec)) {
599                 printk("[kernel] vector %d is not an IRQ vector!\n", apic_vec);
600                 return -1;
601         }
602         irq_h = irq_handlers[apic_vec];
603         while (irq_h) {
604                 assert(irq_h->apic_vector == apic_vec);
605                 ret = route_irq_h(irq_h, os_coreid);
606                 irq_h = irq_h->next;
607         }
608         return ret;
609 }
610
611 /* It's a moderate pain in the ass to put these in bit-specific files (header
612  * hell with the set_current_ helpers) */
613 void sysenter_callwrapper(struct syscall *sysc, unsigned long count,
614                           struct sw_trapframe *sw_tf)
615 {
616         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
617         set_current_ctx_sw(pcpui, sw_tf);
618         __set_cpu_state(pcpui, CPU_STATE_KERNEL);
619         /* Once we've set_current_ctx, we can enable interrupts.  This used to be
620          * mandatory (we had immediate KMSGs that would muck with cur_ctx).  Now it
621          * should only help for sanity/debugging. */
622         enable_irq();
623         /* Set up and run the async calls */
624         prep_syscalls(current, sysc, count);
625         /* If you use pcpui again, reread it, since you might have migrated */
626         proc_restartcore();
627 }
628
629 /* Declared in x86/arch.h */
630 void send_ipi(uint32_t os_coreid, uint8_t vector)
631 {
632         int hw_coreid = get_hw_coreid(os_coreid);
633         if (hw_coreid == -1) {
634                 panic("Unmapped OS coreid (OS %d)!\n", os_coreid);
635                 return;
636         }
637         __send_ipi(hw_coreid, vector);
638 }