3a0067c5b6056fd81c592b46b7cf1afad0c77499
[akaros.git] / kern / arch / x86 / trap.c
1 #ifdef __SHARC__
2 #pragma nosharc
3 #define SINIT(x) x
4 #endif
5
6 #include <arch/mmu.h>
7 #include <arch/x86.h>
8 #include <arch/arch.h>
9 #include <arch/console.h>
10 #include <arch/apic.h>
11 #include <ros/common.h>
12 #include <smp.h>
13 #include <assert.h>
14 #include <pmap.h>
15 #include <trap.h>
16 #include <monitor.h>
17 #include <process.h>
18 #include <mm.h>
19 #include <stdio.h>
20 #include <slab.h>
21 #include <syscall.h>
22 #include <kdebug.h>
23 #include <kmalloc.h>
24
25 taskstate_t RO ts;
26
27 /* Interrupt descriptor table.  64 bit needs 16 byte alignment (i think). */
28 gatedesc_t __attribute__((aligned (16))) idt[256] = { { 0 } };
29 pseudodesc_t idt_pd;
30
31 /* interrupt handler table, each element is a linked list of handlers for a
32  * given IRQ.  Modification requires holding the lock (TODO: RCU) */
33 struct irq_handler *irq_handlers[NUM_IRQS];
34 spinlock_t irq_handler_wlock = SPINLOCK_INITIALIZER_IRQSAVE;
35
36 /* Which pci devices hang off of which irqs */
37 /* TODO: make this an array of SLISTs (pain from ioapic.c, etc...) */
38 struct pci_device *irq_pci_map[NUM_IRQS] = {0};
39
40 const char *x86_trapname(int trapno)
41 {
42     // zra: excnames is SREADONLY because Ivy doesn't trust const
43         static const char *NT const (RO excnames)[] = {
44                 "Divide error",
45                 "Debug",
46                 "Non-Maskable Interrupt",
47                 "Breakpoint",
48                 "Overflow",
49                 "BOUND Range Exceeded",
50                 "Invalid Opcode",
51                 "Device Not Available",
52                 "Double Fault",
53                 "Coprocessor Segment Overrun",
54                 "Invalid TSS",
55                 "Segment Not Present",
56                 "Stack Fault",
57                 "General Protection",
58                 "Page Fault",
59                 "(unknown trap)",
60                 "x87 FPU Floating-Point Error",
61                 "Alignment Check",
62                 "Machine-Check",
63                 "SIMD Floating-Point Exception"
64         };
65
66         if (trapno < sizeof(excnames)/sizeof(excnames[0]))
67                 return excnames[trapno];
68         if (trapno == T_SYSCALL)
69                 return "System call";
70         return "(unknown trap)";
71 }
72
73 /* Set stacktop for the current core to be the stack the kernel will start on
74  * when trapping/interrupting from userspace.  Don't use this til after
75  * smp_percpu_init().  We can probably get the TSS by reading the task register
76  * and then the GDT.  Still, it's a pain. */
77 void set_stack_top(uintptr_t stacktop)
78 {
79         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
80         /* No need to reload the task register, this takes effect immediately */
81         x86_set_stacktop_tss(pcpui->tss, stacktop);
82         /* Also need to make sure sysenters come in correctly */
83         x86_set_sysenter_stacktop(stacktop);
84 }
85
86 /* Note the check implies we only are on a one page stack (or the first page) */
87 uintptr_t get_stack_top(void)
88 {
89         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
90         uintptr_t stacktop;
91         /* so we can check this in interrupt handlers (before smp_boot()) */
92         /* TODO: These are dangerous - it assumes we're on a one-page stack.  If we
93          * change it to KSTKSIZE, then we assume stacks are KSTKSIZE-aligned */
94         if (!pcpui->tss)
95                 return ROUNDUP(read_sp(), PGSIZE);
96         stacktop = x86_get_stacktop_tss(pcpui->tss);
97         if (stacktop != ROUNDUP(read_sp(), PGSIZE))
98                 panic("Bad stacktop: %p esp one is %p\n", stacktop,
99                       ROUNDUP(read_sp(), PGSIZE));
100         return stacktop;
101 }
102
103 /* Sends a non-maskable interrupt; the handler will print a trapframe. */
104 void send_nmi(uint32_t os_coreid)
105 {
106         /* NMI / IPI for x86 are limited to 8 bits */
107         uint8_t hw_core = (uint8_t)get_hw_coreid(os_coreid);
108         __send_nmi(hw_core);
109 }
110
111 void idt_init(void)
112 {
113         /* This table is made in trapentry$BITS.S by each macro in that file.
114          * It is layed out such that the ith entry is the ith's traphandler's
115          * (uintptr_t) trap addr, then (uint32_t) trap number. */
116         struct trapinfo { uintptr_t trapaddr; uint32_t trapnumber; }
117                __attribute__((packed));
118         extern struct trapinfo trap_tbl[];
119         extern struct trapinfo trap_tbl_end[];
120         int i, trap_tbl_size = trap_tbl_end - trap_tbl;
121         extern void ISR_default(void);
122         extern void ISR_syscall(void);
123
124         /* set all to default, to catch everything */
125         for (i = 0; i < 256; i++)
126                 SETGATE(idt[i], 0, GD_KT, &ISR_default, 0);
127
128         /* set all entries that have real trap handlers
129          * we need to stop short of the last one, since the last is the default
130          * handler with a fake interrupt number (500) that is out of bounds of
131          * the idt[] */
132         for (i = 0; i < trap_tbl_size - 1; i++)
133                 SETGATE(idt[trap_tbl[i].trapnumber], 0, GD_KT, trap_tbl[i].trapaddr, 0);
134         /* Sanity check */
135         assert((uintptr_t)ISR_syscall ==
136                ((uintptr_t)idt[T_SYSCALL].gd_off_63_32 << 32 |
137                 (uintptr_t)idt[T_SYSCALL].gd_off_31_16 << 16 |
138                 (uintptr_t)idt[T_SYSCALL].gd_off_15_0));
139         /* turn on trap-based syscall handling and other user-accessible ints
140          * DPL 3 means this can be triggered by the int instruction */
141         idt[T_SYSCALL].gd_dpl = SINIT(3);
142         idt[T_BRKPT].gd_dpl = SINIT(3);
143
144         /* Set up our kernel stack when changing rings */
145         /* Note: we want 16 byte aligned kernel stack frames (AMD 2:8.9.3) */
146         x86_set_stacktop_tss(&ts, (uintptr_t)bootstacktop);
147         x86_sysenter_init((uintptr_t)bootstacktop);
148
149 #ifdef CONFIG_KTHREAD_POISON
150         *kstack_bottom_addr((uintptr_t)bootstacktop) = 0xdeadbeef;
151 #endif /* CONFIG_KTHREAD_POISON */
152
153         /* Initialize the TSS field of the gdt.  The size of the TSS desc differs
154          * between 64 and 32 bit, hence the pointer acrobatics */
155         syssegdesc_t *ts_slot = (syssegdesc_t*)&gdt[GD_TSS >> 3];
156         *ts_slot = (syssegdesc_t)SEG_SYS_SMALL(STS_T32A, (uintptr_t)&ts,
157                                                sizeof(taskstate_t), 0);
158
159         /* Init the IDT PD.  Need to do this before ltr for some reason.  (Doing
160          * this between ltr and lidt causes the machine to reboot... */
161         idt_pd.pd_lim = sizeof(idt) - 1;
162         idt_pd.pd_base = (uintptr_t)idt;
163
164         ltr(GD_TSS);
165
166         asm volatile("lidt %0" : : "m"(idt_pd));
167
168         pic_remap();
169         pic_mask_all();
170
171 #ifdef CONFIG_ENABLE_MPTABLES
172         int ncleft;
173         int mpsinit(int maxcores);
174
175         ncleft = mpsinit(MAX_NUM_CPUS);
176         /* NEVER printd here ... */
177         printk("mpacpi is %d\n", mpacpi(ncleft));
178
179         void ioapiconline(void);
180         void apiconline(void);
181         apiconline(); /* TODO: do this this for all cores*/
182         ioapiconline();
183 #else
184         // set LINT0 to receive ExtINTs (KVM's default).  At reset they are 0x1000.
185         write_mmreg32(LAPIC_LVT_LINT0, 0x700);
186         lapic_enable();
187         unmask_lapic_lvt(LAPIC_LVT_LINT0);
188 #endif
189
190         /* register the generic timer_interrupt() handler for the per-core timers */
191         register_irq(IdtLAPIC_TIMER, timer_interrupt, NULL,
192                          MKBUS(BusLAPIC, 0, 0, 0));
193         /* register the kernel message handler */
194         register_irq(I_KERNEL_MSG, handle_kmsg_ipi, NULL,
195                          MKBUS(BusLAPIC, 0, 0, 0));
196 }
197
198 static void handle_fperr(struct hw_trapframe *hw_tf)
199 {
200         uint16_t fpcw, fpsw;
201         uint32_t mxcsr;
202         asm volatile ("fnstcw %0" : "=m"(fpcw));
203         asm volatile ("fnstsw %0" : "=m"(fpsw));
204         asm volatile ("stmxcsr %0" : "=m"(mxcsr));
205         print_trapframe(hw_tf);
206         printk("Core %d: FP ERR, CW: 0x%04x, SW: 0x%04x, MXCSR 0x%08x\n", core_id(),
207                fpcw, fpsw, mxcsr);
208         printk("Core %d: The following faults are unmasked:\n", core_id());
209         if (fpsw & ~fpcw & FP_EXCP_IE) {
210                 printk("\tInvalid Operation: ");
211                 if (fpsw & FP_SW_SF) {
212                         if (fpsw & FP_SW_C1)
213                                 printk("Stack overflow\n");
214                         else
215                                 printk("Stack underflow\n");
216                 } else {
217                         printk("invalid arithmetic operand\n");
218                 }
219         }
220         if (fpsw & ~fpcw & FP_EXCP_DE)
221                 printk("\tDenormalized operand\n");
222         if (fpsw & ~fpcw & FP_EXCP_ZE)
223                 printk("\tDivide by zero\n");
224         if (fpsw & ~fpcw & FP_EXCP_OE)
225                 printk("\tNumeric Overflow\n");
226         if (fpsw & ~fpcw & FP_EXCP_UE)
227                 printk("\tNumeric Underflow\n");
228         if (fpsw & ~fpcw & FP_EXCP_PE)
229                 printk("\tInexact result (precision)\n");
230         printk("Killing the process.\n");
231         enable_irq();
232         proc_destroy(current);
233 }
234
235 void backtrace_kframe(struct hw_trapframe *hw_tf)
236 {
237         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
238         pcpui->__lock_checking_enabled--;
239         printk("\nBacktrace of faulting kernel context on Core %d:\n", core_id());
240         backtrace_frame(x86_get_hwtf_pc(hw_tf), x86_get_hwtf_fp(hw_tf));
241         pcpui->__lock_checking_enabled++;
242 }
243
244 static bool __handle_page_fault(struct hw_trapframe *hw_tf, unsigned long *aux)
245 {
246         uintptr_t fault_va = rcr2();
247         int prot = hw_tf->tf_err & PF_ERROR_WRITE ? PROT_WRITE : PROT_READ;
248         int err;
249
250         /* TODO - handle kernel page faults */
251         if ((hw_tf->tf_cs & 3) == 0) {
252                 print_trapframe(hw_tf);
253                 backtrace_kframe(hw_tf);
254                 panic("Page Fault in the Kernel at %p!", fault_va);
255                 /* if we want to do something like kill a process or other code, be
256                  * aware we are in a sort of irq-like context, meaning the main kernel
257                  * code we 'interrupted' could be holding locks - even irqsave locks. */
258         }
259         /* safe to reenable after rcr2 */
260         enable_irq();
261         if ((err = handle_page_fault(current, fault_va, prot))) {
262                 if (err == -EAGAIN)
263                         hw_tf->tf_err |= PF_VMR_BACKED;
264                 *aux = fault_va;
265                 return FALSE;
266                 /* useful debugging */
267                 printk("[%08x] user %s fault va %p ip %p on core %d with err %d\n",
268                        current->pid, prot & PROT_READ ? "READ" : "WRITE", fault_va,
269                        hw_tf->tf_rip, core_id(), err);
270                 print_trapframe(hw_tf);
271                 /* Turn this on to help debug bad function pointers */
272 #ifdef CONFIG_X86_64
273                 printd("rsp %p\n\t 0(rsp): %p\n\t 8(rsp): %p\n\t 16(rsp): %p\n"
274                        "\t24(rsp): %p\n", hw_tf->tf_rsp,
275                        *(uintptr_t*)(hw_tf->tf_rsp +  0),
276                        *(uintptr_t*)(hw_tf->tf_rsp +  8),
277                        *(uintptr_t*)(hw_tf->tf_rsp + 16),
278                        *(uintptr_t*)(hw_tf->tf_rsp + 24));
279 #else
280                 printd("esp %p\n\t 0(esp): %p\n\t 4(esp): %p\n\t 8(esp): %p\n"
281                        "\t12(esp): %p\n", hw_tf->tf_esp,
282                        *(uintptr_t*)(hw_tf->tf_esp +  0),
283                        *(uintptr_t*)(hw_tf->tf_esp +  4),
284                        *(uintptr_t*)(hw_tf->tf_esp +  8),
285                        *(uintptr_t*)(hw_tf->tf_esp + 12));
286 #endif
287         }
288         return TRUE;
289 }
290
291 /* Certain traps want IRQs enabled, such as the syscall.  Others can't handle
292  * it, like the page fault handler.  Turn them on on a case-by-case basis. */
293 static void trap_dispatch(struct hw_trapframe *hw_tf)
294 {
295         struct per_cpu_info *pcpui;
296         bool handled = TRUE;
297         unsigned long aux = 0;
298         // Handle processor exceptions.
299         switch(hw_tf->tf_trapno) {
300                 case T_NMI:
301                         /* Temporarily disable deadlock detection when we print.  We could
302                          * deadlock if we were printing when we NMIed. */
303                         pcpui = &per_cpu_info[core_id()];
304                         pcpui->__lock_checking_enabled--;
305                         /* This is a bit hacky, but we don't have a decent API yet */
306                         extern bool mon_verbose_trace;
307                         if (mon_verbose_trace) {
308                                 print_trapframe(hw_tf);
309                                 backtrace_kframe(hw_tf);
310                         }
311                         char *fn_name = get_fn_name(x86_get_ip_hw(hw_tf));
312                         printk("Core %d is at %p (%s)\n", core_id(), x86_get_ip_hw(hw_tf),
313                                fn_name);
314                         kfree(fn_name);
315                         print_kmsgs(core_id());
316                         pcpui->__lock_checking_enabled++;
317                         break;
318                 case T_BRKPT:
319                         enable_irq();
320                         monitor(hw_tf);
321                         break;
322                 case T_ILLOP:
323                 {
324                         /* TODO: this can PF if there is a concurrent unmap/PM removal. */
325                         uintptr_t ip = x86_get_ip_hw(hw_tf);
326                         pcpui = &per_cpu_info[core_id()];
327                         pcpui->__lock_checking_enabled--;               /* for print debugging */
328                         /* We will muck with the actual TF.  If we're dealing with
329                          * userspace, we need to make sure we edit the actual TF that will
330                          * get restarted (pcpui), and not the TF on the kstack (which aren't
331                          * the same).  See set_current_ctx() for more info. */
332                         if (!in_kernel(hw_tf))
333                                 hw_tf = &pcpui->cur_ctx->tf.hw_tf;
334                         printd("bad opcode, eip: %p, next 3 bytes: %x %x %x\n", ip, 
335                                *(uint8_t*)(ip + 0), 
336                                *(uint8_t*)(ip + 1), 
337                                *(uint8_t*)(ip + 2)); 
338                         /* rdtscp: 0f 01 f9 */
339                         if (*(uint8_t*)(ip + 0) == 0x0f, 
340                             *(uint8_t*)(ip + 1) == 0x01, 
341                             *(uint8_t*)(ip + 2) == 0xf9) {
342                                 x86_fake_rdtscp(hw_tf);
343                                 pcpui->__lock_checking_enabled++;       /* for print debugging */
344                                 return;
345                         }
346                         enable_irq();
347                         monitor(hw_tf);
348                         pcpui->__lock_checking_enabled++;               /* for print debugging */
349                         break;
350                 }
351                 case T_PGFLT:
352                         handled = __handle_page_fault(hw_tf, &aux);
353                         break;
354                 case T_FPERR:
355                         handle_fperr(hw_tf);
356                         break;
357                 case T_SYSCALL:
358                         enable_irq();
359                         // check for userspace, for now
360                         assert(hw_tf->tf_cs != GD_KT);
361                         /* Set up and run the async calls */
362                         /* TODO: this is using the wrong reg1 for traps for 32 bit */
363                         prep_syscalls(current,
364                                       (struct syscall*)x86_get_systrap_arg0(hw_tf),
365                                                   (unsigned int)x86_get_systrap_arg1(hw_tf));
366                         break;
367                 default:
368                         if (hw_tf->tf_cs == GD_KT) {
369                                 print_trapframe(hw_tf);
370                                 panic("Damn Damn!  Unhandled trap in the kernel!");
371                         } else {
372                                 handled = FALSE;
373                         }
374         }
375         if (!handled)
376                 reflect_unhandled_trap(hw_tf->tf_trapno, hw_tf->tf_err, aux);
377 }
378
379 /* Helper.  For now, this copies out the TF to pcpui.  Eventually, we should
380  * consider doing this in trapentry.S
381  *
382  * TODO: consider having this return the tf used, so we can set tf in trap and
383  * irq handlers to edit the TF that will get restarted.  Right now, the kernel
384  * uses and restarts tf, but userspace restarts the old pcpui tf.  It is
385  * tempting to do this, but note that tf stays on the stack of the kthread,
386  * while pcpui->cur_ctx is for the core we trapped in on.  Meaning if we ever
387  * block, suddenly cur_ctx is pointing to some old clobbered state that was
388  * already returned to and can't be trusted.  Meanwhile tf can always be trusted
389  * (like with an in_kernel() check).  The only types of traps from the user that
390  * can be expected to have editable trapframes are ones that don't block. */
391 static void set_current_ctx_hw(struct per_cpu_info *pcpui,
392                                struct hw_trapframe *hw_tf)
393 {
394         assert(!irq_is_enabled());
395         assert(!pcpui->cur_ctx);
396         pcpui->actual_ctx.type = ROS_HW_CTX;
397         pcpui->actual_ctx.tf.hw_tf = *hw_tf;
398         pcpui->cur_ctx = &pcpui->actual_ctx;
399 }
400
401 static void set_current_ctx_sw(struct per_cpu_info *pcpui,
402                                struct sw_trapframe *sw_tf)
403 {
404         assert(!irq_is_enabled());
405         assert(!pcpui->cur_ctx);
406         pcpui->actual_ctx.type = ROS_SW_CTX;
407         pcpui->actual_ctx.tf.sw_tf = *sw_tf;
408         pcpui->cur_ctx = &pcpui->actual_ctx;
409 }
410
411 /* If the interrupt interrupted a halt, we advance past it.  Made to work with
412  * x86's custom cpu_halt() in arch/arch.h.  Note this nearly never gets called.
413  * I needed to insert exactly one 'nop' in cpu_halt() (that isn't there now) to
414  * get the interrupt to trip on the hlt, o/w the hlt will execute before the
415  * interrupt arrives (even with a pending interrupt that should hit right after
416  * an interrupt_enable (sti)).  This was on the i7. */
417 static void abort_halt(struct hw_trapframe *hw_tf)
418 {
419         /* Don't care about user TFs.  Incidentally, dereferencing user EIPs is
420          * reading userspace memory, which can be dangerous.  It can page fault,
421          * like immediately after a fork (which doesn't populate the pages). */
422         if (!in_kernel(hw_tf))
423                 return;
424         /* the halt instruction in is 0xf4, and it's size is 1 byte */
425         if (*(uint8_t*)x86_get_ip_hw(hw_tf) == 0xf4)
426                 x86_advance_ip(hw_tf, 1);
427 }
428
429 void trap(struct hw_trapframe *hw_tf)
430 {
431         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
432         /* Copy out the TF for now */
433         if (!in_kernel(hw_tf))
434                 set_current_ctx_hw(pcpui, hw_tf);
435         else
436                 inc_ktrap_depth(pcpui);
437
438         printd("Incoming TRAP %d on core %d, TF at %p\n", hw_tf->tf_trapno,
439                core_id(), hw_tf);
440         if ((hw_tf->tf_cs & ~3) != GD_UT && (hw_tf->tf_cs & ~3) != GD_KT) {
441                 print_trapframe(hw_tf);
442                 panic("Trapframe with invalid CS!");
443         }
444         trap_dispatch(hw_tf);
445         /* Return to the current process, which should be runnable.  If we're the
446          * kernel, we should just return naturally.  Note that current and tf need
447          * to still be okay (might not be after blocking) */
448         if (in_kernel(hw_tf)) {
449                 dec_ktrap_depth(pcpui);
450                 return;
451         }
452         proc_restartcore();
453         assert(0);
454 }
455
456 /* Note IRQs are disabled unless explicitly turned on.
457  *
458  * In general, we should only get trapno's >= PIC1_OFFSET (32).  Anything else
459  * should be a trap.  Even if we don't use the PIC, that should be the standard.
460  * It is possible to get a spurious LAPIC IRQ with vector 15 (or similar), but
461  * the spurious check should catch that.
462  *
463  * Note that from hardware's perspective (PIC, etc), IRQs start from 0, but they
464  * are all mapped up at PIC1_OFFSET for the cpu / irq_handler. */
465 void handle_irq(struct hw_trapframe *hw_tf)
466 {
467         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
468         struct irq_handler *irq_h;
469         /* Copy out the TF for now */
470         if (!in_kernel(hw_tf))
471                 set_current_ctx_hw(pcpui, hw_tf);
472         inc_irq_depth(pcpui);
473         /* Coupled with cpu_halt() and smp_idle() */
474         abort_halt(hw_tf);
475         //if (core_id())
476         if (hw_tf->tf_trapno != IdtLAPIC_TIMER) /* timer irq */
477         if (hw_tf->tf_trapno != 255) /* kmsg */
478         if (hw_tf->tf_trapno != 36)     /* serial */
479                 printd("Incoming IRQ, ISR: %d on core %d\n", hw_tf->tf_trapno,
480                        core_id());
481         /* TODO: RCU read lock */
482         irq_h = irq_handlers[hw_tf->tf_trapno];
483         if (!irq_h || irq_h->check_spurious(hw_tf->tf_trapno))
484                 goto out_no_eoi;
485         while (irq_h) {
486                 irq_h->isr(hw_tf, irq_h->data);
487                 irq_h = irq_h->next;
488         }
489         // if we're a general purpose IPI function call, down the cpu_list
490         extern handler_wrapper_t handler_wrappers[NUM_HANDLER_WRAPPERS];
491         if ((I_SMP_CALL0 <= hw_tf->tf_trapno) &&
492             (hw_tf->tf_trapno <= I_SMP_CALL_LAST))
493                 down_checklist(handler_wrappers[hw_tf->tf_trapno & 0x0f].cpu_list);
494         /* Keep in sync with ipi_is_pending */
495         irq_handlers[hw_tf->tf_trapno]->eoi(hw_tf->tf_trapno);
496         /* Fall-through */
497 out_no_eoi:
498         dec_irq_depth(pcpui);
499         /* Return to the current process, which should be runnable.  If we're the
500          * kernel, we should just return naturally.  Note that current and tf need
501          * to still be okay (might not be after blocking) */
502         if (in_kernel(hw_tf))
503                 return;
504         proc_restartcore();
505         assert(0);
506 }
507
508 int register_irq(int irq, isr_t handler, void *irq_arg, uint32_t tbdf)
509 {
510         struct irq_handler *irq_h;
511         int vector;
512         irq_h = kmalloc(sizeof(struct irq_handler), 0);
513         assert(irq_h);
514         irq_h->dev_irq = irq;
515         irq_h->tbdf = tbdf;
516         vector = bus_irq_enable(irq_h);
517         if (vector == -1) {
518                 kfree(irq_h);
519                 return -1;
520         }
521         printd("IRQ %d, vector %d, type %s\n", irq, vector, irq_h->type);
522         assert(irq_h->check_spurious && irq_h->eoi);
523         irq_h->isr = handler;
524         irq_h->data = irq_arg;
525         irq_h->apic_vector = vector;
526         /* RCU write lock */
527         spin_lock_irqsave(&irq_handler_wlock);
528         irq_h->next = irq_handlers[vector];
529         wmb();  /* make sure irq_h is done before publishing to readers */
530         irq_handlers[vector] = irq_h;
531         spin_unlock_irqsave(&irq_handler_wlock);
532         /* might need to pass the irq_h, in case unmask needs more info */
533         if (irq_h->unmask)
534                 irq_h->unmask(vector);
535         return 0;
536 }
537
538 /* It's a moderate pain in the ass to put these in bit-specific files (header
539  * hell with the set_current_ helpers) */
540 #ifdef CONFIG_X86_64
541 void sysenter_callwrapper(struct syscall *sysc, unsigned long count,
542                           struct sw_trapframe *sw_tf)
543 {
544         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
545         set_current_ctx_sw(pcpui, sw_tf);
546         /* Once we've set_current_ctx, we can enable interrupts.  This used to be
547          * mandatory (we had immediate KMSGs that would muck with cur_ctx).  Now it
548          * should only help for sanity/debugging. */
549         enable_irq();
550         /* Set up and run the async calls */
551         prep_syscalls(current, sysc, count);
552         /* If you use pcpui again, reread it, since you might have migrated */
553         proc_restartcore();
554 }
555
556 #else
557
558 /* This is called from sysenter's asm, with the tf on the kernel stack. */
559 /* TODO: use a sw_tf for sysenter */
560 void sysenter_callwrapper(struct hw_trapframe *hw_tf)
561 {
562         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
563         assert(!in_kernel(hw_tf));
564         set_current_ctx_hw(pcpui, hw_tf);
565         /* Once we've set_current_ctx, we can enable interrupts.  This used to be
566          * mandatory (we had immediate KMSGs that would muck with cur_ctx).  Now it
567          * should only help for sanity/debugging. */
568         enable_irq();
569
570         /* Set up and run the async calls */
571         prep_syscalls(current,
572                                   (struct syscall*)x86_get_sysenter_arg0(hw_tf),
573                                   (unsigned int)x86_get_sysenter_arg1(hw_tf));
574         /* If you use pcpui again, reread it, since you might have migrated */
575         proc_restartcore();
576 }
577 #endif
578
579 /* Declared in x86/arch.h */
580 void send_ipi(uint32_t os_coreid, uint8_t vector)
581 {
582         int hw_coreid = get_hw_coreid(os_coreid);
583         if (hw_coreid == -1) {
584                 panic("Unmapped OS coreid (OS %d)!\n", os_coreid);
585                 return;
586         }
587         __send_ipi(hw_coreid, vector);
588 }