Change all references of num_cpus -> num_cores
[akaros.git] / kern / arch / x86 / trap.c
1 #include <arch/mmu.h>
2 #include <arch/x86.h>
3 #include <arch/arch.h>
4 #include <arch/console.h>
5 #include <arch/apic.h>
6 #include <ros/common.h>
7 #include <smp.h>
8 #include <assert.h>
9 #include <pmap.h>
10 #include <trap.h>
11 #include <monitor.h>
12 #include <process.h>
13 #include <mm.h>
14 #include <stdio.h>
15 #include <slab.h>
16 #include <syscall.h>
17 #include <kdebug.h>
18 #include <kmalloc.h>
19 #include <arch/mptables.h>
20
21 taskstate_t ts;
22
23 /* Interrupt descriptor table.  64 bit needs 16 byte alignment (i think). */
24 gatedesc_t __attribute__((aligned (16))) idt[256] = { { 0 } };
25 pseudodesc_t idt_pd;
26
27 /* interrupt handler table, each element is a linked list of handlers for a
28  * given IRQ.  Modification requires holding the lock (TODO: RCU) */
29 struct irq_handler *irq_handlers[NUM_IRQS];
30 spinlock_t irq_handler_wlock = SPINLOCK_INITIALIZER_IRQSAVE;
31
32 const char *x86_trapname(int trapno)
33 {
34         static const char *const excnames[] = {
35                 "Divide error",
36                 "Debug",
37                 "Non-Maskable Interrupt",
38                 "Breakpoint",
39                 "Overflow",
40                 "BOUND Range Exceeded",
41                 "Invalid Opcode",
42                 "Device Not Available",
43                 "Double Fault",
44                 "Coprocessor Segment Overrun",
45                 "Invalid TSS",
46                 "Segment Not Present",
47                 "Stack Fault",
48                 "General Protection",
49                 "Page Fault",
50                 "(unknown trap)",
51                 "x87 FPU Floating-Point Error",
52                 "Alignment Check",
53                 "Machine-Check",
54                 "SIMD Floating-Point Exception"
55         };
56
57         if (trapno < sizeof(excnames)/sizeof(excnames[0]))
58                 return excnames[trapno];
59         if (trapno == T_SYSCALL)
60                 return "System call";
61         return "(unknown trap)";
62 }
63
64 /* Set stacktop for the current core to be the stack the kernel will start on
65  * when trapping/interrupting from userspace.  Don't use this til after
66  * smp_percpu_init().  We can probably get the TSS by reading the task register
67  * and then the GDT.  Still, it's a pain. */
68 void set_stack_top(uintptr_t stacktop)
69 {
70         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
71         /* No need to reload the task register, this takes effect immediately */
72         x86_set_stacktop_tss(pcpui->tss, stacktop);
73         /* Also need to make sure sysenters come in correctly */
74         x86_set_sysenter_stacktop(stacktop);
75 }
76
77 /* Note the check implies we only are on a one page stack (or the first page) */
78 uintptr_t get_stack_top(void)
79 {
80         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
81         uintptr_t stacktop;
82         /* so we can check this in interrupt handlers (before smp_boot()) */
83         /* TODO: These are dangerous - it assumes we're on a one-page stack.  If we
84          * change it to KSTKSIZE, then we assume stacks are KSTKSIZE-aligned */
85         if (!pcpui->tss)
86                 return ROUNDUP(read_sp(), PGSIZE);
87         stacktop = x86_get_stacktop_tss(pcpui->tss);
88         if (stacktop != ROUNDUP(read_sp(), PGSIZE))
89                 panic("Bad stacktop: %p esp one is %p\n", stacktop,
90                       ROUNDUP(read_sp(), PGSIZE));
91         return stacktop;
92 }
93
94 /* Sends a non-maskable interrupt; the handler will print a trapframe. */
95 void send_nmi(uint32_t os_coreid)
96 {
97         /* NMI / IPI for x86 are limited to 8 bits */
98         uint8_t hw_core = (uint8_t)get_hw_coreid(os_coreid);
99         __send_nmi(hw_core);
100 }
101
102 void idt_init(void)
103 {
104         /* This table is made in trapentry$BITS.S by each macro in that file.
105          * It is layed out such that the ith entry is the ith's traphandler's
106          * (uintptr_t) trap addr, then (uint32_t) trap number. */
107         struct trapinfo { uintptr_t trapaddr; uint32_t trapnumber; }
108                __attribute__((packed));
109         extern struct trapinfo trap_tbl[];
110         extern struct trapinfo trap_tbl_end[];
111         int i, trap_tbl_size = trap_tbl_end - trap_tbl;
112         extern void ISR_default(void);
113         extern void ISR_syscall(void);
114
115         /* set all to default, to catch everything */
116         for (i = 0; i < 256; i++)
117                 SETGATE(idt[i], 0, GD_KT, &ISR_default, 0);
118
119         /* set all entries that have real trap handlers
120          * we need to stop short of the last one, since the last is the default
121          * handler with a fake interrupt number (500) that is out of bounds of
122          * the idt[] */
123         for (i = 0; i < trap_tbl_size - 1; i++)
124                 SETGATE(idt[trap_tbl[i].trapnumber], 0, GD_KT, trap_tbl[i].trapaddr, 0);
125         /* Sanity check */
126         assert((uintptr_t)ISR_syscall ==
127                ((uintptr_t)idt[T_SYSCALL].gd_off_63_32 << 32 |
128                 (uintptr_t)idt[T_SYSCALL].gd_off_31_16 << 16 |
129                 (uintptr_t)idt[T_SYSCALL].gd_off_15_0));
130         /* turn on trap-based syscall handling and other user-accessible ints
131          * DPL 3 means this can be triggered by the int instruction */
132         idt[T_SYSCALL].gd_dpl = 3;
133         idt[T_BRKPT].gd_dpl = 3;
134
135         /* Set up our kernel stack when changing rings */
136         /* Note: we want 16 byte aligned kernel stack frames (AMD 2:8.9.3) */
137         x86_set_stacktop_tss(&ts, (uintptr_t)bootstacktop);
138         x86_sysenter_init((uintptr_t)bootstacktop);
139
140 #ifdef CONFIG_KTHREAD_POISON
141         *kstack_bottom_addr((uintptr_t)bootstacktop) = 0xdeadbeef;
142 #endif /* CONFIG_KTHREAD_POISON */
143
144         /* Initialize the TSS field of the gdt.  The size of the TSS desc differs
145          * between 64 and 32 bit, hence the pointer acrobatics */
146         syssegdesc_t *ts_slot = (syssegdesc_t*)&gdt[GD_TSS >> 3];
147         *ts_slot = (syssegdesc_t)SEG_SYS_SMALL(STS_T32A, (uintptr_t)&ts,
148                                                sizeof(taskstate_t), 0);
149
150         /* Init the IDT PD.  Need to do this before ltr for some reason.  (Doing
151          * this between ltr and lidt causes the machine to reboot... */
152         idt_pd.pd_lim = sizeof(idt) - 1;
153         idt_pd.pd_base = (uintptr_t)idt;
154
155         ltr(GD_TSS);
156
157         asm volatile("lidt %0" : : "m"(idt_pd));
158
159         pic_remap();
160         pic_mask_all();
161
162         int ncleft = MAX_NUM_CORES;
163
164         ncleft = mpsinit(ncleft);
165         ncleft = mpacpi(ncleft);
166         printk("MP and ACPI found %d cores\n", MAX_NUM_CORES - ncleft);
167
168         apiconline();
169         ioapiconline();
170
171         /* the lapic IRQs need to be unmasked on a per-core basis */
172         register_irq(IdtLAPIC_TIMER, timer_interrupt, NULL,
173                      MKBUS(BusLAPIC, 0, 0, 0));
174         register_irq(IdtLAPIC_ERROR, handle_lapic_error, NULL,
175                      MKBUS(BusLAPIC, 0, 0, 0));
176         register_irq(I_KERNEL_MSG, handle_kmsg_ipi, NULL, MKBUS(BusIPI, 0, 0, 0));
177 }
178
179 static void handle_fperr(struct hw_trapframe *hw_tf)
180 {
181         uint16_t fpcw, fpsw;
182         uint32_t mxcsr;
183         asm volatile ("fnstcw %0" : "=m"(fpcw));
184         asm volatile ("fnstsw %0" : "=m"(fpsw));
185         asm volatile ("stmxcsr %0" : "=m"(mxcsr));
186         print_trapframe(hw_tf);
187         printk("Core %d: FP ERR, CW: 0x%04x, SW: 0x%04x, MXCSR 0x%08x\n", core_id(),
188                fpcw, fpsw, mxcsr);
189         printk("Core %d: The following faults are unmasked:\n", core_id());
190         if (fpsw & ~fpcw & FP_EXCP_IE) {
191                 printk("\tInvalid Operation: ");
192                 if (fpsw & FP_SW_SF) {
193                         if (fpsw & FP_SW_C1)
194                                 printk("Stack overflow\n");
195                         else
196                                 printk("Stack underflow\n");
197                 } else {
198                         printk("invalid arithmetic operand\n");
199                 }
200         }
201         if (fpsw & ~fpcw & FP_EXCP_DE)
202                 printk("\tDenormalized operand\n");
203         if (fpsw & ~fpcw & FP_EXCP_ZE)
204                 printk("\tDivide by zero\n");
205         if (fpsw & ~fpcw & FP_EXCP_OE)
206                 printk("\tNumeric Overflow\n");
207         if (fpsw & ~fpcw & FP_EXCP_UE)
208                 printk("\tNumeric Underflow\n");
209         if (fpsw & ~fpcw & FP_EXCP_PE)
210                 printk("\tInexact result (precision)\n");
211         printk("Killing the process.\n");
212         enable_irq();
213         proc_destroy(current);
214 }
215
216 static bool __handle_page_fault(struct hw_trapframe *hw_tf, unsigned long *aux)
217 {
218         uintptr_t fault_va = rcr2();
219         int prot = hw_tf->tf_err & PF_ERROR_WRITE ? PROT_WRITE : PROT_READ;
220         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
221         int err;
222
223         /* safe to reenable after rcr2 */
224         enable_irq();
225
226         if (!pcpui->cur_proc) {
227                 /* still catch KPFs */
228                 assert((hw_tf->tf_cs & 3) == 0);
229                 print_trapframe(hw_tf);
230                 backtrace_kframe(hw_tf);
231                 panic("Proc-less Page Fault in the Kernel at %p!", fault_va);
232         }
233         /* TODO - handle kernel page faults.  This is dangerous, since we might be
234          * holding locks in the kernel and could deadlock when we HPF.  For now, I'm
235          * just disabling the lock checker, since it'll flip out when it sees there
236          * is a kernel trap.  Will need to think about this a bit, esp when we
237          * properly handle bad addrs and whatnot.
238          *
239          * Also consider turning on IRQs globally while we call HPF. */
240         if (in_kernel(hw_tf))
241                 pcpui->__lock_checking_enabled--;
242         err = handle_page_fault(pcpui->cur_proc, fault_va, prot);
243         if (in_kernel(hw_tf))
244                 pcpui->__lock_checking_enabled++;
245         if (err) {
246                 if (in_kernel(hw_tf)) {
247                         print_trapframe(hw_tf);
248                         backtrace_kframe(hw_tf);
249                         panic("Proc-ful Page Fault in the Kernel at %p!", fault_va);
250                         /* if we want to do something like kill a process or other code, be
251                          * aware we are in a sort of irq-like context, meaning the main
252                          * kernel code we 'interrupted' could be holding locks - even
253                          * irqsave locks. */
254                 }
255
256                 if (err == -EAGAIN)
257                         hw_tf->tf_err |= PF_VMR_BACKED;
258                 *aux = fault_va;
259                 return FALSE;
260                 /* useful debugging */
261                 printk("[%08x] user %s fault va %p ip %p on core %d with err %d\n",
262                        current->pid, prot & PROT_READ ? "READ" : "WRITE", fault_va,
263                        hw_tf->tf_rip, core_id(), err);
264                 print_trapframe(hw_tf);
265                 /* Turn this on to help debug bad function pointers */
266                 printd("rsp %p\n\t 0(rsp): %p\n\t 8(rsp): %p\n\t 16(rsp): %p\n"
267                        "\t24(rsp): %p\n", hw_tf->tf_rsp,
268                        *(uintptr_t*)(hw_tf->tf_rsp +  0),
269                        *(uintptr_t*)(hw_tf->tf_rsp +  8),
270                        *(uintptr_t*)(hw_tf->tf_rsp + 16),
271                        *(uintptr_t*)(hw_tf->tf_rsp + 24));
272         }
273         return TRUE;
274 }
275
276 /* Certain traps want IRQs enabled, such as the syscall.  Others can't handle
277  * it, like the page fault handler.  Turn them on on a case-by-case basis. */
278 static void trap_dispatch(struct hw_trapframe *hw_tf)
279 {
280         struct per_cpu_info *pcpui;
281         bool handled = TRUE;
282         unsigned long aux = 0;
283         // Handle processor exceptions.
284         switch(hw_tf->tf_trapno) {
285                 case T_NMI:
286                         /* Temporarily disable deadlock detection when we print.  We could
287                          * deadlock if we were printing when we NMIed. */
288                         pcpui = &per_cpu_info[core_id()];
289                         pcpui->__lock_checking_enabled--;
290                         /* This is a bit hacky, but we don't have a decent API yet */
291                         extern bool mon_verbose_trace;
292                         if (mon_verbose_trace) {
293                                 print_trapframe(hw_tf);
294                                 backtrace_kframe(hw_tf);
295                         }
296                         char *fn_name = get_fn_name(x86_get_ip_hw(hw_tf));
297                         printk("Core %d is at %p (%s)\n", core_id(), x86_get_ip_hw(hw_tf),
298                                fn_name);
299                         kfree(fn_name);
300                         print_kmsgs(core_id());
301                         pcpui->__lock_checking_enabled++;
302                         break;
303                 case T_BRKPT:
304                         enable_irq();
305                         monitor(hw_tf);
306                         break;
307                 case T_ILLOP:
308                 {
309                         /* TODO: this can PF if there is a concurrent unmap/PM removal. */
310                         uintptr_t ip = x86_get_ip_hw(hw_tf);
311                         pcpui = &per_cpu_info[core_id()];
312                         pcpui->__lock_checking_enabled--;               /* for print debugging */
313                         /* We will muck with the actual TF.  If we're dealing with
314                          * userspace, we need to make sure we edit the actual TF that will
315                          * get restarted (pcpui), and not the TF on the kstack (which aren't
316                          * the same).  See set_current_ctx() for more info. */
317                         if (!in_kernel(hw_tf))
318                                 hw_tf = &pcpui->cur_ctx->tf.hw_tf;
319                         printd("bad opcode, eip: %p, next 3 bytes: %x %x %x\n", ip, 
320                                *(uint8_t*)(ip + 0), 
321                                *(uint8_t*)(ip + 1), 
322                                *(uint8_t*)(ip + 2)); 
323                         /* rdtscp: 0f 01 f9 */
324                         if (*(uint8_t*)(ip + 0) == 0x0f, 
325                             *(uint8_t*)(ip + 1) == 0x01, 
326                             *(uint8_t*)(ip + 2) == 0xf9) {
327                                 x86_fake_rdtscp(hw_tf);
328                                 pcpui->__lock_checking_enabled++;       /* for print debugging */
329                                 return;
330                         }
331                         enable_irq();
332                         monitor(hw_tf);
333                         pcpui->__lock_checking_enabled++;               /* for print debugging */
334                         break;
335                 }
336                 case T_PGFLT:
337                         handled = __handle_page_fault(hw_tf, &aux);
338                         break;
339                 case T_FPERR:
340                         handle_fperr(hw_tf);
341                         break;
342                 case T_SYSCALL:
343                         enable_irq();
344                         // check for userspace, for now
345                         assert(hw_tf->tf_cs != GD_KT);
346                         /* Set up and run the async calls */
347                         /* TODO: this is using the wrong reg1 for traps for 32 bit */
348                         prep_syscalls(current,
349                                       (struct syscall*)x86_get_systrap_arg0(hw_tf),
350                                                   (unsigned int)x86_get_systrap_arg1(hw_tf));
351                         break;
352                 default:
353                         if (hw_tf->tf_cs == GD_KT) {
354                                 print_trapframe(hw_tf);
355                                 panic("Damn Damn!  Unhandled trap in the kernel!");
356                         } else {
357                                 handled = FALSE;
358                         }
359         }
360         if (!handled)
361                 reflect_unhandled_trap(hw_tf->tf_trapno, hw_tf->tf_err, aux);
362 }
363
364 /* Helper.  For now, this copies out the TF to pcpui.  Eventually, we should
365  * consider doing this in trapentry.S
366  *
367  * TODO: consider having this return the tf used, so we can set tf in trap and
368  * irq handlers to edit the TF that will get restarted.  Right now, the kernel
369  * uses and restarts tf, but userspace restarts the old pcpui tf.  It is
370  * tempting to do this, but note that tf stays on the stack of the kthread,
371  * while pcpui->cur_ctx is for the core we trapped in on.  Meaning if we ever
372  * block, suddenly cur_ctx is pointing to some old clobbered state that was
373  * already returned to and can't be trusted.  Meanwhile tf can always be trusted
374  * (like with an in_kernel() check).  The only types of traps from the user that
375  * can be expected to have editable trapframes are ones that don't block. */
376 static void set_current_ctx_hw(struct per_cpu_info *pcpui,
377                                struct hw_trapframe *hw_tf)
378 {
379         assert(!irq_is_enabled());
380         assert(!pcpui->cur_ctx);
381         pcpui->actual_ctx.type = ROS_HW_CTX;
382         pcpui->actual_ctx.tf.hw_tf = *hw_tf;
383         pcpui->cur_ctx = &pcpui->actual_ctx;
384 }
385
386 static void set_current_ctx_sw(struct per_cpu_info *pcpui,
387                                struct sw_trapframe *sw_tf)
388 {
389         assert(!irq_is_enabled());
390         assert(!pcpui->cur_ctx);
391         pcpui->actual_ctx.type = ROS_SW_CTX;
392         pcpui->actual_ctx.tf.sw_tf = *sw_tf;
393         pcpui->cur_ctx = &pcpui->actual_ctx;
394 }
395
396 /* If the interrupt interrupted a halt, we advance past it.  Made to work with
397  * x86's custom cpu_halt() in arch/arch.h.  Note this nearly never gets called.
398  * I needed to insert exactly one 'nop' in cpu_halt() (that isn't there now) to
399  * get the interrupt to trip on the hlt, o/w the hlt will execute before the
400  * interrupt arrives (even with a pending interrupt that should hit right after
401  * an interrupt_enable (sti)).  This was on the i7. */
402 static void abort_halt(struct hw_trapframe *hw_tf)
403 {
404         /* Don't care about user TFs.  Incidentally, dereferencing user EIPs is
405          * reading userspace memory, which can be dangerous.  It can page fault,
406          * like immediately after a fork (which doesn't populate the pages). */
407         if (!in_kernel(hw_tf))
408                 return;
409         /* the halt instruction in is 0xf4, and it's size is 1 byte */
410         if (*(uint8_t*)x86_get_ip_hw(hw_tf) == 0xf4)
411                 x86_advance_ip(hw_tf, 1);
412 }
413
414 void trap(struct hw_trapframe *hw_tf)
415 {
416         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
417         /* Copy out the TF for now */
418         if (!in_kernel(hw_tf)) {
419                 set_current_ctx_hw(pcpui, hw_tf);
420                 /* ignoring state for nested kernel traps.  should be rare. */
421                 __set_cpu_state(pcpui, CPU_STATE_KERNEL);
422         } else {
423                 inc_ktrap_depth(pcpui);
424         }
425         printd("Incoming TRAP %d on core %d, TF at %p\n", hw_tf->tf_trapno,
426                core_id(), hw_tf);
427         if ((hw_tf->tf_cs & ~3) != GD_UT && (hw_tf->tf_cs & ~3) != GD_KT) {
428                 print_trapframe(hw_tf);
429                 panic("Trapframe with invalid CS!");
430         }
431         trap_dispatch(hw_tf);
432         /* Return to the current process, which should be runnable.  If we're the
433          * kernel, we should just return naturally.  Note that current and tf need
434          * to still be okay (might not be after blocking) */
435         if (in_kernel(hw_tf)) {
436                 dec_ktrap_depth(pcpui);
437                 return;
438         }
439         proc_restartcore();
440         assert(0);
441 }
442
443 static bool vector_is_irq(int apic_vec)
444 {
445         /* arguably, we could limit them to MaxIdtIOAPIC */
446         return (IdtPIC <= apic_vec) && (apic_vec <= IdtMAX);
447 }
448
449 /* Note IRQs are disabled unless explicitly turned on.
450  *
451  * In general, we should only get trapno's >= PIC1_OFFSET (32).  Anything else
452  * should be a trap.  Even if we don't use the PIC, that should be the standard.
453  * It is possible to get a spurious LAPIC IRQ with vector 15 (or similar), but
454  * the spurious check should catch that.
455  *
456  * Note that from hardware's perspective (PIC, etc), IRQs start from 0, but they
457  * are all mapped up at PIC1_OFFSET for the cpu / irq_handler. */
458 void handle_irq(struct hw_trapframe *hw_tf)
459 {
460         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
461         struct irq_handler *irq_h;
462         /* Copy out the TF for now */
463         if (!in_kernel(hw_tf))
464                 set_current_ctx_hw(pcpui, hw_tf);
465         if (!in_irq_ctx(pcpui))
466                 __set_cpu_state(pcpui, CPU_STATE_IRQ);
467         inc_irq_depth(pcpui);
468         /* Coupled with cpu_halt() and smp_idle() */
469         abort_halt(hw_tf);
470         //if (core_id())
471         if (hw_tf->tf_trapno != IdtLAPIC_TIMER) /* timer irq */
472         if (hw_tf->tf_trapno != I_KERNEL_MSG)
473         if (hw_tf->tf_trapno != 65)     /* qemu serial tends to get this one */
474                 printd("Incoming IRQ, ISR: %d on core %d\n", hw_tf->tf_trapno,
475                        core_id());
476         /* TODO: RCU read lock */
477         irq_h = irq_handlers[hw_tf->tf_trapno];
478         if (!irq_h) {
479                 warn_once("Received IRQ %d, had no handler registered!",
480                           hw_tf->tf_trapno);
481                 /* If we don't have an IRQ handler, we don't know how to EOI.  Odds are,
482                  * it's a LAPIC IRQ, such as I_TESTING */
483                 if (!lapic_check_spurious(hw_tf->tf_trapno))
484                         lapic_send_eoi(hw_tf->tf_trapno);
485                 goto out_no_eoi;
486         }
487         if (irq_h->check_spurious(hw_tf->tf_trapno))
488                 goto out_no_eoi;
489         /* Can now be interrupted/nested by higher priority IRQs, but not by our
490          * current IRQ vector, til we EOI. */
491         enable_irq();
492         while (irq_h) {
493                 irq_h->isr(hw_tf, irq_h->data);
494                 irq_h = irq_h->next;
495         }
496         // if we're a general purpose IPI function call, down the cpu_list
497         extern handler_wrapper_t handler_wrappers[NUM_HANDLER_WRAPPERS];
498         if ((I_SMP_CALL0 <= hw_tf->tf_trapno) &&
499             (hw_tf->tf_trapno <= I_SMP_CALL_LAST))
500                 down_checklist(handler_wrappers[hw_tf->tf_trapno & 0x0f].cpu_list);
501         disable_irq();
502         /* Keep in sync with ipi_is_pending */
503         irq_handlers[hw_tf->tf_trapno]->eoi(hw_tf->tf_trapno);
504         /* Fall-through */
505 out_no_eoi:
506         dec_irq_depth(pcpui);
507         if (!in_irq_ctx(pcpui))
508                 __set_cpu_state(pcpui, CPU_STATE_KERNEL);
509         /* Return to the current process, which should be runnable.  If we're the
510          * kernel, we should just return naturally.  Note that current and tf need
511          * to still be okay (might not be after blocking) */
512         if (in_kernel(hw_tf))
513                 return;
514         proc_restartcore();
515         assert(0);
516 }
517
518 /* The irq field may be ignored based on the type of Bus. */
519 int register_irq(int irq, isr_t handler, void *irq_arg, uint32_t tbdf)
520 {
521         struct irq_handler *irq_h;
522         int vector;
523         irq_h = kzmalloc(sizeof(struct irq_handler), 0);
524         assert(irq_h);
525         irq_h->dev_irq = irq;
526         irq_h->tbdf = tbdf;
527         vector = bus_irq_setup(irq_h);
528         if (vector == -1) {
529                 kfree(irq_h);
530                 return -1;
531         }
532         printk("IRQ %d, vector %d (0x%x), type %s\n", irq, vector, vector,
533                irq_h->type);
534         assert(irq_h->check_spurious && irq_h->eoi);
535         irq_h->isr = handler;
536         irq_h->data = irq_arg;
537         irq_h->apic_vector = vector;
538         /* RCU write lock */
539         spin_lock_irqsave(&irq_handler_wlock);
540         irq_h->next = irq_handlers[vector];
541         wmb();  /* make sure irq_h is done before publishing to readers */
542         irq_handlers[vector] = irq_h;
543         spin_unlock_irqsave(&irq_handler_wlock);
544         /* Most IRQs other than the BusIPI should need their irq unmasked.
545          * Might need to pass the irq_h, in case unmask needs more info.
546          * The lapic IRQs need to be unmasked on a per-core basis */
547         if (irq_h->unmask && strcmp(irq_h->type, "lapic"))
548                 irq_h->unmask(irq_h, vector);
549         return 0;
550 }
551
552 /* These routing functions only allow the routing of an irq to a single core.
553  * If we want to route to multiple cores, we'll probably need to set up logical
554  * groups or something and take some additional parameters. */
555 static int route_irq_h(struct irq_handler *irq_h, int os_coreid)
556 {
557         int hw_coreid;
558         if (!irq_h->route_irq) {
559                 printk("[kernel] apic_vec %d, type %s cannot be routed\n",
560                        irq_h->apic_vector, irq_h->type);
561                 return -1;
562         }
563         if (os_coreid >= MAX_NUM_CORES) {
564                 printk("[kernel] os_coreid %d out of range!\n", os_coreid);
565                 return -1;
566         }
567         hw_coreid = get_hw_coreid(os_coreid);
568         if (hw_coreid == -1) {
569                 printk("[kernel] os_coreid %d not a valid hw core!\n", os_coreid);
570                 return -1;
571         }
572         irq_h->route_irq(irq_h, irq_h->apic_vector, hw_coreid);
573         return 0;
574 }
575
576 /* Routes all irqs for a given apic_vector to os_coreid.  Returns 0 if all of
577  * them succeeded.  -1 if there were none or if any of them failed.  We don't
578  * share IRQs often (if ever anymore), so this shouldn't be an issue. */
579 int route_irqs(int apic_vec, int os_coreid)
580 {
581         struct irq_handler *irq_h;
582         int ret = -1;
583         if (!vector_is_irq(apic_vec)) {
584                 printk("[kernel] vector %d is not an IRQ vector!\n", apic_vec);
585                 return -1;
586         }
587         irq_h = irq_handlers[apic_vec];
588         while (irq_h) {
589                 assert(irq_h->apic_vector == apic_vec);
590                 ret = route_irq_h(irq_h, os_coreid);
591                 irq_h = irq_h->next;
592         }
593         return ret;
594 }
595
596 /* It's a moderate pain in the ass to put these in bit-specific files (header
597  * hell with the set_current_ helpers) */
598 void sysenter_callwrapper(struct syscall *sysc, unsigned long count,
599                           struct sw_trapframe *sw_tf)
600 {
601         struct per_cpu_info *pcpui = &per_cpu_info[core_id()];
602         set_current_ctx_sw(pcpui, sw_tf);
603         __set_cpu_state(pcpui, CPU_STATE_KERNEL);
604         /* Once we've set_current_ctx, we can enable interrupts.  This used to be
605          * mandatory (we had immediate KMSGs that would muck with cur_ctx).  Now it
606          * should only help for sanity/debugging. */
607         enable_irq();
608         /* Set up and run the async calls */
609         prep_syscalls(current, sysc, count);
610         /* If you use pcpui again, reread it, since you might have migrated */
611         proc_restartcore();
612 }
613
614 /* Declared in x86/arch.h */
615 void send_ipi(uint32_t os_coreid, uint8_t vector)
616 {
617         int hw_coreid = get_hw_coreid(os_coreid);
618         if (hw_coreid == -1) {
619                 panic("Unmapped OS coreid (OS %d)!\n", os_coreid);
620                 return;
621         }
622         __send_ipi(hw_coreid, vector);
623 }