x86_64: GS base work
[akaros.git] / kern / arch / x86 / smp_boot.c
1 /*
2  * Copyright (c) 2009 The Regents of the University of California
3  * Barret Rhoden <brho@cs.berkeley.edu>
4  * See LICENSE for details.
5  */
6
7 #ifdef __SHARC__
8 #pragma nosharc
9 #define SINIT(x) x
10 #endif
11
12 #include <arch/x86.h>
13 #include <arch/arch.h>
14 #include <smp.h>
15 #include <arch/console.h>
16 #include <arch/apic.h>
17 #include <arch/perfmon.h>
18 #include <time.h>
19
20 #include <bitmask.h>
21 #include <atomic.h>
22 #include <error.h>
23 #include <stdio.h>
24 #include <string.h>
25 #include <assert.h>
26 #include <pmap.h>
27 #include <env.h>
28 #include <trap.h>
29 #include <kmalloc.h>
30
31 extern handler_wrapper_t (RO handler_wrappers)[NUM_HANDLER_WRAPPERS];
32 volatile uint32_t num_cpus = 0xee;
33 uintptr_t RO smp_stack_top;
34
35 #define DECLARE_HANDLER_CHECKLISTS(vector)                          \
36         INIT_CHECKLIST(f##vector##_cpu_list, MAX_NUM_CPUS);
37
38 #define INIT_HANDLER_WRAPPER(v)                                     \
39 {                                                                   \
40         handler_wrappers[(v)].vector = 0xf##v;                          \
41         handler_wrappers[(v)].cpu_list = &f##v##_cpu_list;              \
42         handler_wrappers[(v)].cpu_list->mask.size = num_cpus;           \
43 }
44
45 DECLARE_HANDLER_CHECKLISTS(0);
46 DECLARE_HANDLER_CHECKLISTS(1);
47 DECLARE_HANDLER_CHECKLISTS(2);
48 DECLARE_HANDLER_CHECKLISTS(3);
49 DECLARE_HANDLER_CHECKLISTS(4);
50
51 static void init_smp_call_function(void)
52 {
53         INIT_HANDLER_WRAPPER(0);
54         INIT_HANDLER_WRAPPER(1);
55         INIT_HANDLER_WRAPPER(2);
56         INIT_HANDLER_WRAPPER(3);
57         INIT_HANDLER_WRAPPER(4);
58 }
59
60 /******************************************************************************/
61
62 static void smp_final_core_init(struct hw_trapframe *hw_tf, void *data)
63 {
64         setup_default_mtrrs(data);
65         smp_percpu_init();
66         waiton_barrier(data);
67 }
68
69 // this needs to be set in smp_entry too...
70 #define trampoline_pg 0x00001000UL
71 extern char (SNT SREADONLY smp_entry)[];
72 extern char (SNT SREADONLY smp_entry_end)[];
73 extern char (SNT SREADONLY smp_boot_lock)[];
74 extern char (SNT SREADONLY smp_semaphore)[];
75
76 static inline uint16_t *get_smp_semaphore()
77 {
78         return (uint16_t *)(smp_semaphore - smp_entry + trampoline_pg);
79 }
80
81 static void __spin_bootlock_raw(void)
82 {
83         uint16_t *bootlock = (uint16_t*)(smp_boot_lock - smp_entry + trampoline_pg);
84         /* Same lock code as in smp_entry */
85         asm volatile ("movw $1, %%ax;   "
86                                   "1:               "
87                       "xchgw %%ax, %0;  "
88                       "test %%ax, %%ax; "
89                       "jne 1b;" : : "m"(*bootlock) : "eax", "cc", "memory");
90 }
91
92 /* hw_coreid_lookup will get packed, but keep it's hw values.  
93  * os_coreid_lookup will remain sparse, but it's values will be consecutive.
94  * for both arrays, -1 means an empty slot.  hw_step tracks the next valid entry
95  * in hw_coreid_lookup, jumping over gaps of -1's. */
96 static void smp_remap_coreids(void)
97 {
98         for (int i = 0, hw_step = 0; i < num_cpus; i++, hw_step++) {
99                 if (hw_coreid_lookup[i] == -1) {
100                         while (hw_coreid_lookup[hw_step] == -1) {
101                                 hw_step++;
102                                 if (hw_step == MAX_NUM_CPUS)
103                                         panic("Mismatch in num_cpus and hw_step");
104                         }
105                         hw_coreid_lookup[i] = hw_coreid_lookup[hw_step];
106                         hw_coreid_lookup[hw_step] = -1;
107                         os_coreid_lookup[hw_step] = i;
108                 }
109         }
110 }
111
112 void smp_boot(void)
113 {
114         /* set core0's mappings */
115         assert(lapic_get_id() == 0);
116         os_coreid_lookup[0] = 0;
117         hw_coreid_lookup[0] = 0;
118
119         page_t *smp_stack;
120         // NEED TO GRAB A LOWMEM FREE PAGE FOR AP BOOTUP CODE
121         // page1 (2nd page) is reserved, hardcoded in pmap.c
122         memset(KADDR(trampoline_pg), 0, PGSIZE);
123         memcpy(KADDR(trampoline_pg), (void *COUNT(PGSIZE))TC(smp_entry),
124            smp_entry_end - smp_entry);
125
126         /* 64 bit already has the tramp pg mapped (1 GB of lowmem)  */
127 #ifndef CONFIG_X86_64
128         // This mapping allows access to the trampoline with paging on and off
129         // via trampoline_pg
130         page_insert(boot_pgdir, pa2page(trampoline_pg), (void*SNT)trampoline_pg, PTE_W);
131 #endif
132
133         // Allocate a stack for the cores starting up.  One for all, must share
134         if (kpage_alloc(&smp_stack))
135                 panic("No memory for SMP boot stack!");
136         smp_stack_top = SINIT((uintptr_t)(page2kva(smp_stack) + PGSIZE));
137
138         // Start the IPI process (INIT, wait, SIPI, wait, SIPI, wait)
139         send_init_ipi();
140         // SDM 3A is a little wonky wrt the proper delays.  These are my best guess.
141         udelay(10000);
142         // first SIPI
143         send_startup_ipi(0x01);
144         /* BOCHS does not like this second SIPI.
145         // second SIPI
146         udelay(200);
147         send_startup_ipi(0x01);
148         */
149         udelay(500000);
150
151         // Each core will also increment smp_semaphore, and decrement when it is done,
152         // all in smp_entry.  It's purpose is to keep Core0 from competing for the
153         // smp_boot_lock.  So long as one AP increments the sem before the final
154         // LAPIC timer goes off, all available cores will be initialized.
155         while (*get_smp_semaphore())
156                 cpu_relax();
157
158         // From here on, no other cores are coming up.  Grab the lock to ensure it.
159         // Another core could be in it's prelock phase and be trying to grab the lock
160         // forever....
161         // The lock exists on the trampoline, so it can be grabbed right away in
162         // real mode.  If core0 wins the race and blocks other CPUs from coming up
163         // it can crash the machine if the other cores are allowed to proceed with
164         // booting.  Specifically, it's when they turn on paging and have that temp
165         // mapping pulled out from under them.  Now, if a core loses, it will spin
166         // on the trampoline (which we must be careful to not deallocate)
167         __spin_bootlock_raw();
168         printk("Number of Cores Detected: %d\n", num_cpus);
169 #ifdef CONFIG_DISABLE_SMT
170         assert(!(num_cpus % 2));
171         printk("Using only %d Idlecores (SMT Disabled)\n", num_cpus >> 1);
172 #endif /* CONFIG_DISABLE_SMT */
173         smp_remap_coreids();
174
175         /* cleans up the trampoline page, and any other low boot mem mappings */
176         x86_cleanup_bootmem();
177         // It had a refcount of 2 earlier, so we need to dec once more to free it
178         // but only if all cores are in (or we reset / reinit those that failed)
179         // TODO after we parse ACPI tables
180         if (num_cpus == 8) // TODO - ghetto coded for our 8 way SMPs
181                 page_decref(pa2page(trampoline_pg));
182         // Dealloc the temp shared stack
183         page_decref(smp_stack);
184
185         // Set up the generic remote function call facility
186         init_smp_call_function();
187
188         /* Final core initialization */
189         barrier_t generic_barrier;
190         init_barrier(&generic_barrier, num_cpus);
191         /* This will break the cores out of their hlt in smp_entry.S */
192         smp_call_function_all(smp_final_core_init, &generic_barrier, 0);
193 }
194
195 /* This is called from smp_entry by each core to finish the core bootstrapping.
196  * There is a spinlock around this entire function in smp_entry, for a few
197  * reasons, the most important being that all cores use the same stack when
198  * entering here.
199  *
200  * Do not use per_cpu_info in here.  Do whatever you need in smp_percpu_init().
201  */
202 uintptr_t smp_main(void)
203 {
204         /*
205         // Print some diagnostics.  Uncomment if there're issues.
206         cprintf("Good morning Vietnam!\n");
207         cprintf("This core's Default APIC ID: 0x%08x\n", lapic_get_default_id());
208         cprintf("This core's Current APIC ID: 0x%08x\n", lapic_get_id());
209         if (read_msr(IA32_APIC_BASE) & 0x00000100)
210                 cprintf("I am the Boot Strap Processor\n");
211         else
212                 cprintf("I am an Application Processor\n");
213         cprintf("Num_Cpus: %d\n\n", num_cpus);
214         */
215         /* set up initial mappings.  core0 will adjust it later */
216         unsigned long my_hw_id = lapic_get_id();
217         os_coreid_lookup[my_hw_id] = my_hw_id;
218         hw_coreid_lookup[my_hw_id] = my_hw_id;
219
220         // Get a per-core kernel stack
221         page_t *my_stack;
222         if (kpage_alloc(&my_stack))
223                 panic("Unable to alloc a per-core stack!");
224         memset(page2kva(my_stack), 0, PGSIZE);
225         uintptr_t my_stack_top = (uintptr_t)page2kva(my_stack) + PGSIZE;
226
227         /* This blob is the GDT, the GDT PD, and the TSS. */
228         unsigned int blob_size = sizeof(segdesc_t) * SEG_COUNT +
229                                  sizeof(pseudodesc_t) + sizeof(taskstate_t);
230         /* TODO: don't use kmalloc - might have issues in the future */
231         void *gdt_etc = kmalloc(blob_size, 0);          /* we'll never free this btw */
232         taskstate_t *my_ts = gdt_etc;
233         pseudodesc_t *my_gdt_pd = (void*)my_ts + sizeof(taskstate_t);
234         segdesc_t *my_gdt = (void*)my_gdt_pd + sizeof(pseudodesc_t);
235         /* This is a bit ghetto: we need to communicate our GDT and TSS's location
236          * to smp_percpu_init(), but we can't trust our coreid (since they haven't
237          * been remapped yet (so we can't write it directly to per_cpu_info)).  So
238          * we use the bottom of the stack page... */
239         *(uintptr_t*)page2kva(my_stack) = (uintptr_t)gdt_etc;
240
241         // Build and load the gdt / gdt_pd
242         memcpy(my_gdt, gdt, sizeof(segdesc_t)*SEG_COUNT);
243         *my_gdt_pd = (pseudodesc_t) {
244                 sizeof(segdesc_t)*SEG_COUNT - 1, (uintptr_t) my_gdt };
245         asm volatile("lgdt %0" : : "m"(*my_gdt_pd));
246
247         /* Set up our kernel stack when changing rings */
248         x86_set_stacktop_tss(my_ts, my_stack_top);
249         x86_sysenter_init(my_stack_top);
250         // Initialize the TSS field of my_gdt.
251         syssegdesc_t *ts_slot = (syssegdesc_t*)&my_gdt[GD_TSS >> 3];
252         *ts_slot = (syssegdesc_t)SEG_SYS_SMALL(STS_T32A, (uintptr_t)my_ts,
253                                                sizeof(taskstate_t), 0);
254         // Load the TSS
255         ltr(GD_TSS);
256
257         // Loads the same IDT used by the other cores
258         asm volatile("lidt %0" : : "m"(idt_pd));
259
260         // APIC setup
261         // set LINT0 to receive ExtINTs (KVM's default).  At reset they are 0x1000.
262         write_mmreg32(LAPIC_LVT_LINT0, 0x700);
263         // mask it to shut it up for now.  Doesn't seem to matter yet, since both
264         // KVM and Bochs seem to only route the PIC to core0.
265         mask_lapic_lvt(LAPIC_LVT_LINT0);
266         // and then turn it on
267         lapic_enable();
268
269         // set a default logical id for now
270         lapic_set_logid(lapic_get_id());
271
272         return my_stack_top; // will be loaded in smp_entry.S
273 }
274
275 /* Perform any initialization needed by per_cpu_info.  Make sure every core
276  * calls this at some point in the smp_boot process.  If you don't smp_boot, you
277  * must still call this for core 0.  This must NOT be called from smp_main,
278  * since it relies on the kernel stack pointer to find the gdt.  Be careful not
279  * to call it on too deep of a stack frame. */
280 void __arch_pcpu_init(uint32_t coreid)
281 {
282         uintptr_t my_stack_bot;
283         struct per_cpu_info *pcpui = &per_cpu_info[coreid];
284
285         /* Flushes any potentially old mappings from smp_boot() (note the page table
286          * removal) */
287         tlbflush();
288         /* Ensure the FPU units are initialized */
289         asm volatile ("fninit");
290
291         /* Enable SSE instructions.  We might have to do more, like masking certain
292          * flags or exceptions in the MXCSR, or at least handle the SIMD exceptions.
293          * We don't do it for FP yet either, so YMMV. */
294         lcr4(rcr4() | CR4_OSFXSR | CR4_OSXMME);
295
296         /* core 0 sets up via the global gdt symbol */
297         if (!coreid) {
298                 pcpui->tss = &ts;
299                 pcpui->gdt = gdt;
300         } else {
301                 my_stack_bot = ROUNDDOWN(read_sp(), PGSIZE);
302                 pcpui->tss = (taskstate_t*)(*(uintptr_t*)my_stack_bot);
303                 pcpui->gdt = (segdesc_t*)(*(uintptr_t*)my_stack_bot +
304                                           sizeof(taskstate_t) + sizeof(pseudodesc_t));
305         }
306 #ifdef CONFIG_X86_64
307         /* Core 0 set up the base MSRs in entry64 */
308         if (!coreid) {
309                 assert(read_msr(MSR_GS_BASE) == (uint64_t)pcpui);
310                 assert(read_msr(MSR_KERN_GS_BASE) == (uint64_t)pcpui);
311         } else {
312                 write_msr(MSR_GS_BASE, (uint64_t)pcpui);
313                 write_msr(MSR_KERN_GS_BASE, (uint64_t)pcpui);
314         }
315 #endif
316         /* need to init perfctr before potentiall using it in timer handler */
317         perfmon_init();
318 }