Added whitelisting to MSR read/write code
[akaros.git] / kern / arch / x86 / ros / msr-index.h
1 #pragma once
2
3 /* CPU model specific register (MSR) numbers */
4
5 /* x86-64 specific MSRs */
6 #define MSR_EFER                0xc0000080      /* extended feature register */
7 #define MSR_STAR                0xc0000081      /* legacy mode SYSCALL target */
8 #define MSR_LSTAR               0xc0000082      /* long mode SYSCALL target */
9 #define MSR_CSTAR               0xc0000083      /* compat mode SYSCALL target */
10 #define MSR_SYSCALL_MASK        0xc0000084      /* EFLAGS mask for syscall */
11 #define MSR_FS_BASE             0xc0000100      /* 64bit FS base */
12 #define MSR_GS_BASE             0xc0000101      /* 64bit GS base */
13 #define MSR_KERNEL_GS_BASE      0xc0000102      /* SwapGS GS shadow */
14 #define MSR_TSC_AUX             0xc0000103      /* Auxiliary TSC */
15
16 /* EFER bits: */
17 #define _EFER_SCE               0       /* SYSCALL/SYSRET */
18 #define _EFER_LME               8       /* Long mode enable */
19 #define _EFER_LMA               10      /* Long mode active (read-only) */
20 #define _EFER_NX                11      /* No execute enable */
21 #define _EFER_SVME              12      /* Enable virtualization */
22 #define _EFER_LMSLE             13      /* Long Mode Segment Limit Enable */
23 #define _EFER_FFXSR             14      /* Enable Fast FXSAVE/FXRSTOR */
24
25 #define EFER_SCE                (1<<_EFER_SCE)
26 #define EFER_LME                (1<<_EFER_LME)
27 #define EFER_LMA                (1<<_EFER_LMA)
28 #define EFER_NX                 (1<<_EFER_NX)
29 #define EFER_SVME               (1<<_EFER_SVME)
30 #define EFER_LMSLE              (1<<_EFER_LMSLE)
31 #define EFER_FFXSR              (1<<_EFER_FFXSR)
32
33 /* Intel MSRs. Some also available on other CPUs */
34 #define MSR_IA32_PERFCTR0               0x000000c1
35 #define MSR_IA32_PERFCTR1               0x000000c2
36 #define MSR_ARCH_PERFMON_EVENTSEL0                           0x186
37 #define MSR_ARCH_PERFMON_EVENTSEL1                           0x187
38
39 #define ARCH_PERFMON_EVENTSEL_EVENT                     0x000000FFULL
40 #define ARCH_PERFMON_EVENTSEL_UMASK                     0x0000FF00ULL
41 #define ARCH_PERFMON_EVENTSEL_USR                       (1ULL << 16)
42 #define ARCH_PERFMON_EVENTSEL_OS                        (1ULL << 17)
43 #define ARCH_PERFMON_EVENTSEL_EDGE                      (1ULL << 18)
44 #define ARCH_PERFMON_EVENTSEL_PIN_CONTROL               (1ULL << 19)
45 #define ARCH_PERFMON_EVENTSEL_INT                       (1ULL << 20)
46 #define ARCH_PERFMON_EVENTSEL_ANY                       (1ULL << 21)
47 #define ARCH_PERFMON_EVENTSEL_ENABLE                    (1ULL << 22)
48 #define ARCH_PERFMON_EVENTSEL_INV                       (1ULL << 23)
49 #define ARCH_PERFMON_EVENTSEL_CMASK                     0xFF000000ULL
50
51 #define MSR_FSB_FREQ                    0x000000cd
52 #define MSR_NHM_PLATFORM_INFO           0x000000ce
53
54 #define MSR_NHM_SNB_PKG_CST_CFG_CTL     0x000000e2
55 #define NHM_C3_AUTO_DEMOTE              (1UL << 25)
56 #define NHM_C1_AUTO_DEMOTE              (1UL << 26)
57 #define ATM_LNC_C6_AUTO_DEMOTE          (1UL << 25)
58 #define SNB_C1_AUTO_UNDEMOTE            (1UL << 27)
59 #define SNB_C3_AUTO_UNDEMOTE            (1UL << 28)
60
61 #define MSR_MTRRcap                     0x000000fe
62 #define MSR_IA32_BBL_CR_CTL             0x00000119
63 #define MSR_IA32_BBL_CR_CTL3            0x0000011e
64
65 #define MSR_IA32_SYSENTER_CS            0x00000174
66 #define MSR_IA32_SYSENTER_ESP           0x00000175
67 #define MSR_IA32_SYSENTER_EIP           0x00000176
68
69 #define MSR_IA32_MCG_CAP                0x00000179
70 #define MSR_IA32_MCG_STATUS             0x0000017a
71 #define MSR_IA32_MCG_CTL                0x0000017b
72
73 #define MSR_OFFCORE_RSP_0               0x000001a6
74 #define MSR_OFFCORE_RSP_1               0x000001a7
75 #define MSR_NHM_TURBO_RATIO_LIMIT       0x000001ad
76 #define MSR_IVT_TURBO_RATIO_LIMIT       0x000001ae
77
78 #define MSR_LBR_SELECT                  0x000001c8
79 #define MSR_LBR_TOS                     0x000001c9
80 #define MSR_LBR_NHM_FROM                0x00000680
81 #define MSR_LBR_NHM_TO                  0x000006c0
82 #define MSR_LBR_CORE_FROM               0x00000040
83 #define MSR_LBR_CORE_TO                 0x00000060
84
85 #define MSR_IA32_PEBS_ENABLE            0x000003f1
86 #define MSR_P4_PEBS_MATRIX_VERT         0x000003f2
87 #define MSR_PEBS_LD_LAT_THRESHOLD       0x000003f6
88 #define MSR_IA32_DS_AREA                0x00000600
89 #define MSR_IA32_PERF_CAPABILITIES      0x00000345
90
91 #define MSR_MTRRfix64K_00000            0x00000250
92 #define MSR_MTRRfix16K_80000            0x00000258
93 #define MSR_MTRRfix16K_A0000            0x00000259
94 #define MSR_MTRRfix4K_C0000             0x00000268
95 #define MSR_MTRRfix4K_C8000             0x00000269
96 #define MSR_MTRRfix4K_D0000             0x0000026a
97 #define MSR_MTRRfix4K_D8000             0x0000026b
98 #define MSR_MTRRfix4K_E0000             0x0000026c
99 #define MSR_MTRRfix4K_E8000             0x0000026d
100 #define MSR_MTRRfix4K_F0000             0x0000026e
101 #define MSR_MTRRfix4K_F8000             0x0000026f
102 #define MSR_MTRRdefType                 0x000002ff
103
104 #define MSR_IA32_CR_PAT                 0x00000277
105
106 #define MSR_IA32_DEBUGCTLMSR            0x000001d9
107 #define MSR_IA32_LASTBRANCHFROMIP       0x000001db
108 #define MSR_IA32_LASTBRANCHTOIP         0x000001dc
109 #define MSR_IA32_LASTINTFROMIP          0x000001dd
110 #define MSR_IA32_LASTINTTOIP            0x000001de
111
112 /* DEBUGCTLMSR bits (others vary by model): */
113 #define DEBUGCTLMSR_LBR                 (1UL <<  0)     /* last branch recording */
114 #define DEBUGCTLMSR_BTF                 (1UL <<  1)     /* single-step on branches */
115 #define DEBUGCTLMSR_TR                  (1UL <<  6)
116 #define DEBUGCTLMSR_BTS                 (1UL <<  7)
117 #define DEBUGCTLMSR_BTINT               (1UL <<  8)
118 #define DEBUGCTLMSR_BTS_OFF_OS          (1UL <<  9)
119 #define DEBUGCTLMSR_BTS_OFF_USR         (1UL << 10)
120 #define DEBUGCTLMSR_FREEZE_LBRS_ON_PMI  (1UL << 11)
121
122 #define MSR_IA32_MC0_CTL                0x00000400
123 #define MSR_IA32_MC0_STATUS             0x00000401
124 #define MSR_IA32_MC0_ADDR               0x00000402
125 #define MSR_IA32_MC0_MISC               0x00000403
126
127 /* C-state Residency Counters */
128 #define MSR_PKG_C3_RESIDENCY            0x000003f8
129 #define MSR_PKG_C6_RESIDENCY            0x000003f9
130 #define MSR_PKG_C7_RESIDENCY            0x000003fa
131 #define MSR_CORE_C3_RESIDENCY           0x000003fc
132 #define MSR_CORE_C6_RESIDENCY           0x000003fd
133 #define MSR_CORE_C7_RESIDENCY           0x000003fe
134 #define MSR_PKG_C2_RESIDENCY            0x0000060d
135 #define MSR_PKG_C8_RESIDENCY            0x00000630      /* HSW-ULT only */
136 #define MSR_PKG_C9_RESIDENCY            0x00000631      /* HSW-ULT only */
137 #define MSR_PKG_C10_RESIDENCY           0x00000632      /* HSW-ULT only */
138
139 /* Run Time Average Power Limiting (RAPL) Interface */
140
141 #define MSR_RAPL_POWER_UNIT             0x00000606
142
143 #define MSR_PKG_POWER_LIMIT             0x00000610
144 #define MSR_PKG_ENERGY_STATUS           0x00000611
145 #define MSR_PKG_PERF_STATUS             0x00000613
146 #define MSR_PKG_POWER_INFO              0x00000614
147
148 #define MSR_DRAM_POWER_LIMIT            0x00000618
149 #define MSR_DRAM_ENERGY_STATUS          0x00000619
150 #define MSR_DRAM_PERF_STATUS            0x0000061b
151 #define MSR_DRAM_POWER_INFO             0x0000061c
152
153 #define MSR_PP0_POWER_LIMIT             0x00000638
154 #define MSR_PP0_ENERGY_STATUS           0x00000639
155 #define MSR_PP0_POLICY                  0x0000063a
156 #define MSR_PP0_PERF_STATUS             0x0000063b
157
158 #define MSR_PP1_POWER_LIMIT             0x00000640
159 #define MSR_PP1_ENERGY_STATUS           0x00000641
160 #define MSR_PP1_POLICY                  0x00000642
161
162 #define MSR_AMD64_MC0_MASK              0xc0010044
163
164 #define MSR_IA32_MCx_CTL(x)             (MSR_IA32_MC0_CTL + 4*(x))
165 #define MSR_IA32_MCx_STATUS(x)          (MSR_IA32_MC0_STATUS + 4*(x))
166 #define MSR_IA32_MCx_ADDR(x)            (MSR_IA32_MC0_ADDR + 4*(x))
167 #define MSR_IA32_MCx_MISC(x)            (MSR_IA32_MC0_MISC + 4*(x))
168
169 #define MSR_AMD64_MCx_MASK(x)           (MSR_AMD64_MC0_MASK + (x))
170
171 /* These are consecutive and not in the normal 4er MCE bank block */
172 #define MSR_IA32_MC0_CTL2               0x00000280
173 #define MSR_IA32_MCx_CTL2(x)            (MSR_IA32_MC0_CTL2 + (x))
174
175 #define MSR_P6_PERFCTR0                 0x000000c1
176 #define MSR_P6_PERFCTR1                 0x000000c2
177 #define MSR_P6_EVNTSEL0                 0x00000186
178 #define MSR_P6_EVNTSEL1                 0x00000187
179
180 #define MSR_KNC_PERFCTR0               0x00000020
181 #define MSR_KNC_PERFCTR1               0x00000021
182 #define MSR_KNC_EVNTSEL0               0x00000028
183 #define MSR_KNC_EVNTSEL1               0x00000029
184
185 /* AMD64 MSRs. Not complete. See the architecture manual for a more
186    complete list. */
187
188 #define MSR_AMD64_PATCH_LEVEL           0x0000008b
189 #define MSR_AMD64_TSC_RATIO             0xc0000104
190 #define MSR_AMD64_NB_CFG                0xc001001f
191 #define MSR_AMD64_PATCH_LOADER          0xc0010020
192 #define MSR_AMD64_OSVW_ID_LENGTH        0xc0010140
193 #define MSR_AMD64_OSVW_STATUS           0xc0010141
194 #define MSR_AMD64_DC_CFG                0xc0011022
195 #define MSR_AMD64_IBSFETCHCTL           0xc0011030
196 #define MSR_AMD64_IBSFETCHLINAD         0xc0011031
197 #define MSR_AMD64_IBSFETCHPHYSAD        0xc0011032
198 #define MSR_AMD64_IBSFETCH_REG_COUNT    3
199 #define MSR_AMD64_IBSFETCH_REG_MASK     ((1UL<<MSR_AMD64_IBSFETCH_REG_COUNT)-1)
200 #define MSR_AMD64_IBSOPCTL              0xc0011033
201 #define MSR_AMD64_IBSOPRIP              0xc0011034
202 #define MSR_AMD64_IBSOPDATA             0xc0011035
203 #define MSR_AMD64_IBSOPDATA2            0xc0011036
204 #define MSR_AMD64_IBSOPDATA3            0xc0011037
205 #define MSR_AMD64_IBSDCLINAD            0xc0011038
206 #define MSR_AMD64_IBSDCPHYSAD           0xc0011039
207 #define MSR_AMD64_IBSOP_REG_COUNT       7
208 #define MSR_AMD64_IBSOP_REG_MASK        ((1UL<<MSR_AMD64_IBSOP_REG_COUNT)-1)
209 #define MSR_AMD64_IBSCTL                0xc001103a
210 #define MSR_AMD64_IBSBRTARGET           0xc001103b
211 #define MSR_AMD64_IBS_REG_COUNT_MAX     8       /* includes MSR_AMD64_IBSBRTARGET */
212
213 /* Fam 15h MSRs */
214 #define MSR_F15H_PERF_CTL               0xc0010200
215 #define MSR_F15H_PERF_CTR               0xc0010201
216
217 /* Fam 10h MSRs */
218 #define MSR_FAM10H_MMIO_CONF_BASE       0xc0010058
219 #define FAM10H_MMIO_CONF_ENABLE         (1<<0)
220 #define FAM10H_MMIO_CONF_BUSRANGE_MASK  0xf
221 #define FAM10H_MMIO_CONF_BUSRANGE_SHIFT 2
222 #define FAM10H_MMIO_CONF_BASE_MASK      0xfffffffULL
223 #define FAM10H_MMIO_CONF_BASE_SHIFT     20
224 #define MSR_FAM10H_NODE_ID              0xc001100c
225
226 /* K8 MSRs */
227 #define MSR_K8_TOP_MEM1                 0xc001001a
228 #define MSR_K8_TOP_MEM2                 0xc001001d
229 #define MSR_K8_SYSCFG                   0xc0010010
230 #define MSR_K8_INT_PENDING_MSG          0xc0010055
231 /* C1E active bits in int pending message */
232 #define K8_INTP_C1E_ACTIVE_MASK         0x18000000
233 #define MSR_K8_TSEG_ADDR                0xc0010112
234 #define K8_MTRRFIXRANGE_DRAM_ENABLE     0x00040000      /* MtrrFixDramEn bit    */
235 #define K8_MTRRFIXRANGE_DRAM_MODIFY     0x00080000      /* MtrrFixDramModEn bit */
236 #define K8_MTRR_RDMEM_WRMEM_MASK        0x18181818      /* Mask: RdMem|WrMem    */
237
238 /* K7 MSRs */
239 #define MSR_K7_EVNTSEL0                 0xc0010000
240 #define MSR_K7_PERFCTR0                 0xc0010004
241 #define MSR_K7_EVNTSEL1                 0xc0010001
242 #define MSR_K7_PERFCTR1                 0xc0010005
243 #define MSR_K7_EVNTSEL2                 0xc0010002
244 #define MSR_K7_PERFCTR2                 0xc0010006
245 #define MSR_K7_EVNTSEL3                 0xc0010003
246 #define MSR_K7_PERFCTR3                 0xc0010007
247 #define MSR_K7_CLK_CTL                  0xc001001b
248 #define MSR_K7_HWCR                     0xc0010015
249 #define MSR_K7_FID_VID_CTL              0xc0010041
250 #define MSR_K7_FID_VID_STATUS           0xc0010042
251
252 /* K6 MSRs */
253 #define MSR_K6_WHCR                     0xc0000082
254 #define MSR_K6_UWCCR                    0xc0000085
255 #define MSR_K6_EPMR                     0xc0000086
256 #define MSR_K6_PSOR                     0xc0000087
257 #define MSR_K6_PFIR                     0xc0000088
258
259 /* Centaur-Hauls/IDT defined MSRs. */
260 #define MSR_IDT_FCR1                    0x00000107
261 #define MSR_IDT_FCR2                    0x00000108
262 #define MSR_IDT_FCR3                    0x00000109
263 #define MSR_IDT_FCR4                    0x0000010a
264
265 #define MSR_IDT_MCR0                    0x00000110
266 #define MSR_IDT_MCR1                    0x00000111
267 #define MSR_IDT_MCR2                    0x00000112
268 #define MSR_IDT_MCR3                    0x00000113
269 #define MSR_IDT_MCR4                    0x00000114
270 #define MSR_IDT_MCR5                    0x00000115
271 #define MSR_IDT_MCR6                    0x00000116
272 #define MSR_IDT_MCR7                    0x00000117
273 #define MSR_IDT_MCR_CTRL                0x00000120
274
275 /* VIA Cyrix defined MSRs*/
276 #define MSR_VIA_FCR                     0x00001107
277 #define MSR_VIA_LONGHAUL                0x0000110a
278 #define MSR_VIA_RNG                     0x0000110b
279 #define MSR_VIA_BCR2                    0x00001147
280
281 /* Transmeta defined MSRs */
282 #define MSR_TMTA_LONGRUN_CTRL           0x80868010
283 #define MSR_TMTA_LONGRUN_FLAGS          0x80868011
284 #define MSR_TMTA_LRTI_READOUT           0x80868018
285 #define MSR_TMTA_LRTI_VOLT_MHZ          0x8086801a
286
287 /* Intel defined MSRs. */
288 #define MSR_IA32_P5_MC_ADDR             0x00000000
289 #define MSR_IA32_P5_MC_TYPE             0x00000001
290 #define MSR_IA32_TSC                    0x00000010
291 #define MSR_IA32_PLATFORM_ID            0x00000017
292 #define MSR_IA32_EBL_CR_POWERON         0x0000002a
293 #define MSR_EBC_FREQUENCY_ID            0x0000002c
294 #define MSR_IA32_FEATURE_CONTROL        0x0000003a
295 #define MSR_IA32_TSC_ADJUST             0x0000003b
296
297 #define FEATURE_CONTROL_LOCKED                          (1<<0)
298 #define FEATURE_CONTROL_VMXON_ENABLED_INSIDE_SMX        (1<<1)
299 #define FEATURE_CONTROL_VMXON_ENABLED_OUTSIDE_SMX       (1<<2)
300
301 #define MSR_IA32_APICBASE               0x0000001b
302 #define MSR_IA32_APICBASE_BSP           (1<<8)
303 #define MSR_IA32_APICBASE_ENABLE        (1<<11)
304 #define MSR_IA32_APICBASE_BASE          (0xfffff<<12)
305
306 #define MSR_IA32_TSCDEADLINE            0x000006e0
307
308 #define MSR_IA32_UCODE_WRITE            0x00000079
309 #define MSR_IA32_UCODE_REV              0x0000008b
310
311 #define MSR_IA32_PERF_STATUS            0x00000198
312 #define MSR_IA32_PERF_CTL               0x00000199
313 #define MSR_AMD_PSTATE_DEF_BASE         0xc0010064
314 #define MSR_AMD_PERF_STATUS             0xc0010063
315 #define MSR_AMD_PERF_CTL                0xc0010062
316
317 #define MSR_IA32_MPERF                  0x000000e7
318 #define MSR_IA32_APERF                  0x000000e8
319
320 #define MSR_IA32_THERM_CONTROL          0x0000019a
321 #define MSR_IA32_THERM_INTERRUPT        0x0000019b
322
323 #define THERM_INT_HIGH_ENABLE           (1 << 0)
324 #define THERM_INT_LOW_ENABLE            (1 << 1)
325 #define THERM_INT_PLN_ENABLE            (1 << 24)
326
327 #define MSR_IA32_THERM_STATUS           0x0000019c
328
329 #define THERM_STATUS_PROCHOT            (1 << 0)
330 #define THERM_STATUS_POWER_LIMIT        (1 << 10)
331
332 #define MSR_THERM2_CTL                  0x0000019d
333
334 #define MSR_THERM2_CTL_TM_SELECT        (1ULL << 16)
335
336 #define MSR_IA32_MISC_ENABLE            0x000001a0
337
338 #define MSR_IA32_TEMPERATURE_TARGET     0x000001a2
339
340 #define MSR_IA32_ENERGY_PERF_BIAS       0x000001b0
341 #define ENERGY_PERF_BIAS_PERFORMANCE    0
342 #define ENERGY_PERF_BIAS_NORMAL         6
343 #define ENERGY_PERF_BIAS_POWERSAVE      15
344
345 #define MSR_IA32_PACKAGE_THERM_STATUS           0x000001b1
346
347 #define PACKAGE_THERM_STATUS_PROCHOT            (1 << 0)
348 #define PACKAGE_THERM_STATUS_POWER_LIMIT        (1 << 10)
349
350 #define MSR_IA32_PACKAGE_THERM_INTERRUPT        0x000001b2
351
352 #define PACKAGE_THERM_INT_HIGH_ENABLE           (1 << 0)
353 #define PACKAGE_THERM_INT_LOW_ENABLE            (1 << 1)
354 #define PACKAGE_THERM_INT_PLN_ENABLE            (1 << 24)
355
356 /* Thermal Thresholds Support */
357 #define THERM_INT_THRESHOLD0_ENABLE    (1 << 15)
358 #define THERM_SHIFT_THRESHOLD0        8
359 #define THERM_MASK_THRESHOLD0          (0x7f << THERM_SHIFT_THRESHOLD0)
360 #define THERM_INT_THRESHOLD1_ENABLE    (1 << 23)
361 #define THERM_SHIFT_THRESHOLD1        16
362 #define THERM_MASK_THRESHOLD1          (0x7f << THERM_SHIFT_THRESHOLD1)
363 #define THERM_STATUS_THRESHOLD0        (1 << 6)
364 #define THERM_LOG_THRESHOLD0           (1 << 7)
365 #define THERM_STATUS_THRESHOLD1        (1 << 8)
366 #define THERM_LOG_THRESHOLD1           (1 << 9)
367
368 /* MISC_ENABLE bits: architectural */
369 #define MSR_IA32_MISC_ENABLE_FAST_STRING        (1ULL << 0)
370 #define MSR_IA32_MISC_ENABLE_TCC                (1ULL << 1)
371 #define MSR_IA32_MISC_ENABLE_EMON               (1ULL << 7)
372 #define MSR_IA32_MISC_ENABLE_BTS_UNAVAIL        (1ULL << 11)
373 #define MSR_IA32_MISC_ENABLE_PEBS_UNAVAIL       (1ULL << 12)
374 #define MSR_IA32_MISC_ENABLE_ENHANCED_SPEEDSTEP (1ULL << 16)
375 #define MSR_IA32_MISC_ENABLE_MWAIT              (1ULL << 18)
376 #define MSR_IA32_MISC_ENABLE_LIMIT_CPUID        (1ULL << 22)
377 #define MSR_IA32_MISC_ENABLE_XTPR_DISABLE       (1ULL << 23)
378 #define MSR_IA32_MISC_ENABLE_XD_DISABLE         (1ULL << 34)
379
380 /* MISC_ENABLE bits: model-specific, meaning may vary from core to core */
381 #define MSR_IA32_MISC_ENABLE_X87_COMPAT         (1ULL << 2)
382 #define MSR_IA32_MISC_ENABLE_TM1                (1ULL << 3)
383 #define MSR_IA32_MISC_ENABLE_SPLIT_LOCK_DISABLE (1ULL << 4)
384 #define MSR_IA32_MISC_ENABLE_L3CACHE_DISABLE    (1ULL << 6)
385 #define MSR_IA32_MISC_ENABLE_SUPPRESS_LOCK      (1ULL << 8)
386 #define MSR_IA32_MISC_ENABLE_PREFETCH_DISABLE   (1ULL << 9)
387 #define MSR_IA32_MISC_ENABLE_FERR               (1ULL << 10)
388 #define MSR_IA32_MISC_ENABLE_FERR_MULTIPLEX     (1ULL << 10)
389 #define MSR_IA32_MISC_ENABLE_TM2                (1ULL << 13)
390 #define MSR_IA32_MISC_ENABLE_ADJ_PREF_DISABLE   (1ULL << 19)
391 #define MSR_IA32_MISC_ENABLE_SPEEDSTEP_LOCK     (1ULL << 20)
392 #define MSR_IA32_MISC_ENABLE_L1D_CONTEXT        (1ULL << 24)
393 #define MSR_IA32_MISC_ENABLE_DCU_PREF_DISABLE   (1ULL << 37)
394 #define MSR_IA32_MISC_ENABLE_TURBO_DISABLE      (1ULL << 38)
395 #define MSR_IA32_MISC_ENABLE_IP_PREF_DISABLE    (1ULL << 39)
396
397 #define MSR_IA32_TSC_DEADLINE           0x000006E0
398
399 /* P4/Xeon+ specific */
400 #define MSR_IA32_MCG_EAX                0x00000180
401 #define MSR_IA32_MCG_EBX                0x00000181
402 #define MSR_IA32_MCG_ECX                0x00000182
403 #define MSR_IA32_MCG_EDX                0x00000183
404 #define MSR_IA32_MCG_ESI                0x00000184
405 #define MSR_IA32_MCG_EDI                0x00000185
406 #define MSR_IA32_MCG_EBP                0x00000186
407 #define MSR_IA32_MCG_ESP                0x00000187
408 #define MSR_IA32_MCG_EFLAGS             0x00000188
409 #define MSR_IA32_MCG_EIP                0x00000189
410 #define MSR_IA32_MCG_RESERVED           0x0000018a
411
412 /* Pentium IV performance counter MSRs */
413 #define MSR_P4_BPU_PERFCTR0             0x00000300
414 #define MSR_P4_BPU_PERFCTR1             0x00000301
415 #define MSR_P4_BPU_PERFCTR2             0x00000302
416 #define MSR_P4_BPU_PERFCTR3             0x00000303
417 #define MSR_P4_MS_PERFCTR0              0x00000304
418 #define MSR_P4_MS_PERFCTR1              0x00000305
419 #define MSR_P4_MS_PERFCTR2              0x00000306
420 #define MSR_P4_MS_PERFCTR3              0x00000307
421 #define MSR_P4_FLAME_PERFCTR0           0x00000308
422 #define MSR_P4_FLAME_PERFCTR1           0x00000309
423 #define MSR_P4_FLAME_PERFCTR2           0x0000030a
424 #define MSR_P4_FLAME_PERFCTR3           0x0000030b
425 #define MSR_P4_IQ_PERFCTR0              0x0000030c
426 #define MSR_P4_IQ_PERFCTR1              0x0000030d
427 #define MSR_P4_IQ_PERFCTR2              0x0000030e
428 #define MSR_P4_IQ_PERFCTR3              0x0000030f
429 #define MSR_P4_IQ_PERFCTR4              0x00000310
430 #define MSR_P4_IQ_PERFCTR5              0x00000311
431 #define MSR_P4_BPU_CCCR0                0x00000360
432 #define MSR_P4_BPU_CCCR1                0x00000361
433 #define MSR_P4_BPU_CCCR2                0x00000362
434 #define MSR_P4_BPU_CCCR3                0x00000363
435 #define MSR_P4_MS_CCCR0                 0x00000364
436 #define MSR_P4_MS_CCCR1                 0x00000365
437 #define MSR_P4_MS_CCCR2                 0x00000366
438 #define MSR_P4_MS_CCCR3                 0x00000367
439 #define MSR_P4_FLAME_CCCR0              0x00000368
440 #define MSR_P4_FLAME_CCCR1              0x00000369
441 #define MSR_P4_FLAME_CCCR2              0x0000036a
442 #define MSR_P4_FLAME_CCCR3              0x0000036b
443 #define MSR_P4_IQ_CCCR0                 0x0000036c
444 #define MSR_P4_IQ_CCCR1                 0x0000036d
445 #define MSR_P4_IQ_CCCR2                 0x0000036e
446 #define MSR_P4_IQ_CCCR3                 0x0000036f
447 #define MSR_P4_IQ_CCCR4                 0x00000370
448 #define MSR_P4_IQ_CCCR5                 0x00000371
449 #define MSR_P4_ALF_ESCR0                0x000003ca
450 #define MSR_P4_ALF_ESCR1                0x000003cb
451 #define MSR_P4_BPU_ESCR0                0x000003b2
452 #define MSR_P4_BPU_ESCR1                0x000003b3
453 #define MSR_P4_BSU_ESCR0                0x000003a0
454 #define MSR_P4_BSU_ESCR1                0x000003a1
455 #define MSR_P4_CRU_ESCR0                0x000003b8
456 #define MSR_P4_CRU_ESCR1                0x000003b9
457 #define MSR_P4_CRU_ESCR2                0x000003cc
458 #define MSR_P4_CRU_ESCR3                0x000003cd
459 #define MSR_P4_CRU_ESCR4                0x000003e0
460 #define MSR_P4_CRU_ESCR5                0x000003e1
461 #define MSR_P4_DAC_ESCR0                0x000003a8
462 #define MSR_P4_DAC_ESCR1                0x000003a9
463 #define MSR_P4_FIRM_ESCR0               0x000003a4
464 #define MSR_P4_FIRM_ESCR1               0x000003a5
465 #define MSR_P4_FLAME_ESCR0              0x000003a6
466 #define MSR_P4_FLAME_ESCR1              0x000003a7
467 #define MSR_P4_FSB_ESCR0                0x000003a2
468 #define MSR_P4_FSB_ESCR1                0x000003a3
469 #define MSR_P4_IQ_ESCR0                 0x000003ba
470 #define MSR_P4_IQ_ESCR1                 0x000003bb
471 #define MSR_P4_IS_ESCR0                 0x000003b4
472 #define MSR_P4_IS_ESCR1                 0x000003b5
473 #define MSR_P4_ITLB_ESCR0               0x000003b6
474 #define MSR_P4_ITLB_ESCR1               0x000003b7
475 #define MSR_P4_IX_ESCR0                 0x000003c8
476 #define MSR_P4_IX_ESCR1                 0x000003c9
477 #define MSR_P4_MOB_ESCR0                0x000003aa
478 #define MSR_P4_MOB_ESCR1                0x000003ab
479 #define MSR_P4_MS_ESCR0                 0x000003c0
480 #define MSR_P4_MS_ESCR1                 0x000003c1
481 #define MSR_P4_PMH_ESCR0                0x000003ac
482 #define MSR_P4_PMH_ESCR1                0x000003ad
483 #define MSR_P4_RAT_ESCR0                0x000003bc
484 #define MSR_P4_RAT_ESCR1                0x000003bd
485 #define MSR_P4_SAAT_ESCR0               0x000003ae
486 #define MSR_P4_SAAT_ESCR1               0x000003af
487 #define MSR_P4_SSU_ESCR0                0x000003be
488 #define MSR_P4_SSU_ESCR1                0x000003bf      /* guess: not in manual */
489
490 #define MSR_P4_TBPU_ESCR0               0x000003c2
491 #define MSR_P4_TBPU_ESCR1               0x000003c3
492 #define MSR_P4_TC_ESCR0                 0x000003c4
493 #define MSR_P4_TC_ESCR1                 0x000003c5
494 #define MSR_P4_U2L_ESCR0                0x000003b0
495 #define MSR_P4_U2L_ESCR1                0x000003b1
496
497 #define MSR_P4_PEBS_MATRIX_VERT         0x000003f2
498
499 /* Intel Core-based CPU performance counters */
500 #define MSR_CORE_PERF_FIXED_CTR0        0x00000309
501 #define MSR_CORE_PERF_FIXED_CTR1        0x0000030a
502 #define MSR_CORE_PERF_FIXED_CTR2        0x0000030b
503 #define MSR_CORE_PERF_FIXED_CTR_CTRL    0x0000038d
504 #define MSR_CORE_PERF_GLOBAL_STATUS     0x0000038e
505 #define MSR_CORE_PERF_GLOBAL_CTRL       0x0000038f
506 #define MSR_CORE_PERF_GLOBAL_OVF_CTRL   0x00000390
507
508 /* Geode defined MSRs */
509 #define MSR_GEODE_BUSCONT_CONF0         0x00001900
510
511 /* Intel VT MSRs */
512 #define MSR_IA32_VMX_BASIC              0x00000480
513 #define MSR_IA32_VMX_PINBASED_CTLS      0x00000481
514 #define MSR_IA32_VMX_PROCBASED_CTLS     0x00000482
515 #define MSR_IA32_VMX_EXIT_CTLS          0x00000483
516 #define MSR_IA32_VMX_ENTRY_CTLS         0x00000484
517 #define MSR_IA32_VMX_MISC               0x00000485
518 #define MSR_IA32_VMX_CR0_FIXED0         0x00000486
519 #define MSR_IA32_VMX_CR0_FIXED1         0x00000487
520 #define MSR_IA32_VMX_CR4_FIXED0         0x00000488
521 #define MSR_IA32_VMX_CR4_FIXED1         0x00000489
522 #define MSR_IA32_VMX_VMCS_ENUM          0x0000048a
523 #define MSR_IA32_VMX_PROCBASED_CTLS2    0x0000048b
524 #define MSR_IA32_VMX_EPT_VPID_CAP       0x0000048c
525 #define MSR_IA32_VMX_TRUE_PINBASED_CTLS  0x0000048d
526 #define MSR_IA32_VMX_TRUE_PROCBASED_CTLS 0x0000048e
527 #define MSR_IA32_VMX_TRUE_EXIT_CTLS      0x0000048f
528 #define MSR_IA32_VMX_TRUE_ENTRY_CTLS     0x00000490
529
530 /* VMX_BASIC bits and bitmasks */
531 #define VMX_BASIC_VMCS_SIZE_SHIFT               32
532 #define VMX_BASIC_64                                    (1ULL << 48)
533 #define VMX_BASIC_MEM_TYPE_SHIFT                50
534 #define VMX_BASIC_MEM_TYPE_MASK                 (0xfULL << VMX_BASIC_MEM_TYPE_SHIFT)
535 #define VMX_BASIC_MEM_TYPE_WB                   6LLU
536 #define VMX_BASIC_INOUT                                 (1ULL << 54)
537 #define VMX_BASIC_TRUE_CTLS                             (1ULL << 55)
538
539 /* AMD-V MSRs */
540
541 #define MSR_VM_CR                       0xc0010114
542 #define MSR_VM_IGNNE                    0xc0010115
543 #define MSR_VM_HSAVE_PA                 0xc0010117