vmap: Use {map,unmap}_segment() helpers
[akaros.git] / kern / arch / x86 / ioapic.c
1 /*
2  * This file is part of the UCB release of Plan 9. It is subject to the license
3  * terms in the LICENSE file found in the top-level directory of this
4  * distribution and at http://akaros.cs.berkeley.edu/files/Plan9License. No
5  * part of the UCB release of Plan 9, including this file, may be copied,
6  * modified, propagated, or distributed except according to the terms contained
7  * in the LICENSE file.
8  */
9
10 #include <vfs.h>
11 #include <kfs.h>
12 #include <slab.h>
13 #include <kmalloc.h>
14 #include <kref.h>
15 #include <string.h>
16 #include <stdio.h>
17 #include <assert.h>
18 #include <error.h>
19 #include <cpio.h>
20 #include <pmap.h>
21 #include <smp.h>
22 #include <ip.h>
23 #include <arch/io.h>
24 #include <acpi.h>
25 #include <trap.h>
26
27 /* Rbus chains, one for each device bus: each rbus matches a device to an rdt */
28 struct Rbus {
29         struct Rbus *next;
30         int devno;
31         struct Rdt *rdt;
32 };
33
34 /* Each rdt describes an ioapic input pin (intin, from the bus/device) */
35 struct Rdt {
36         struct apic *apic;
37         int intin;
38         uint32_t lo;                            /* matches the lo in the intin, incl Im */
39         uint32_t hi;                            /* matches the hi in the intin, incl routing */
40
41         int ref;                                        /* could map to multiple busses */
42         int enabled;                            /* times enabled */
43 };
44
45 enum {                                                  /* IOAPIC registers */
46         Ioregsel = 0x00,                        /* indirect register address */
47         Iowin = 0x10,   /* indirect register data */
48         Ioipa = 0x08,   /* IRQ Pin Assertion */
49         Ioeoi = 0x10,   /* EOI */
50
51         Ioapicid = 0x00,        /* Identification */
52         Ioapicver = 0x01,       /* Version */
53         Ioapicarb = 0x02,       /* Arbitration */
54         Ioabcfg = 0x03, /* Boot Coniguration */
55         Ioredtbl = 0x10,        /* Redirection Table */
56 };
57
58 static struct Rdt rdtarray[Nrdt];
59 static int nrdtarray;
60 static struct Rbus *rdtbus[Nbus];
61 /* reverse mapping of IDT vector to the RDT/IOAPIC entry triggering vector */
62 static struct Rdt *rdtvecno[IdtMAX + 1];
63
64 static spinlock_t idtnolock;
65 static int idtno = IdtIOAPIC;
66
67 struct apic xioapic[Napic];
68
69 static bool ioapic_exists(void)
70 {
71         /* not foolproof, if we called this before parsing */
72         for (int i = 0; i < Napic; i++)
73                 if (xioapic[i].useable)
74                         return TRUE;
75         return FALSE;
76 }
77
78 static void rtblget(struct apic *apic, int sel, uint32_t * hi, uint32_t * lo)
79 {
80         sel = Ioredtbl + 2 * sel;
81
82         write_mmreg32(apic->addr + Ioregsel, sel + 1);
83         *hi = read_mmreg32(apic->addr + Iowin);
84         write_mmreg32(apic->addr + Ioregsel, sel);
85         *lo = read_mmreg32(apic->addr + Iowin);
86 }
87
88 static void rtblput(struct apic *apic, int sel, uint32_t hi, uint32_t lo)
89 {
90         sel = Ioredtbl + 2 * sel;
91
92         write_mmreg32(apic->addr + Ioregsel, sel + 1);
93         write_mmreg32(apic->addr + Iowin, hi);
94         write_mmreg32(apic->addr + Ioregsel, sel);
95         write_mmreg32(apic->addr + Iowin, lo);
96 }
97
98 struct Rdt *rdtlookup(struct apic *apic, int intin)
99 {
100         int i;
101         struct Rdt *r;
102
103         for (i = 0; i < nrdtarray; i++) {
104                 r = rdtarray + i;
105                 if (apic == r->apic && intin == r->intin)
106                         return r;
107         }
108         return NULL;
109 }
110
111 struct Rdt *rbus_get_rdt(int busno, int devno)
112 {
113         struct Rbus *rbus;
114         for (rbus = rdtbus[busno]; rbus != NULL; rbus = rbus->next) {
115                 if (rbus->devno == devno)
116                         return rbus->rdt;
117         }
118         return 0;
119 }
120
121 /* builds RDT and Rbus entries, given the wiring of bus:dev to ioapicno:intin.
122  * - busno is the source bus
123  * - devno is the device number in the style of a PCI Interrupt Assignment
124  * Entry.  Which is the irq << 2 (check MP spec D.3).
125  * - ioapic is the ioapic the device is connected to
126  * - intin is the INTIN pin on the ioapic
127  * - lo is the lower part of the IOAPIC apic-message, which has the polarity and
128  * trigger mode flags. */
129 void ioapicintrinit(int busno, int ioapicno, int intin, int devno, int lo)
130 {
131         struct Rbus *rbus;
132         struct Rdt *rdt;
133         struct apic *ioapic;
134
135         if (busno >= Nbus || ioapicno >= Napic || nrdtarray >= Nrdt) {
136                 printk("Bad bus %d ioapic %d or nrdtarray %d too big\n", busno,
137                        ioapicno, nrdtarray);
138                 return;
139         }
140         ioapic = &xioapic[ioapicno];
141         if (!ioapic->useable || intin >= ioapic->nrdt) {
142                 printk("IOAPIC unusable (%d) or not enough nrdt (%d) for %d\n",
143                        ioapic->useable, ioapic->nrdt, intin);
144                 return;
145         }
146
147         rdt = rdtlookup(ioapic, intin);
148         if (rdt == NULL) {
149                 rdt = &rdtarray[nrdtarray++];
150                 rdt->apic = ioapic;
151                 rdt->intin = intin;
152                 rdt->lo = lo;
153                 rdt->hi = 0;
154         } else {
155                 /* Polarity/trigger check.  Stored lo also has the vector in 0xff */
156                 if (lo != (rdt->lo & ~0xff)) {
157                         printk("multiple irq botch bus %d %d/%d/%d lo %d vs %d\n",
158                                    busno, ioapicno, intin, devno, lo, rdt->lo);
159                         return;
160                 }
161         }
162         /* TODO: this shit is racy.  (refcnt, linked list addition) */
163         rdt->ref++;
164         rbus = kzmalloc(sizeof *rbus, 0);
165         rbus->rdt = rdt;
166         rbus->devno = devno;
167         rbus->next = rdtbus[busno];
168         rdtbus[busno] = rbus;
169 }
170
171 static int map_polarity[4] = {
172         -1, IPhigh, -1, IPlow
173 };
174
175 static int map_edge_level[4] = {
176         -1, TMedge, -1, TMlevel
177 };
178
179 static int acpi_irq2ioapic(int irq)
180 {
181         int ioapic_idx = 0;
182         struct apic *ioapic;
183         /* with acpi, the ioapics map a global interrupt space.  each covers a
184          * window of the space from [ibase, ibase + nrdt). */
185         for (ioapic = xioapic; ioapic < &xioapic[Napic]; ioapic++, ioapic_idx++) {
186                 /* addr check is just for sanity */
187                 if (!ioapic->useable || !ioapic->addr)
188                         continue;
189                 if ((ioapic->ibase <= irq) && (irq < ioapic->ibase + ioapic->nrdt))
190                         return ioapic_idx;
191         }
192         return -1;
193 }
194
195 /* Build an RDT route, like we would have had from the MP tables had they been
196  * parsed, via ACPI.
197  *
198  * This only really deals with the ISA IRQs and maybe PCI ones that happen to
199  * have an override.  FWIW, on qemu the PCI NIC shows up as an ACPI intovr.
200  *
201  * From Brendan http://f.osdev.org/viewtopic.php?f=1&t=25951:
202  *
203  *              Before parsing the MADT you should begin by assuming that redirection
204  *              entries 0 to 15 are used for ISA IRQs 0 to 15. The MADT's "Interrupt
205  *              Source Override Structures" will tell you when this initial/default
206  *              assumption is wrong. For example, the MADT might tell you that ISA IRQ 9
207  *              is connected to IO APIC 44 and is level triggered; and (in this case)
208  *              it'd be silly to assume that ISA IRQ 9 is also connected to IO APIC
209  *              input 9 just because IO APIC input 9 is not listed.
210  *
211  *              For PCI IRQs, the MADT tells you nothing and you can't assume anything
212  *              at all. Sadly, you have to interpret the ACPI AML to determine how PCI
213  *              IRQs are connected to IO APIC inputs (or find some other work-around;
214  *              like implementing a motherboard driver for each different motherboard,
215  *              or some complex auto-detection scheme, or just configure PCI devices to
216  *              use MSI instead). */
217 static int acpi_make_rdt(int tbdf, int irq, int busno, int devno)
218 {
219         struct Atable *at;
220         struct Apicst *st, *lst;
221         uint32_t lo;
222         int pol, edge_level, ioapic_nr, gsi_irq;
223
224         at = apics;
225         st = NULL;
226         for (int i = 0; i < at->nchildren; i++) {
227                 lst = at->children[i]->tbl;
228                 if (lst->type == ASintovr) {
229                         if (lst->intovr.irq == irq) {
230                                 st = lst;
231                                 break;
232                         }
233                 }
234         }
235         if (st) {
236                 pol = map_polarity[st->intovr.flags & AFpmask];
237                 if (pol < 0) {
238                         printk("ACPI override had bad polarity\n");
239                         return -1;
240                 }
241                 edge_level = map_edge_level[(st->intovr.flags & AFlevel) >> 2];
242                 if (edge_level < 0) {
243                         printk("ACPI override had bad edge/level\n");
244                         return -1;
245                 }
246                 lo = pol | edge_level;
247                 gsi_irq = st->intovr.intr;
248         } else {
249                 if (BUSTYPE(tbdf) == BusISA) {
250                         lo = IPhigh | TMedge;
251                         gsi_irq = irq;
252                 } else {
253                         /* Need to query ACPI at some point to handle this */
254                         printk("Non-ISA IRQ %d not found in MADT, aborting\n", irq);
255                         return -1;
256                 }
257         }
258         ioapic_nr = acpi_irq2ioapic(gsi_irq);
259         if (ioapic_nr < 0) {
260                 printk("Could not find an IOAPIC for global irq %d!\n", gsi_irq);
261                 return -1;
262         }
263         ioapicintrinit(busno, ioapic_nr, gsi_irq - xioapic[ioapic_nr].ibase,
264                        devno, lo);
265         return 0;
266 }
267
268 void ioapicinit(int id, int ibase, uintptr_t pa)
269 {
270         struct apic *apic;
271         static int base;
272
273         assert((IOAPIC_PBASE <= pa) && (pa + PGSIZE <= IOAPIC_PBASE + APIC_SIZE));
274         /*
275          * Mark the IOAPIC useable if it has a good ID
276          * and the registers can be mapped.
277          */
278         if (id >= Napic)
279                 return;
280
281         apic = &xioapic[id];
282         apic->addr = IOAPIC_BASE + (pa - IOAPIC_PBASE);
283         if (apic->useable)
284                 return;
285         apic->useable = 1;
286         apic->paddr = pa;
287
288         /*
289          * Initialise the I/O APIC.
290          * The MultiProcessor Specification says it is the
291          * responsibility of the O/S to set the APIC ID.
292          */
293         spin_lock(&apic->lock);
294         write_mmreg32(apic->addr + Ioregsel, Ioapicver);
295         apic->nrdt = ((read_mmreg32(apic->addr + Iowin) >> 16) & 0xff) + 1;
296         /* the ibase is the global system interrupt base, told to us by ACPI.  if
297          * it's -1, we're called from mpparse, and just guess/make up our own
298          * assignments. */
299         if (ibase != -1)
300                 apic->ibase = ibase;
301         else {
302                 apic->ibase = base;
303                 base += apic->nrdt;
304         }
305         write_mmreg32(apic->addr + Ioregsel, Ioapicid);
306         write_mmreg32(apic->addr + Iowin, id << 24);
307         spin_unlock(&apic->lock);
308         printk("IOAPIC initialized at %p\n", apic->addr);
309 }
310
311 char *ioapicdump(char *start, char *end)
312 {
313         int i, n;
314         struct Rbus *rbus;
315         struct Rdt *rdt;
316         struct apic *apic;
317         uint32_t hi, lo;
318
319         if (!2)
320                 return start;
321         for (i = 0; i < Napic; i++) {
322                 apic = &xioapic[i];
323                 if (!apic->useable || apic->addr == 0)
324                         continue;
325                 start = seprintf(start, end, "ioapic %d addr %p nrdt %d ibase %d\n",
326                                                  i, apic->addr, apic->nrdt, apic->ibase);
327                 for (n = 0; n < apic->nrdt; n++) {
328                         spin_lock(&apic->lock);
329                         rtblget(apic, n, &hi, &lo);
330                         spin_unlock(&apic->lock);
331                         start = seprintf(start, end, " rdt %2.2d %p %p\n", n, hi, lo);
332                 }
333         }
334         for (i = 0; i < Nbus; i++) {
335                 if ((rbus = rdtbus[i]) == NULL)
336                         continue;
337                 start = seprintf(start, end, "iointr bus %d:\n", i);
338                 for (; rbus != NULL; rbus = rbus->next) {
339                         rdt = rbus->rdt;
340                         start = seprintf(start, end,
341                                                          " apic %ld devno %p(%d %d) intin %d hi %p lo %p\n",
342                                                          rdt->apic - xioapic, rbus->devno, rbus->devno >> 2,
343                                                          rbus->devno & 0x03, rdt->intin, rdt->hi, rdt->lo);
344                 }
345         }
346         return start;
347 }
348
349 /* Zeros and masks every redirect entry in every IOAPIC */
350 void ioapiconline(void)
351 {
352         int i;
353         struct apic *apic;
354
355         for (apic = xioapic; apic < &xioapic[Napic]; apic++) {
356                 if (!apic->useable || !apic->addr)
357                         continue;
358                 for (i = 0; i < apic->nrdt; i++) {
359                         spin_lock(&apic->lock);
360                         rtblput(apic, i, 0, Im);
361                         spin_unlock(&apic->lock);
362                 }
363         }
364 }
365
366 int nextvec(void)
367 {
368         unsigned int vecno;
369
370         /* TODO: half-way decent integer service (vmem) */
371         spin_lock(&idtnolock);
372         vecno = idtno;
373         idtno = (idtno + 1) % IdtMAX;
374         if (idtno < IdtIOAPIC)
375                 idtno += IdtIOAPIC;
376         spin_unlock(&idtnolock);
377
378         return vecno;
379 }
380
381 static void msi_mask_irq(struct irq_handler *irq_h, int apic_vector)
382 {
383         pci_msi_mask(irq_h->dev_private);
384 }
385
386 static void msi_unmask_irq(struct irq_handler *irq_h, int apic_vector)
387 {
388         pci_msi_unmask(irq_h->dev_private);
389 }
390
391 static void msi_route_irq(struct irq_handler *irq_h, int apic_vector, int dest)
392 {
393         pci_msi_route(irq_h->dev_private, dest);
394 }
395
396 static void msix_mask_irq(struct irq_handler *irq_h, int apic_vector)
397 {
398         pci_msix_mask_vector(irq_h->dev_private);
399 }
400
401 static void msix_unmask_irq(struct irq_handler *irq_h, int apic_vector)
402 {
403         pci_msix_unmask_vector(irq_h->dev_private);
404 }
405
406 static void msix_route_irq(struct irq_handler *irq_h, int apic_vector, int dest)
407 {
408         pci_msix_route_vector(irq_h->dev_private, dest);
409 }
410
411 static int msi_irq_enable(struct irq_handler *irq_h, struct pci_device *p)
412 {
413         unsigned int vno, lo, hi = 0;
414         uint64_t msivec;
415         struct msix_irq_vector *linkage;
416
417         vno = nextvec();
418
419         /* routing the IRQ to core 0 (hi = 0) in physical mode (Pm) */
420         lo = IPlow | TMedge | Pm | vno;
421
422         msivec = (uint64_t) hi << 32 | lo;
423         irq_h->dev_private = pci_msix_enable(p, msivec);
424         if (!irq_h->dev_private) {
425                 if (pci_msi_enable(p, msivec) == -1) {
426                         /* TODO: should free vno here */
427                         return -1;
428                 }
429                 irq_h->dev_private = p;
430                 irq_h->check_spurious = lapic_check_spurious;
431                 irq_h->eoi = lapic_send_eoi;
432                 irq_h->mask = msi_mask_irq;
433                 irq_h->unmask = msi_unmask_irq;
434                 irq_h->route_irq = msi_route_irq;
435                 irq_h->type = "msi";
436                 printk("MSI irq: (%x,%x,%x): enabling %p %s vno %d\n",
437                            p->bus, p->dev, p->func, msivec, irq_h->name, vno);
438                 return vno;
439         }
440         irq_h->check_spurious = lapic_check_spurious;
441         irq_h->eoi = lapic_send_eoi;
442         irq_h->mask = msix_mask_irq;
443         irq_h->unmask = msix_unmask_irq;
444         irq_h->route_irq = msix_route_irq;
445         irq_h->type = "msi-x";
446         printk("MSI-X irq: (%x,%x,%x): enabling %p %s vno %d\n",
447                p->bus, p->dev, p->func, msivec, irq_h->name, vno);
448         return vno;
449 }
450
451 static struct Rdt *ioapic_vector2rdt(int apic_vector)
452 {
453         struct Rdt *rdt;
454         if (apic_vector < IdtIOAPIC || apic_vector > MaxIdtIOAPIC) {
455                 printk("ioapic vector %d out of range", apic_vector);
456                 return 0;
457         }
458         /* Fortunately rdtvecno[vecno] is static once assigned. o/w, we'll need some
459          * global sync for the callers, both for lookup and keeping rdt valid. */
460         rdt = rdtvecno[apic_vector];
461         if (!rdt) {
462                 printk("vector %d has no RDT! (did you enable it?)", apic_vector);
463                 return 0;
464         }
465         return rdt;
466 }
467
468 /* Routes the IRQ to the hw_coreid.  Will take effect immediately.  Route
469  * masking from rdt->lo will take effect.  The early return cases are probably
470  * bugs in IOAPIC irq_h setup. */
471 static void ioapic_route_irq(struct irq_handler *unused, int apic_vector,
472                              int hw_coreid)
473 {
474         struct Rdt *rdt = ioapic_vector2rdt(apic_vector);
475         if (!rdt) {
476                 printk("Missing IOAPIC route for vector!\n", apic_vector);
477                 return;
478         }
479         spin_lock(&rdt->apic->lock);
480         /* this bit gets set in apicinit, only if we found it via MP or ACPI */
481         if (!xlapic[hw_coreid].useable) {
482                 printk("Can't route to uninitialized LAPIC %d!\n", hw_coreid);
483                 spin_unlock(&rdt->apic->lock);
484                 return;
485         }
486         rdt->hi = hw_coreid << 24;
487         rdt->lo |= Pm | MTf;
488         rtblput(rdt->apic, rdt->intin, rdt->hi, rdt->lo);
489         spin_unlock(&rdt->apic->lock);
490 }
491
492 static void ioapic_mask_irq(struct irq_handler *unused, int apic_vector)
493 {
494         /* could store the rdt in the irq_h */
495         struct Rdt *rdt = ioapic_vector2rdt(apic_vector);
496         if (!rdt)
497                 return;
498         spin_lock(&rdt->apic->lock);
499         /* don't allow shared vectors to be masked.  whatever. */
500         if (rdt->enabled > 1) {
501                 spin_unlock(&rdt->apic->lock);
502                 return;
503         }
504         rdt->lo |= Im;
505         rtblput(rdt->apic, rdt->intin, rdt->hi, rdt->lo);
506         spin_unlock(&rdt->apic->lock);
507 }
508
509 static void ioapic_unmask_irq(struct irq_handler *unused, int apic_vector)
510 {
511         struct Rdt *rdt = ioapic_vector2rdt(apic_vector);
512         if (!rdt)
513                 return;
514         spin_lock(&rdt->apic->lock);
515         rdt->lo &= ~Im;
516         rtblput(rdt->apic, rdt->intin, rdt->hi, rdt->lo);
517         spin_unlock(&rdt->apic->lock);
518 }
519
520 /* Attempts to init a bus interrupt, initializes irq_h, and returns the IDT
521  * vector to use (-1 on error).  If routable, the IRQ will route to core 0.  The
522  * IRQ will be masked, if possible.  Call irq_h->unmask() when you're ready.
523  *
524  * This will determine the type of bus the device is on (LAPIC, IOAPIC, PIC,
525  * etc), and set the appropriate fields in isr_h.  If applicable, it'll also
526  * allocate an IDT vector, such as for an IOAPIC, and route the IOAPIC entries
527  * appropriately.
528  *
529  * Callers init irq_h->dev_irq and ->tbdf.  tbdf encodes the bus type and the
530  * classic PCI bus:dev:func.  dev_irq may be ignored based on the bus type (e.g.
531  * PCI, esp MSI).
532  *
533  * In plan9, this was ioapicintrenable(), which also unmasked.  We don't have a
534  * deinit/disable method that would tear down the route yet.  All the plan9 one
535  * did was dec enabled and mask the entry. */
536 int bus_irq_setup(struct irq_handler *irq_h)
537 {
538         struct Rbus *rbus;
539         struct Rdt *rdt;
540         int busno, devno, vecno;
541         struct pci_device *pcidev;
542
543         if (!ioapic_exists()) {
544                 switch (BUSTYPE(irq_h->tbdf)) {
545                         case BusLAPIC:
546                         case BusIPI:
547                                 break;
548                         default:
549                                 irq_h->check_spurious = pic_check_spurious;
550                                 irq_h->eoi = pic_send_eoi;
551                                 irq_h->mask = pic_mask_irq;
552                                 irq_h->unmask = pic_unmask_irq;
553                                 irq_h->route_irq = 0;
554                                 irq_h->type = "pic";
555                                 /* PIC devices have vector = irq + 32 */
556                                 return irq_h->dev_irq + IdtPIC;
557                 }
558         }
559         switch (BUSTYPE(irq_h->tbdf)) {
560                 case BusLAPIC:
561                         /* nxm used to set the initial 'isr' method (i think equiv to our
562                          * check_spurious) to apiceoi for non-spurious lapic vectors.  in
563                          * effect, i think they were sending the EOI early, and their eoi
564                          * method was 0.  we're not doing that (unless we have to). */
565                         irq_h->check_spurious = lapic_check_spurious;
566                         irq_h->eoi = lapic_send_eoi;
567                         irq_h->mask = lapic_mask_irq;
568                         irq_h->unmask = lapic_unmask_irq;
569                         irq_h->route_irq = 0;
570                         irq_h->type = "lapic";
571                         /* For the LAPIC, irq == vector */
572                         return irq_h->dev_irq;
573                 case BusIPI:
574                         /* similar to LAPIC, but we don't actually have LVT entries */
575                         irq_h->check_spurious = lapic_check_spurious;
576                         irq_h->eoi = lapic_send_eoi;
577                         irq_h->mask = 0;
578                         irq_h->unmask = 0;
579                         irq_h->route_irq = 0;
580                         irq_h->type = "IPI";
581                         return irq_h->dev_irq;
582                 case BusISA:
583                         if (mpisabusno == -1)
584                                 panic("No ISA bus allocated");
585                         busno = mpisabusno;
586                         /* need to track the irq in devno in PCI interrupt assignment entry
587                          * format (see mp.c or MP spec D.3). */
588                         devno = irq_h->dev_irq << 2;
589                         break;
590                 case BusPCI:
591                         pcidev = pci_match_tbdf(irq_h->tbdf);
592                         if (!pcidev) {
593                                 printk("No PCI dev for tbdf %p!", irq_h->tbdf);
594                                 return -1;
595                         }
596                         if ((vecno = msi_irq_enable(irq_h, pcidev)) != -1)
597                                 return vecno;
598                         busno = BUSBNO(irq_h->tbdf);
599                         assert(busno == pcidev->bus);
600                         devno = pcidev_read8(pcidev, PciINTP);
601
602                         /* this might not be a big deal - some PCI devices have no INTP.  if
603                          * so, change our devno - 1 below. */
604                         if (devno == 0)
605                                 panic("no INTP for tbdf %p", irq_h->tbdf);
606                         /* remember, devno is the device shifted with irq pin in bits 0-1.
607                          * we subtract 1, since the PCI intp maps 1 -> INTA, 2 -> INTB, etc,
608                          * and the MP spec uses 0 -> INTA, 1 -> INTB, etc. */
609                         devno = BUSDNO(irq_h->tbdf) << 2 | (devno - 1);
610                         break;
611                 default:
612                         panic("Unknown bus type, TBDF %p", irq_h->tbdf);
613         }
614         /* busno and devno are set, regardless of the bustype, enough to find rdt.
615          * these may differ from the values in tbdf. */
616         rdt = rbus_get_rdt(busno, devno);
617         if (!rdt) {
618                 /* second chance.  if we didn't find the item the first time, then (if
619                  * it exists at all), it wasn't in the MP tables (or we had no tables).
620                  * So maybe we can figure it out via ACPI. */
621                 acpi_make_rdt(irq_h->tbdf, irq_h->dev_irq, busno, devno);
622                 rdt = rbus_get_rdt(busno, devno);
623         }
624         if (!rdt) {
625                 printk("Unable to build IOAPIC route for irq %d\n", irq_h->dev_irq);
626                 return -1;
627         }
628         /*
629          * what to do about devices that intrenable/intrdisable frequently?
630          * 1) there is no ioapicdisable yet;
631          * 2) it would be good to reuse freed vectors.
632          * Oh bugger.
633          * brho: plus the diff btw mask/unmask and enable/disable is unclear
634          */
635         /*
636          * This is a low-frequency event so just lock
637          * the whole IOAPIC to initialise the RDT entry
638          * rather than putting a Lock in each entry.
639          */
640         spin_lock(&rdt->apic->lock);
641         /* if a destination has already been picked, we store it in the lo.  this
642          * stays around regardless of enabled/disabled, since we don't reap vectors
643          * yet.  nor do we really mess with enabled... */
644         if ((rdt->lo & 0xff) == 0) {
645                 vecno = nextvec();
646                 rdt->lo |= vecno;
647                 rdtvecno[vecno] = rdt;
648         } else {
649                 printd("%p: mutiple irq bus %d dev %d\n", irq_h->tbdf, busno, devno);
650         }
651         rdt->enabled++;
652         rdt->hi = 0;                    /* route to 0 by default */
653         rdt->lo |= Pm | MTf;
654         rtblput(rdt->apic, rdt->intin, rdt->hi, rdt->lo);
655         vecno = rdt->lo & 0xff;
656         spin_unlock(&rdt->apic->lock);
657
658         irq_h->check_spurious = lapic_check_spurious;
659         irq_h->eoi = lapic_send_eoi;
660         irq_h->mask = ioapic_mask_irq;
661         irq_h->unmask = ioapic_unmask_irq;
662         irq_h->route_irq = ioapic_route_irq;
663         irq_h->type = "ioapic";
664
665         return vecno;
666 }