Ported process stuff to SPARC port
[akaros.git] / kern / arch / sparc / sparc.h
1 #ifndef ROS_INC_SPARC_H
2 #define ROS_INC_SPARC_H
3
4 #define CORE_ID_REG     %asr15
5 #define NUM_CORES_REG   %asr14
6 #define MEMSIZE_MB_REG  %asr13
7
8 #define PSR_CWP         0x0000001F
9 #define PSR_ET          0x00000020
10 #define PSR_PS          0x00000040
11 #define PSR_S           0x00000080
12 #define PSR_PIL         0x00000F00
13 #define PSR_EF          0x00001000
14 #define PSR_EC          0x00002000
15 #define PSR_RESERVED    0x000FC000
16 #define PSR_ICC         0x00F00000
17 #define PSR_VER         0x0F000000
18 #define PSR_IMPL        0xF0000000
19
20 #ifndef __ASSEMBLER__
21
22 #define STR(arg) #arg
23 #define XSTR(arg) STR(arg)
24
25 #include <ros/common.h>
26
27 static __inline uint32_t read_psr(void) __attribute__((always_inline));
28 static __inline uint32_t read_wim(void) __attribute__((always_inline));
29 static __inline uint32_t read_tbr(void) __attribute__((always_inline));
30 static __inline uint32_t read_mmu_reg(uint32_t which) __attribute__((always_inline));
31 static __inline uint32_t read_y(void) __attribute__((always_inline));
32 static __inline uint32_t read_fsr(void) __attribute__((always_inline));
33 static __inline uint64_t read_perfctr(uint32_t which) __attribute__((always_inline));
34 static __inline void write_psr(uint32_t val) __attribute__((always_inline));
35 static __inline void write_wim(uint32_t val) __attribute__((always_inline));
36 static __inline void write_tbr(uint32_t val) __attribute__((always_inline));
37 static __inline void write_mmu_reg(uint32_t which, uint32_t val) __attribute__((always_inline));
38 static __inline void write_y(uint32_t val) __attribute__((always_inline));
39 static __inline void write_fsr(uint32_t val) __attribute__((always_inline));
40 static __inline uint32_t memsize_mb(void) __attribute__((always_inline));
41 static __inline uint32_t mmu_probe(uint32_t va) __attribute__((always_inline));
42
43 void flush_windows();
44
45 #define store_alternate(addr,asi,data) ({ uint32_t __my_addr = (addr); uint32_t __my_data = (data); __asm__ __volatile__ ("sta %0,[%1] %2" : : "r"(__my_data),"r"(__my_addr),"i"(asi)); })
46 #define load_alternate(addr,asi) ({ uint32_t __my_addr = (addr); uint32_t __my_data; __asm__ __volatile__ ("lda [%1] %2,%0" : "=r"(__my_data) : "r"(__my_addr),"i"(asi)); __my_data; })
47
48 static __inline uint32_t
49 read_psr(void)
50 {
51         uint32_t reg;
52         asm volatile ("mov %%psr,%0" : "=r"(reg));
53         return reg;
54 }
55
56 static __inline uint32_t
57 read_wim(void)
58 {
59         uint32_t reg;
60         asm volatile ("mov %%wim,%0" : "=r"(reg));
61         return reg;
62 }
63
64 static __inline uint32_t
65 read_tbr(void)
66 {
67         uint32_t reg;
68         asm volatile ("mov %%tbr,%0" : "=r"(reg));
69         return reg;
70 }
71
72 static __inline uint32_t
73 read_mmu_reg(uint32_t which)
74 {
75         return load_alternate(which,4);
76 }
77
78 static __inline uint32_t
79 read_y(void)
80 {
81         uint32_t reg;
82         asm volatile ("mov %%y,%0" : "=r"(reg));
83         return reg;
84 }
85
86 static __inline uint32_t
87 read_fsr(void)
88 {
89         uint32_t reg;
90         asm volatile ("st %%fsr,%0" : "=m"(reg));
91         return reg;
92 }
93
94 static __inline uint64_t
95 read_perfctr(uint32_t which)
96 {
97         uint32_t hi,lo;
98         intptr_t addr = which<<3;
99         hi = load_alternate(addr,2);
100         lo = load_alternate(addr+4,2);
101         return (((uint64_t)hi) << 32) | lo;
102 }
103
104 static __inline void
105 write_psr(uint32_t val)
106 {
107         asm volatile ("mov %0,%%psr; nop;nop;nop" : : "r"(val) : "memory");
108 }
109
110 static __inline void
111 write_wim(uint32_t val)
112 {
113         asm volatile ("mov %0,%%wim; nop;nop;nop" : : "r"(val) : "memory");
114 }
115
116 static __inline void
117 write_tbr(uint32_t val)
118 {
119         asm volatile ("mov %0,%%tbr; nop;nop;nop" : : "r"(val) : "memory");
120 }
121
122 static __inline void
123 write_mmu_reg(uint32_t which, uint32_t val)
124 {
125         store_alternate(which,4,val);
126 }
127
128 static __inline void
129 write_y(uint32_t val)
130 {
131         asm volatile ("mov %0,%%y; nop;nop;nop" : : "r"(val) : "memory");
132 }
133
134 static __inline void
135 write_fsr(uint32_t val)
136 {
137         asm volatile ("ld %0,%%fsr; nop;nop;nop" : : "m"(val) : "memory");
138 }
139
140 static __inline uint32_t
141 memsize_mb(void)
142 {
143         uint32_t reg;
144         __asm__ __volatile__("mov %" XSTR(MEMSIZE_MB_REG) ",%0" : "=r"(reg));
145         return reg;
146 }
147
148 static __inline uint32_t
149 num_cores(void)
150 {
151         uint32_t reg;
152         __asm__ __volatile__("mov %" XSTR(NUM_CORES_REG) ",%0" : "=r"(reg));
153         return reg;
154 }
155
156 static __inline uint32_t
157 mmu_probe(uint32_t va)
158 {
159         return load_alternate((va & ~0xFFF) | 0x400, 3);
160 }
161
162 #endif /* !__ASSEMBLER__ */
163
164 #endif /* !ROS_INC_X86_H */