e57815d8bd9a9eee065f0685b1090f16a0fa238b
[akaros.git] / kern / arch / riscv / atomic.h
1 #pragma once
2
3 #include <ros/common.h>
4 #include <arch/arch.h>
5
6 #ifdef __riscv64
7 # define LR_P "lr.d"
8 # define SC_P "sc.d"
9 #else
10 # define LR_P "lr.w"
11 # define SC_P "sc.w"
12 #endif
13
14 static bool atomic_cas(atomic_t *addr, long exp_val, long new_val)
15 {
16   return __sync_bool_compare_and_swap(addr, exp_val, new_val);
17 }
18
19 static bool atomic_cas_ptr(void** addr, void* exp_val, void* new_val)
20 {
21   return __sync_bool_compare_and_swap(addr, exp_val, new_val);
22 }
23
24 static bool atomic_cas_u32(uint32_t *addr, uint32_t exp_val, uint32_t new_val)
25 {
26   return __sync_bool_compare_and_swap(addr, exp_val, new_val);
27 }
28
29 static inline void atomic_init(atomic_t *number, long val)
30 {
31   *(volatile long*)number = val;
32 }
33
34 static inline long atomic_read(atomic_t *number)
35 {
36   return *(volatile long*)number;
37 }
38
39 static inline void atomic_set(atomic_t *number, long val)
40 {
41   *(volatile long*)number = val;
42 }
43
44 /* Adds val to number, returning number's original value */
45 static inline long atomic_fetch_and_add(atomic_t *number, long val)
46 {
47         return __sync_fetch_and_add((long*)number, val);
48 }
49
50 static inline void atomic_add(atomic_t *number, long val)
51 {
52         atomic_fetch_and_add(number, val);
53 }
54
55 static inline void atomic_inc(atomic_t *number)
56 {
57         atomic_add(number, 1);
58 }
59
60 static inline void atomic_dec(atomic_t *number)
61 {
62         atomic_add(number, -1);
63 }
64
65 /* Adds val to number, so long as number was not zero.  Returns TRUE if the
66  * operation succeeded (added, not zero), returns FALSE if number is zero. */
67 static inline bool atomic_add_not_zero(atomic_t *num, long inc)
68 {
69         long res, tmp;
70         asm volatile ("1:\n"
71                       LR_P " %0, 0(%2)\n"     // tmp = *num; lock line
72                       "li    %1, 1\n"         // res = 1
73                       "beqz  %0, 2f\n"        // if (val == 0) goto fail
74                       "add   %0, %0, %3\n"    // tmp += inc
75                       SC_P " %1, %0, 0(%2)\n" // if (locked) *num = tmp
76                       "bnez  %1, 1b\n"        // else goto retry
77                                   "2:\n"
78                       : "=&r"(tmp), "=&r"(res) : "r"(num), "r"(inc) : "memory");
79         return res == 0;
80 }
81
82 /* Subtraces val from number, returning True if the new value is 0. */
83 static inline bool atomic_sub_and_test(atomic_t *number, long val)
84 {
85         return __sync_fetch_and_sub((long*)number, val) == val;
86 }
87
88 static inline void atomic_and(atomic_t *number, long mask)
89 {
90         __sync_fetch_and_and(number, mask);
91 }
92
93 static inline void atomic_or(atomic_t *number, long mask)
94 {
95         __sync_fetch_and_or(number, mask);
96 }
97
98 static inline long atomic_swap(atomic_t *addr, long val)
99 {
100         return (long)__sync_lock_test_and_set(addr, val); // yes, really
101 }
102
103 static inline uint32_t atomic_swap_u32(uint32_t *addr, uint32_t val)
104 {
105         return __sync_lock_test_and_set(addr, val); // yes, really
106 }
107
108 // RISC-V has atomic word ops, not byte ops, so we must manipulate addresses
109 static inline void atomic_andb(volatile uint8_t* number, uint8_t mask)
110 {
111         uintptr_t offset = (uintptr_t)number & 3;
112         uint32_t wmask = (1<<(8*offset+8)) - (1<<(8*offset));
113         wmask = ~wmask | ((uint32_t)mask << (8*offset));
114
115         __sync_fetch_and_and((uint32_t*)((uintptr_t)number & ~3), wmask);
116 }
117
118 static inline void atomic_orb(volatile uint8_t* number, uint8_t mask)
119 {
120         uintptr_t offset = (uintptr_t)number & 3;
121         uint32_t wmask = (uint32_t)mask << (8*offset);
122
123         __sync_fetch_and_or((uint32_t*)((uintptr_t)number & ~3), wmask);
124 }
125
126 static inline bool spin_locked(spinlock_t* lock)
127 {
128         return lock->rlock;
129 }
130
131 static inline bool __spin_trylock(spinlock_t *lock)
132 {
133         return !__sync_fetch_and_or(&lock->rlock, 1);
134 }
135
136 static inline void __spin_lock(spinlock_t *lock)
137 {
138         do
139         {
140                 while (lock->rlock)
141                         ;
142         } while (!__spin_trylock(lock));
143         mb();
144 }
145
146 static inline void __spin_unlock(spinlock_t *lock)
147 {
148         mb();
149         lock->rlock = 0;
150 }
151
152 static inline void __spinlock_init(spinlock_t *lock)
153 {
154         lock->rlock = 0;
155 }