Resource request calls and core request handling
[akaros.git] / kern / arch / i386 / trap.c
1 #ifdef __SHARC__
2 //#pragma nosharc
3 #endif
4
5 #include <arch/mmu.h>
6 #include <arch/x86.h>
7 #include <arch/arch.h>
8 #include <arch/console.h>
9 #include <arch/apic.h>
10 #include <ros/common.h>
11 #include <smp.h>
12 #include <assert.h>
13 #include <pmap.h>
14 #include <trap.h>
15 #include <monitor.h>
16 #include <process.h>
17 #include <stdio.h>
18
19 #include <syscall.h>
20
21 taskstate_t RO ts;
22
23 /* Interrupt descriptor table.  (Must be built at run time because
24  * shifted function addresses can't be represented in relocation records.)
25  */
26 // Aligned on an 8 byte boundary (SDM V3A 5-13)
27 gatedesc_t __attribute__ ((aligned (8))) (RO idt)[256] = { { 0 } };
28 pseudodesc_t RO idt_pd = {
29         sizeof(idt) - 1, (uint32_t) idt
30 };
31
32 /* global handler table, used by core0 (for now).  allows the registration
33  * of functions to be called when servicing an interrupt.  other cores
34  * can set up their own later.
35  */
36 #ifdef __IVY__
37 #pragma cilnoremove("iht_lock")
38 #endif
39 spinlock_t iht_lock;
40 handler_t TP(TV(t)) LCKD(&iht_lock) (RO interrupt_handlers)[NUM_INTERRUPT_HANDLERS];
41
42 static const char *NTS trapname(int trapno)
43 {
44     // zra: excnames is SREADONLY because Ivy doesn't trust const
45         static const char *NT const (RO excnames)[] = {
46                 "Divide error",
47                 "Debug",
48                 "Non-Maskable Interrupt",
49                 "Breakpoint",
50                 "Overflow",
51                 "BOUND Range Exceeded",
52                 "Invalid Opcode",
53                 "Device Not Available",
54                 "Double Fault",
55                 "Coprocessor Segment Overrun",
56                 "Invalid TSS",
57                 "Segment Not Present",
58                 "Stack Fault",
59                 "General Protection",
60                 "Page Fault",
61                 "(unknown trap)",
62                 "x87 FPU Floating-Point Error",
63                 "Alignment Check",
64                 "Machine-Check",
65                 "SIMD Floating-Point Exception"
66         };
67
68         if (trapno < sizeof(excnames)/sizeof(excnames[0]))
69                 return excnames[trapno];
70         if (trapno == T_SYSCALL)
71                 return "System call";
72         return "(unknown trap)";
73 }
74
75
76 void
77 idt_init(void)
78 {
79         extern segdesc_t (RO gdt)[];
80
81         // This table is made in trapentry.S by each macro in that file.
82         // It is layed out such that the ith entry is the ith's traphandler's
83         // (uint32_t) trap addr, then (uint32_t) trap number
84         struct trapinfo { uint32_t trapaddr; uint32_t trapnumber; };
85         extern struct trapinfo (BND(__this,trap_tbl_end) RO trap_tbl)[];
86         extern struct trapinfo (SNT RO trap_tbl_end)[];
87         int i, trap_tbl_size = trap_tbl_end - trap_tbl;
88         extern void ISR_default(void);
89
90         // set all to default, to catch everything
91         for(i = 0; i < 256; i++)
92                 ROSETGATE(idt[i], 0, GD_KT, &ISR_default, 0);
93
94         // set all entries that have real trap handlers
95         // we need to stop short of the last one, since the last is the default
96         // handler with a fake interrupt number (500) that is out of bounds of
97         // the idt[]
98         // if we set these to trap gates, be sure to handle the IRQs separately
99         // and we might need to break our pretty tables
100         for(i = 0; i < trap_tbl_size - 1; i++)
101                 ROSETGATE(idt[trap_tbl[i].trapnumber], 0, GD_KT, trap_tbl[i].trapaddr, 0);
102
103         // turn on syscall handling and other user-accessible ints
104         // DPL 3 means this can be triggered by the int instruction
105         // STS_TG32 sets the IDT type to a Trap Gate (interrupts enabled)
106         idt[T_SYSCALL].gd_dpl = SINIT(3);
107         idt[T_SYSCALL].gd_type = SINIT(STS_TG32);
108         idt[T_BRKPT].gd_dpl = SINIT(3);
109
110         // Setup a TSS so that we get the right stack
111         // when we trap to the kernel.
112         ts.ts_esp0 = SINIT(KSTACKTOP);
113         ts.ts_ss0 = SINIT(GD_KD);
114
115         // Initialize the TSS field of the gdt.
116         SEG16ROINIT(gdt[GD_TSS >> 3],STS_T32A, (uint32_t)(&ts),sizeof(taskstate_t),0);
117         //gdt[GD_TSS >> 3] = (segdesc_t)SEG16(STS_T32A, (uint32_t) (&ts),
118         //                                 sizeof(taskstate_t), 0);
119         gdt[GD_TSS >> 3].sd_s = SINIT(0);
120
121         // Load the TSS
122         ltr(GD_TSS);
123
124         // Load the IDT
125         asm volatile("lidt idt_pd");
126
127         // This will go away when we start using the IOAPIC properly
128         pic_remap();
129         // set LINT0 to receive ExtINTs (KVM's default).  At reset they are 0x1000.
130         write_mmreg32(LAPIC_LVT_LINT0, 0x700);
131         // mask it to shut it up for now
132         mask_lapic_lvt(LAPIC_LVT_LINT0);
133         // and turn it on
134         lapic_enable();
135 }
136
137 void
138 print_regs(push_regs_t *regs)
139 {
140         cprintf("  edi  0x%08x\n", regs->reg_edi);
141         cprintf("  esi  0x%08x\n", regs->reg_esi);
142         cprintf("  ebp  0x%08x\n", regs->reg_ebp);
143         cprintf("  oesp 0x%08x\n", regs->reg_oesp);
144         cprintf("  ebx  0x%08x\n", regs->reg_ebx);
145         cprintf("  edx  0x%08x\n", regs->reg_edx);
146         cprintf("  ecx  0x%08x\n", regs->reg_ecx);
147         cprintf("  eax  0x%08x\n", regs->reg_eax);
148 }
149
150 void
151 print_trapframe(trapframe_t *tf)
152 {
153         cprintf("TRAP frame at %p on core %d\n", tf, core_id());
154         print_regs(&tf->tf_regs);
155         cprintf("  es   0x----%04x\n", tf->tf_es);
156         cprintf("  ds   0x----%04x\n", tf->tf_ds);
157         cprintf("  trap 0x%08x %s\n", tf->tf_trapno, trapname(tf->tf_trapno));
158         cprintf("  err  0x%08x\n", tf->tf_err);
159         cprintf("  eip  0x%08x\n", tf->tf_eip);
160         cprintf("  cs   0x----%04x\n", tf->tf_cs);
161         cprintf("  flag 0x%08x\n", tf->tf_eflags);
162         cprintf("  esp  0x%08x\n", tf->tf_esp);
163         cprintf("  ss   0x----%04x\n", tf->tf_ss);
164 }
165
166 static void
167 trap_dispatch(trapframe_t *tf)
168 {
169         // Handle processor exceptions.
170         switch(tf->tf_trapno) {
171                 case T_BRKPT:
172                         while (1)
173                                 monitor(tf);
174                         // never get to this
175                         assert(0);
176                 case T_PGFLT:
177                         page_fault_handler(tf);
178                         break;
179                 case T_SYSCALL:
180                         // check for userspace, for now
181                         assert(tf->tf_cs != GD_KT);
182                         // Note we pass the tf ptr along, in case syscall needs to block
183                         tf->tf_regs.reg_eax =
184                                 syscall(current, tf, tf->tf_regs.reg_eax, tf->tf_regs.reg_edx,
185                                         tf->tf_regs.reg_ecx, tf->tf_regs.reg_ebx,
186                                         tf->tf_regs.reg_edi, tf->tf_regs.reg_esi);
187                         proc_startcore(current, tf); // Note the comment in syscall.c
188                         break;
189                 default:
190                         // Unexpected trap: The user process or the kernel has a bug.
191                         print_trapframe(tf);
192                         if (tf->tf_cs == GD_KT)
193                                 panic("Damn Damn!  Unhandled trap in the kernel!");
194                         else {
195                                 warn("Unexpected trap from userspace");
196                                 proc_destroy(current);
197                                 return;
198                         }
199         }
200         return;
201 }
202
203 void
204 env_push_ancillary_state(env_t* e)
205 {
206         // Here's where you'll save FP/MMX/XMM regs
207 }
208
209 void
210 env_pop_ancillary_state(env_t* e)
211 {
212         // Here's where you'll restore FP/MMX/XMM regs
213 }
214
215 void
216 trap(trapframe_t *tf)
217 {
218         //printk("Incoming TRAP frame on core %d at %p\n", core_id(), tf);
219
220         // TODO: do this once we know we are are not returning to the current
221         // context.  doing it now is safe. (HSS)
222         // we also need to sort this wrt multiple contexts
223         env_push_ancillary_state(current);
224
225         if ((tf->tf_cs & ~3) != GD_UT && (tf->tf_cs & ~3) != GD_KT) {
226                 print_trapframe(tf);
227                 panic("Trapframe with invalid CS!");
228         }
229
230         /* If we're PROC_RUNNING_S, save the trapframe (which is vcore0's) in the
231          * proc's env_tf.  make sure silly state is sorted (HSS).  Consider
232          * extending this for PROC_RUNNING_M and vcore0. */
233         if (current->state == PROC_RUNNING_S) {
234                 current->env_tf = *tf;
235                 tf = &current->env_tf;
236         }
237         // Dispatch based on what type of trap occurred
238         trap_dispatch(tf);
239
240         // should this be if == 3?  Sort out later when we handle traps.
241         // so far we never get here
242         assert(0);
243         // Return to the current environment, which should be runnable.
244         proc_startcore(current, tf); // Note the comment in syscall.c
245 }
246
247 void
248 irq_handler(trapframe_t *tf)
249 {
250         //if (core_id())
251         //      cprintf("Incoming IRQ, ISR: %d on core %d\n", tf->tf_trapno, core_id());
252         // merge this with alltraps?  other than the EOI... or do the same in all traps
253
254         // TODO: do this once we know we are are not returning to the current
255         // context.  doing it now is safe. (HSS)
256         env_push_ancillary_state(current);
257
258         extern handler_wrapper_t (RO handler_wrappers)[NUM_HANDLER_WRAPPERS];
259
260         // determine the interrupt handler table to use.  for now, pick the global
261         handler_t TP(TV(t)) LCKD(&iht_lock) * handler_tbl = interrupt_handlers;
262
263         if (handler_tbl[tf->tf_trapno].isr != 0)
264                 handler_tbl[tf->tf_trapno].isr(tf, handler_tbl[tf->tf_trapno].data);
265         // if we're a general purpose IPI function call, down the cpu_list
266         if ((I_SMP_CALL0 <= tf->tf_trapno) && (tf->tf_trapno <= I_SMP_CALL_LAST))
267                 down_checklist(handler_wrappers[tf->tf_trapno & 0x0f].cpu_list);
268
269         // Send EOI.  might want to do this in assembly, and possibly earlier
270         // This is set up to work with an old PIC for now
271         // Convention is that all IRQs between 32 and 47 are for the PIC.
272         // All others are LAPIC (timer, IPIs, perf, non-ExtINT LINTS, etc)
273         // For now, only 235-255 are available
274         assert(tf->tf_trapno >= 32); // slows us down, but we should never have this
275         
276         lapic_send_eoi();
277         
278         /*
279         //Old PIC relatd code. Should be gone for good, but leaving it just incase.
280         if (tf->tf_trapno < 48)
281                 pic_send_eoi(tf->tf_trapno - PIC1_OFFSET);
282         else
283                 lapic_send_eoi();
284         */
285
286 }
287
288 void
289 register_interrupt_handler(handler_t TP(TV(t)) table[],
290                            uint8_t int_num, poly_isr_t handler, TV(t) data)
291 {
292         table[int_num].isr = handler;
293         table[int_num].data = data;
294 }
295
296 void
297 page_fault_handler(trapframe_t *tf)
298 {
299         uint32_t fault_va;
300
301         // Read processor's CR2 register to find the faulting address
302         fault_va = rcr2();
303
304         // Handle kernel-mode page faults.
305
306         // TODO - one day, we'll want to handle this.
307         if ((tf->tf_cs & 3) == 0) {
308                 print_trapframe(tf);
309                 panic("Page Fault in the Kernel at 0x%08x!", fault_va);
310         }
311
312         // We've already handled kernel-mode exceptions, so if we get here,
313         // the page fault happened in user mode.
314
315         // Call the environment's page fault upcall, if one exists.  Set up a
316         // page fault stack frame on the user exception stack (below
317         // UXSTACKTOP), then branch to current->env_pgfault_upcall.
318         //
319         // The page fault upcall might cause another page fault, in which case
320         // we branch to the page fault upcall recursively, pushing another
321         // page fault stack frame on top of the user exception stack.
322         //
323         // The trap handler needs one word of scratch space at the top of the
324         // trap-time stack in order to return.  In the non-recursive case, we
325         // don't have to worry about this because the top of the regular user
326         // stack is free.  In the recursive case, this means we have to leave
327         // an extra word between the current top of the exception stack and
328         // the new stack frame because the exception stack _is_ the trap-time
329         // stack.
330         //
331         // If there's no page fault upcall, the environment didn't allocate a
332         // page for its exception stack, or the exception stack overflows,
333         // then destroy the environment that caused the fault.
334         //
335         // Hints:
336         //   user_mem_assert() and env_run() are useful here.
337         //   To change what the user environment runs, modify 'current->env_tf'
338         //   (the 'tf' variable points at 'current->env_tf').
339
340         // LAB 4: Your code here.
341
342         // Destroy the environment that caused the fault.
343         cprintf("[%08x] user fault va %08x ip %08x from core %d\n",
344                 current->env_id, fault_va, tf->tf_eip, core_id());
345         print_trapframe(tf);
346         proc_destroy(current);
347 }
348
349 void sysenter_init(void)
350 {
351         write_msr(MSR_IA32_SYSENTER_CS, GD_KT);
352         write_msr(MSR_IA32_SYSENTER_ESP, ts.ts_esp0);
353         write_msr(MSR_IA32_SYSENTER_EIP, (uint32_t) &sysenter_handler);
354 }
355
356 /* This is called from sysenter's asm, with the tf on the kernel stack. */
357 void sysenter_callwrapper(struct Trapframe *tf)
358 {
359         /* If we're PROC_RUNNING_S, save the trapframe (which is vcore0's) in the
360          * proc's env_tf.  make sure silly state is sorted (HSS).  Consider
361          * extending this for PROC_RUNNING_M and vcore0. */
362         if (current->state == PROC_RUNNING_S) {
363                 current->env_tf = *tf;
364                 tf = &current->env_tf;
365         }
366         // Note we pass the tf ptr along, in case syscall needs to block
367         tf->tf_regs.reg_eax = (intreg_t) syscall(current, tf,
368                                                  tf->tf_regs.reg_eax,
369                                                  tf->tf_regs.reg_edx,
370                                                  tf->tf_regs.reg_ecx,
371                                                  tf->tf_regs.reg_ebx,
372                                                  tf->tf_regs.reg_edi,
373                                                  0);
374         /*
375          * careful here - we need to make sure that this current is the right
376          * process, which could be weird if the syscall blocked.  it would need to
377          * restore the proper value in current before returning to here.
378          * likewise, tf could be pointing to random gibberish.
379          */
380         proc_startcore(current, tf);
381 }
382
383 uint32_t send_active_message(uint32_t dst, amr_t pc,
384                              TV(a0t) arg0, TV(a1t) arg1, TV(a2t) arg2)
385 {
386         error_t retval = -EBUSY;
387         assert(pc);
388         spin_lock_irqsave(&per_cpu_info[dst].amsg_lock);
389         size_t current_amsg = per_cpu_info[dst].amsg_current;
390         // If there's a PC there, then that means it's an outstanding message
391         FOR_CIRC_BUFFER(current_amsg, NUM_ACTIVE_MESSAGES, i) {
392                 if (per_cpu_info[dst].active_msgs[i].pc)
393                         continue;
394                 per_cpu_info[dst].active_msgs[i].pc = pc;
395                 per_cpu_info[dst].active_msgs[i].arg0 = arg0;
396                 per_cpu_info[dst].active_msgs[i].arg1 = arg1;
397                 per_cpu_info[dst].active_msgs[i].arg2 = arg2;
398                 per_cpu_info[dst].active_msgs[i].srcid = core_id();
399                 retval = 0;
400                 break;
401         }
402         spin_unlock_irqsave(&per_cpu_info[dst].amsg_lock);
403         // since we touched memory the other core will touch (the lock), we don't
404         // need an wmb_f()
405         if (!retval)
406                 send_ipi(dst, 0, I_ACTIVE_MSG);
407         return retval;
408 }
409
410 /* Active message handler.  We don't want to block other AMs from coming in, so
411  * we'll copy out the message and let go of the lock.  This won't return until
412  * all pending AMs are executed.  If the PC is 0, then this was an extra IPI and
413  * we already handled the message (or someone is sending IPIs without loading
414  * the active message...)
415  * Note that all of this happens from interrupt context, and interrupts are
416  * currently disabled for this gate. */
417 void __active_message(trapframe_t *tf)
418 {
419         per_cpu_info_t RO*myinfo = &per_cpu_info[core_id()];
420         active_message_t amsg;
421
422         lapic_send_eoi();
423         while (1) { // will break out when we find an empty amsg
424                 /* Get the message */
425                 spin_lock_irqsave(&myinfo->amsg_lock);
426                 if (myinfo->active_msgs[myinfo->amsg_current].pc) {
427                         amsg = myinfo->active_msgs[myinfo->amsg_current];
428                         myinfo->active_msgs[myinfo->amsg_current].pc = 0;
429                         myinfo->amsg_current = (myinfo->amsg_current + 1) %
430                                                NUM_ACTIVE_MESSAGES;
431                 } else { // was no PC in the current active message, meaning we do nothing
432                         spin_unlock_irqsave(&myinfo->amsg_lock);
433                         return;
434                 }
435                 /* In case the function doesn't return (which is common: __startcore,
436                  * __death, etc), there is a chance we could lose an amsg.  We can only
437                  * have up to two interrupts outstanding, and if we never return, we
438                  * never deal with any other amsgs.  This extra IPI hurts performance
439                  * but is only necessary if there is another outstanding message in the
440                  * buffer, but makes sure we never miss out on an amsg. */
441                 if (myinfo->active_msgs[myinfo->amsg_current].pc)
442                         send_ipi(core_id(), 0, I_ACTIVE_MSG);
443                 spin_unlock_irqsave(&myinfo->amsg_lock);
444                 /* Execute the active message */
445                 amsg.pc(tf, amsg.srcid, amsg.arg0, amsg.arg1, amsg.arg2);
446         }
447 }